CS227211B1 - Zapojení programovatelného generátoru impulsního kódu - Google Patents
Zapojení programovatelného generátoru impulsního kódu Download PDFInfo
- Publication number
- CS227211B1 CS227211B1 CS129882A CS129882A CS227211B1 CS 227211 B1 CS227211 B1 CS 227211B1 CS 129882 A CS129882 A CS 129882A CS 129882 A CS129882 A CS 129882A CS 227211 B1 CS227211 B1 CS 227211B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- pulse
- multiplexers
- outputs
- inputs
- mpx1
- Prior art date
Links
- 101100054302 Arabidopsis thaliana ABCB3 gene Proteins 0.000 claims 1
- 101100113915 Arabidopsis thaliana CLS gene Proteins 0.000 claims 1
- 101150063830 abcB4 gene Proteins 0.000 claims 1
- 230000005611 electricity Effects 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Selective Calling Equipment (AREA)
Description
Vynález se týká zapojení programovatelného generátoru impulsního kódu, zejména povelového kódu pro řízení vysílačů hromadného dálkového ovládání v elektrizačních soustavách, opatřené selektorem vstupních dat a časovou základnou řízenými řadičem a adresovým deko- . dérem.
Jsou známa zapojení umožňující vytváření buž kódu impuls-impuls, nebo impuls-mezera, u těchto známých zapojení není možno měnit poměr impulsu k mezeře a ani jednoduchým způsobem měnit impulsní povelový kod tvaru impuls-impuls za tvar impuls-mezera.
Nevýhodou těchto zapojení je nemožnost jedním vysílačem a jednou automatikou, řídící chod vysílače, vysílat do elektrizační soustavy jak kód impuls-impuls, tak impuls-mezera bez velkých konstrukčních změn celé automatiky. Kromě toho není možno snadno změnit poměr délky impulsu k délce mezery v povelové části vlastního telegramu. Tato nevýhoda se velmi zřetelně projevuje zvláětě u vysílačů hromadného dálkového ovládání velkých výkonů s ohledem na jejich zatížitelnost.
Vpředu uvedené nevýhody odstraňuje zapojení podle vynálezu, jehož podstata spočívá v tom, že na adresové výstupy časové základny jsou zapojeny jednak adresové vstupy multiplexorů startovacího impulsu, zabezpečovací mezery a povelového signálu, na jejichž datové vstupy jsou zapojeny obvody pro programování tvarů startovacího impulsu, zabezpečovací mezery a povelového signálu, připojené na výstup volby typu kódu impuls-impuls nebo impuls-mezera, jednak adresový dekodér pro výběr udaných multiplexorů, jednak eelektor vstupních dat, na jehož vstup je zapojen výstup multlplexoru povelového signálu, a jednak alespoň jeden multiplexor povelů, na jehož datové vstupy jsou zapojeny výstupy multiplexorů startovacího impulsu, zabezpečovací mezery a současně výstupy selektoru vstupních dat.
227 211
Příklad zapojení podle vynálezu je dále popsán s pomocí výkresu, na němž je znázorněna časová základna Cz řízená na výkrese neznázorněným programovatelným řadičem systému, spouštěná základním kmitočtem 6 Hz, který je pomocí fázového závěsu přesným násobkem kmitočtu sítě. Na adresové výstupy A0-A3 jsou zapojeny adresové vstupy multiplexorů MPX1 startovacího impulsu, MPX2 zabezpečovací mezery a MPX3 povelového signálu, na jejichž datové vstupy D0-D16 jsou zapojeny vztažně obvody PGS pro programováni tvaru startovacího impulsu, PGZM pro programování tvaru zabezpečovací mezery a PGPS pro programování tvaru povelového signálu. Tyto multiplexory MPX1 až MPX3 jsou řízeny logickým signálem V provádějícím výběr mezi kódem impuls-impuls a impuls-mezera.
Na adresový výstup A3 časové základny je dále zapojen selektor SD vstupních dat, spojený s neznázorněným řadičem. Na další adresové výstupy A4-A8 časové základny ČZ je zapojen dekodér D, pro výběr vpředu uvedených multiplexonl MPX1-MPX3 a multiplexory MPX4 a MPX5 povelů. Na vstup selektoru SD je zapojen také výstup z multiplexoru MPX3 povelového signálu a na jeho výstupy multiplexory MPX4 a MPX5 povelů, z nichž na datové vstupy prvého jsou zapojeny výstupy mult.iplexorů MPX1 startovacího signálu, MPX2 zabezpečovací mezery a část výstupů selektoru SD vstupních dat, zatímco na datové vstupy druhého multiplexoru MPX5 je zapojena zbývající část výstupů selektoru SD vstupních dat. Výstupy těchto dvou multiplexorů MPX4 a MPX5 jsou přivedeny na součtový člen P, na jehož výstupu je sériově vysílána informace.
časová základna ČZ adresuje svými adresovými výstupy A0-A3 multiplexory MPX1. MPX2.
MPX3. do jejichž datových vstupů jsou vloženy tvary start impulsů, tvary zabezpečovacích mezer, poměry povelového impulsu k mezeře a zároveň logický výběr mezi typem kódu impuls-impuls nebo impuls-mezera. Vstupem do časové základny ČZ je synchronizační kmitočet sítě a řídící výstupy neznázorněného řadiče, které řídí dobu rozběhu časové základny ČZ. tudíž vlastní délku sériového impulsního kódu. Zároveň řídí časová základna ČZ adresovými výstupy A4-A8 dekodér D, vybírající mezi multiplexory MPX1 až MPX3. Do multiplexoru MPX1 jsou přivedena z obvodu PGS data, která je možno naprogramovat na vlastní desce a která představují tvar start impulsu jak pro kód impuls-impuls, tak pro kód impuls-mezera. Stejným způsobem jsou na datové vstupy multiplexoru MPX2 vložena data obvodu PGZM. která naprogramují tvar zabezpečovací mezery pro oba dříve uvedené typy kódů. V multiplexoru MPX3 je na datových vstupech naprogramován tvar povelového signálu rovněž pro oba typy kódů.
Data udávající informaci o vlastním sériovém vysílaném kódu jsou přiváděna do selektoru SD vstupních dat. Výběr mezi sudou a lichou částí selektoru SD je prováděn adresou A3 z časové základny ČZ. V selektoru SD vstupních dat je vybírána pouze povelová část vysílaného kódu a proto je z multiplexoru MPX3 přivedena informace o tvaru povelového signálu, takže data na výstupu selektoru SD mají časově naprogramovaný tvar udávající informaci o povelové části sériově vysílaného povelu.
Vlastni zpracování jednotlivých částí sériově vysílané informace je provedeno v multiplexorech MPX4 a MPX5. adresované z výstupů A4-A8 představujících nejvýše významové bity časové základny ČZ. Ha jejich časové vstupy je přiveden signál start impulsu z multiplexoru MPX1. signál zabezpečovací mezery z multiplexoru MPX2 a vlastní povelová data ze selektoru SD. Výstupní signály z multiplexorů MPX4 a MPX5 jsou přivedeny na součtový člen P, jehož výstup tvoří výstup sériového impulsního kódu generátoru.
Claims (3)
- PŘEDMĚT- VYNÁLEZU1. Zapojení programovatelného generátoru impulsního kódu, zejména povelového kódu pro řízení vysílačů hromadného dálkového ovládání v elektrizačních soustavách, opatřené selektorem vstupních dat a časovou základnou, řízenými řadičem a adresovým dekodérem, vyznačené tím, že na adresové výstupy (AO až A8) časové základny (ČZ) jsou zapojeny jednak adresové vstupy (AG až Ά3) multiplexorů (MPX1 , MPX2, MPX3) startovacího impulsu, zabezpečovací mezery a povelového signálu, na jejichž datové vstupy (DO až D16) jsou zapojeny vztažně obvody (PGS, PGZM, PGP3) pro programování tvarů startovacího impulsu, zabezpečovací mezery a povelového signálu, připojené na výstup (V) volby typu kódu impuls-impuls nebo impuls-mezera, jednak adresový dekodér (D) pro výběr udaných multiplexorů (MPX1-MPX3), jednak selektor (SD) vstupních dat, na jehož vstup je zapojen výstup multiplexoru (MPX3) povelového signálu, a jednak alespoň jeden multiplexor (MPX4, MPX5) povelů, na jehož datové vstupy (DO až D16) jsou zapojeny výstupy multiplexorů (MPX1, MPX2) startovacího impulsu, zabezpečovací mezery a současně výstupy selektoru (SD) vstupních dat.
- 2. Zapojení podle bodu 1, vyznačené tím, že výstup programovatelného generátoru je vytvořen součtovým členem (P) zapojeným na výstupy multiplexorů (MPX4 a MPX5) povelů.
- 3. Zapojení podle bodů 1 e 2, vyznačené tím, že časová základna (ČZ) je fázově synchronizována s kmitočtem elektrovodné sítě.1 výkres »4Severografia, n. p., MOST
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS129882A CS227211B1 (cs) | 1982-02-25 | 1982-02-25 | Zapojení programovatelného generátoru impulsního kódu |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS129882A CS227211B1 (cs) | 1982-02-25 | 1982-02-25 | Zapojení programovatelného generátoru impulsního kódu |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS227211B1 true CS227211B1 (cs) | 1984-04-16 |
Family
ID=5347006
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS129882A CS227211B1 (cs) | 1982-02-25 | 1982-02-25 | Zapojení programovatelného generátoru impulsního kódu |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS227211B1 (cs) |
-
1982
- 1982-02-25 CS CS129882A patent/CS227211B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0322618A3 (en) | Clock selection circuit | |
| EP0317287B1 (en) | Programmable logic device | |
| US5204556A (en) | Programmable interconnect structure for logic blocks | |
| US5157701A (en) | High speed counter circuit | |
| US4642473A (en) | Electrical circuit arrangement and electrical circuit unit for use in such an electrical circuit arrangement | |
| CS227211B1 (cs) | Zapojení programovatelného generátoru impulsního kódu | |
| CA1241074A (en) | Digital pattern generator | |
| JPH0888641A (ja) | 通信システム | |
| EP0237680A2 (en) | Event distribution and combination system | |
| EP0495251B1 (en) | Local communication system and frame forming comprising a programmable address generator for such a system | |
| US4726015A (en) | Digital signal channel distributor | |
| RU2231103C2 (ru) | Способ управления технологическим оборудованием | |
| CN113687625B (zh) | 一种模拟量通道类型可配置的电路模块 | |
| CS206526B1 (cs) | Zapojení ovládacího panelu pro číslicový řídicí systém | |
| CS201415B1 (cs) | Zapojení řízeného programovacího řadiče | |
| EP0407423B1 (en) | System for transferring binary information | |
| JP2922561B2 (ja) | スイッチ結合網 | |
| KR910000875B1 (ko) | 프로그램어블 로직콘트롤러에서 입출력 모듈의 번지지정이 필요없는 직렬 데이타 전송방법 및 장치 | |
| KR920005093Y1 (ko) | 프로그래머블 콘트롤러의 입출력 카드 임의 지정 및 그의 확인장치 | |
| SU1198557A1 (ru) | Устройство дл передачи дискретной информации | |
| CS245659B1 (cs) | Zařízení obvodu pro čítání pulsů jednoho dvoufázového signálu | |
| JPS57120282A (en) | Logical circuit | |
| JPS61173309A (ja) | デイジタル制御装置 | |
| CS257597B1 (cs) | Programovatelný řadič o konečném počtu stavů | |
| CS268930B1 (cs) | Zapojení pro přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu |