CS226784B1 - Zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů - Google Patents

Zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů Download PDF

Info

Publication number
CS226784B1
CS226784B1 CS212882A CS212882A CS226784B1 CS 226784 B1 CS226784 B1 CS 226784B1 CS 212882 A CS212882 A CS 212882A CS 212882 A CS212882 A CS 212882A CS 226784 B1 CS226784 B1 CS 226784B1
Authority
CS
Czechoslovakia
Prior art keywords
input
pulse
output
gate
memory
Prior art date
Application number
CS212882A
Other languages
English (en)
Inventor
Stanislav Ing Feber
Original Assignee
Feber Stanislav
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Feber Stanislav filed Critical Feber Stanislav
Priority to CS212882A priority Critical patent/CS226784B1/cs
Publication of CS226784B1 publication Critical patent/CS226784B1/cs

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Vynález se týká oboru číslicové řídicí a zejména měřicí techniky. Řeší problém dálkově ovládaného generování posloupnosti řídicích impulsů pro řízení chodu vnějšího čítače s hradlem a pamětí. Podstata vynálezu spočívá v tom, že povelový impuls zahajuje spouštění posloupnosti řídicích impulsů, a to nulovacího impulsu, otevíracího impulsu, vkládacího impulsu a tento děj se po dobu trvání povelového impulsu opakuje. Zánikem povelového impulsu dochází k zahrazení průchodu vkládacího impulsu a jsou generovány pouze impulsy nul,ovací a otevírací. Opětovným příchodem povelového impulsu je přednostně generován nulovací impuls a následuje cyklická posloupnost impulsů otevíracího, vkládacího a nulovacího. Zapojení dle vynálezu je určeno pro řízení práoe vnějšího čítače s hradlem a pamětí v oborech číslicové řídící a zejména měřicí techniky.

Description

Vynález se týká zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů, zejména v měřicí a řídicí technice.
Jsou známa zapojení pro generování posloupnosti řídicích impulsů využívající vlastností Sašových obvodů, monostabilních klopných obvodů apod, Nevýhodou známých zapojení je omezená přesnost doby trvání impulsů generovaných posloupností impulsů, a také jejich kmito-. čet.
Uvedené nevýhody odstraňuje zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů podle vynálezu, jehož podstata spočívá v tom, že!
1/ vstup povelového impulsu je spojen se vstupem druhého derivátoru a s řídicím vstupem třetího hradla, jehož vstup je výstupem vkládacího impulsu, výstup druhého derivátoru je spojen s druhým vstupem sumátoru, výstup zpožďovacího obvodu je spojen s prvním vstupem sumátoru, jehož výstup je spojen S nulovacím vstupem počítacího obvodu, dále s nastavovacím vstupem první paměti a je výstupem nulovacího impulsu, výstup generátoru impulsů je spojen se signálním vstupem prvního hradla, výstup první paměti je spojen s řídicím vstupem prvního hradla, jehož výstup je spojen se signálním vstupem druhého hradla, a s nastavovacím vstupem druhé paměti, jejíž výstup je spojen s řídícím vstupem druhého hradla a je výstupem otevíracího impulsu, výstup druhého hradla je. spojen s impulsním vstupem počítacího obvodu, jehož výstup je spojen se vstupem prvního derivátoru, jehož výstup je spojen s mazacím vstupem první paměti, s mazacím vstupem druhé paměti, se vstupem zpožďovacího obvodu a se signálním vstupem třetího hradla.
2/ zapojení ad 1/ kde vstup povelového impulsu je dále spojen se vstupem časového obvodu, jehož výstup je spojen s řídicím vstupem čtvrtého hradla, výstup třetího hradla je spojen se signálním vstupem- čtvrtého hradla, jehož výstup je výstupem vkládacího impulsu.
Zapojení pro dálkově ovládané generování posloupnosti řídicích impulsů podle vynálezu je v příkladném provedení znázorněno na výkresech. Na obrázku 1 je znázorněn!
1/ vstup 1^ povelového impulsu, který je spojen se vstupem £g druhého derivátoru Dg a s řídicím vstupem h^ třetího hradla H^, jehož výstup je výstupem vkladaciho impulsu, výstup druhého derivátoru Dg je spojen s druhým vstupem sg sumátoru S, vystup zpožďovacího obvodu Z je spojen s prvním vstupem sumátoru S, jehož výstup je spojen s nulovacím vstupem Cg počítacího obvodu C, dále s nastavovacím vstupem ^p^ a je výstupem Ιθ nulovacího impulsu, výstup generátoru GI impulsů je spojen se signálním vstupem ^h^ . ~~~ prvního hradla H^, výstup první paměti P^ je spojen s řídicím vstupem h^ prvního hradla H., jehož vystupuje spojen se signálním vstupem ^hg druhého hradla Hg a s nastavova-i z z z ~~~ 2 círa vstupem pg druhé paměti Pg, jejíž výstup je spojen s řídicím vstupem hg druhého hradla Hg a je výstupem Iz otevíracího impulsu, výatup druhého hradla Hg je spojen s impulsním vstupem c, počítacího obvodu G, jehož výstup je spojen se vstupem d^ prvního derivátoru D-, jehož výstup je spojen s mazacím vstupem první paměti P^, s mazacím vstupem pg druhé paměti Pg, se vstupem z zpožďovacího obvodu Z a se signálním vstupem ^h^ třetího hradla H^.
2/ na obrázku 2 je znázorněno zapojení podle bodu 1/ kde vstup povelového impulsu je dále spojen se vstupem t. časového obvodu T, jehož výstup je spojen s řídicím vstupem
226 784 i
čtvrtého hradla výstup třetího hradla H-j je spojen se signálním vstupem h^ čtvrtého hradla H^, jehož výstup je výstupem 1^ vkládacího impulsu.
Zapojení dle vynálezu cyklicky generuje posloupnost řídicích impulsů pro zapojení vnějšího čítače se vstupním hradlem zapojeným signálním vstupem na vnější zdroj impulsů o proměnné frekvenci a s přenosem načítaného údaje impulsů do paměti. Na řídicí vstup hradla vnějšího čítače je veden otevírací impuls I , na nulovací vstup .vnějšího čítače nulovací impuls IQ0 a na vkládací vstup paměti vkládací impuls I^Q.
Výstupní impulsní signály zapojení jsou rozlišeny symbolem výstupu zapojení a indexem
o. Funkce zapojení a charakter generované posloupnosti řídicích impulsů je zřejmý dle výkřesů na obrázku 3, kde posloupnost vkládacíoh impulsů dle bodů 1/ definice je označena symbolem ^1. a posloupnost vkládaóích impulsů dle bodu 2/ definice je označena symbolem 2 ,
Aa* Ostatní průběhy impulsů jsou společné.
Příchodem povelového impulsu I„ dálkového ovládání je od jeho kladné náběžné hrany j generován druhým derivátorem Dg nulovací impuls I a zároveň je nastavován do výchozího «μ» wUb v
postavení počítací obvod £ a první pamět P^. Otevřením prvního hradla je uvolněn průchod řídicích impulsů vytvářených generátorem GI impulsů a první prošlý impuls mění stav druhé paměti Fg, na jejímž výstupu vzniká otevírací impuls I a je otevřeno druhé hradle i. Hg. Vlastností počítacího obvodu £ je čítání požadovaného počtu impulsů, pro jejichž načítání vytváří první derivátor D^ impuls uzavírající první pamět Pg» který dále prochází třetím, resp. třetím a čtvrtým hradlem H-j a a vystupuje jako vkládací impuls I^o a po zpoždění vytvořeným zpožďovacím obvodem £ vstupuje do sumátoru S, na jehož výstupu je vytvořen nulovací impuls IQQ, který nastavuje počítací obvod £ do výchozího stavu a otevírá první pamět P, atd. Tento děj se opakuje do té doby než zanikne povelový impuls I , čímž dojde ad··» k uzavření třetího hradla a není možný průchod vkládacího impulsu Ι^θ. Impulsy otevírací Iz0 a nulovací IQQ jsou generovány nadále. Opětovným příchodem povelového impulsu Ifio je přednostně vytvořen nulovací impuls I _, který zahájí generování následující posloupnosti řídicích impulsů, časový obvod T, jehož vlastností je vytváření na výstupu impulsu požadované délky na každou náběžnou hranu od impulsu na jeho vstupu £, spolu s čtvrtým hradlem zabrání průchodu vkládacího impulsu íisa v okamžiku zahájení generování posloupnosti impulsů od příchodu povelového impulsu Ι^θ. Tento první vkládací impuls ί^0 od příchodu povelového impulsu InQ v praxi vzniká v okamžiku přechodu počítacího obvodu £ do výchozího stavu a ve funkci vnějšího čítače s pamětí se projevuje přenesením nulového údaje vnějšího čítače do vnější paměti.
Kmitočtem impulsů vytvářených generátorem GI impulsů a kapacitou počítacího obvodu £ je určena délka trvání otevíracího impulsu Igo. Délka vkládacího impulsu isa je určena vlastnostmi prvního derivátoru D^, délka nulovacího impulsu Ιθ0 je určena vlastnostmi prvního derivátoru D^ a druhého derivátoru Dg.
Zpožďovací obvod Z vytváří potřebné zpoždění nulovacího impulsu I Q za vkládacím im- : pulsem IfeQ, které je závislé od vlastností vnějšího čítače a paměti.
Zapojení dle vynálezu nachází široké uplatnění v impulsní řídicí technice a zejména v oblasti číslicových měřicích přístrojů.

Claims (2)

1. Zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů, vyznačené tím, že vstup (I ) povelového impulsu je spojen se vstupem (dg) druhého derivátoru (Dg)5 9 řídicím, vstupem ( h^) třetího hradla (H^), jehož výstup je výstupem (1^) vkládacího impulsu, výstup druhého derivátoru (Dg) je spojen s druhým vstupem (sg) sumátoru (S), výstup zpoždovacího obvodu (Z) je spojen s prvním vstupem (s^) sumátoru (S), jehož výstup je spojen s nulovacím vstupem (gg) počítacího obvodu (C), dále s nastavovacím vstupem (Ipj) první paměti (P^) a je výstupem (lQ) nulovacího impulsu, výstup generátoru (QI) impulsů je spojen se signálním vstupem (¼^) prvního hradla (Hp, výstup, první paměti (P^) je spojen s řídicím vstupem (h^) prvního hradla (H^), jehož výstup je spojen se signálním vstupem (^hg) druhého hradla (Hg) a s nastavovacím vstupem (Pg) druhé paměti (Pg), jejíž výstup je spojen s řídicím Vstupem ( hg) druhého hradla (Hg) a je výstupem (Xz) otevíracího impulsu, výstup druhého hradla (Hg) je spojen s impulsním vstupem (c^) počítacího obvodu (C), jehož výstup je spojen se vstupem (d^) prvního derivátoru (D^), jehož výstup je spojen s mazacím vstupem ( p^) první pa2 v měti (P^), s mazacím vstupem ( pg ) druhé paměti (Pg), se vstupem (z) zpoždovacího obvodu (Z) a se signálním vstupem (^h-j) třetího hradla (H^),
2. Zapojení ad 1/ kde vstup (Xn) povelového impulsu je dále spojen se vstupem (t) časového obvodu (T), jehož výstup je spojen s řídicím vstupem ( h^) čtvrtého hradla (H^), výstup třetího hradla (H^) je spojen se signálním vstupem (¼^) čtvrtého hradla (H^J·, jehož výstup je výstupem (1^) vkládacího impulsu.
CS212882A 1982-03-25 1982-03-25 Zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů CS226784B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS212882A CS226784B1 (cs) 1982-03-25 1982-03-25 Zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS212882A CS226784B1 (cs) 1982-03-25 1982-03-25 Zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů

Publications (1)

Publication Number Publication Date
CS226784B1 true CS226784B1 (cs) 1984-04-16

Family

ID=5357500

Family Applications (1)

Application Number Title Priority Date Filing Date
CS212882A CS226784B1 (cs) 1982-03-25 1982-03-25 Zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů

Country Status (1)

Country Link
CS (1) CS226784B1 (cs)

Similar Documents

Publication Publication Date Title
US3075548A (en) Delay line memory
GB794126A (en) Recording equipment for electrical signals
CA1171498A (en) Coding schemes for acoustic delay line data collection system
US3296525A (en) System for measuring time intervals by means of timing pulses
CS226784B1 (cs) Zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů
US3323123A (en) Range simulator for providing a controlled delay between an input trigger and an output pulse
CS228075B1 (cs) Zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů
CS229777B1 (cs) Zapojení pro dálkově ovládané cyklické generování posloupnosti řídicích impulsů
US4325139A (en) Circuit for combining delta modulated signals
CN108665922B (zh) 一种应用于雷达模拟的可变双向数字延迟方法
SU382088A1 (ru) Устройство для возведения в квадрат
SU922715A1 (ru) Устройство дл ввода информации
SU951622A1 (ru) Устройство дл управлени шаговым двигателем
SU1164890A1 (ru) Устройство преобразовани кодов
SU1363268A1 (ru) Функциональный усилитель
SU436341A1 (ru) Устройство для синхронизации двух команд
SU859796A1 (ru) Реверсивный дискретный датчик перемещени
SU1543420A1 (ru) Устройство дл контрол электрического монтажа
SU690609A1 (ru) Цифровой умножитель частоты
SU1007107A1 (ru) Устройство микропрограммного управлени
SU1109741A1 (ru) Устройство дл определени разности двух чисел
SU687407A1 (ru) Цифровой частотомер
SU538484A1 (ru) Селектор информационных импульсов
SU113563A1 (ru) Квадратор
SU739728A1 (ru) Селектор импульсов