CS225500B1 - Zapojení elektrického systému volby rychlosti vlceproilupního tkácího stroje - Google Patents

Zapojení elektrického systému volby rychlosti vlceproilupního tkácího stroje Download PDF

Info

Publication number
CS225500B1
CS225500B1 CS399182A CS399182A CS225500B1 CS 225500 B1 CS225500 B1 CS 225500B1 CS 399182 A CS399182 A CS 399182A CS 399182 A CS399182 A CS 399182A CS 225500 B1 CS225500 B1 CS 225500B1
Authority
CS
Czechoslovakia
Prior art keywords
circuit
speed
input
memory circuit
output signal
Prior art date
Application number
CS399182A
Other languages
English (en)
Inventor
Juraj Ing Spisiak
Miloslav Ing Bezdek
Original Assignee
Juraj Ing Spisiak
Bezdek Miloslav
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Juraj Ing Spisiak, Bezdek Miloslav filed Critical Juraj Ing Spisiak
Priority to CS399182A priority Critical patent/CS225500B1/cs
Publication of CS225500B1 publication Critical patent/CS225500B1/cs

Links

Landscapes

  • Looms (AREA)

Description

Vynález se týká zapojení elektrického systému volby rychlosti víceprošlupního tkacího stroje.
V současné době se přepínání rychlosti víceprošlupních tkacích strojů provádí mechanickým přepínáním ve výkonové části stroje, nejčastěji pomocí reléových soustav a přepínače.
Nevýhody dosavadního stavu techniky spočívají v pomalosti práce reléové soustavy přepínání rychlosti, ve vysokých pořizovacích nákladech soustavy, v její rozměrnosti a zejména v její značné poruchovosti.
Uvedené nevýhody do značné míry odstraňuje zapojení elektrického systému volby rychlosti víceprošlupního tkacího stroje, jehož podstatou je, že ovladačová část stroje je svým prvním, druhým a třetím výstupem spojena s prvním, druhým a třetím vstupem společného paměťového obvodu, čtvrtý vstup společného paměťového obvodu je spojen s druhým výstupem paměťového obvodu provozní rychlosti á prvním vstupem druhého srovnávacího obvodu, výstup společného paměťového obvodu je spojen s prvním vstupem paměťového obvodu zatkávací rychlosti druhý vstup paměťového obvodu zatkávací rychlosti je spojen s druhým vstupem paměťového obvodu provozní rychlosti, první výstup paměťového obvodu zatkávací rychlosti je spojen s prvním vstupem paměťového obvodu provozní rychlosti a * druhým vstupem druhého srovnávacího obvodu, druhý výstup paměťového obvodu zatkávací rychlosti je spojen s prvním vstupem prvního srovnávacího obvodu a první výstup pamětového obvodu provozní rychlosti je spojen s druhým vstupem prvního srovnávacího obvodu.
Výhodou zapojení elektrického systému· volby rychlosti víceprošlupního tkacího stroje podle vynálezu je, že pracuje rychle, má nízké pořizovací náklady, je rozměrově nenáročné a v provozu spolehlivé.
U příkladného provedení zapojení podle vynálezu byla střední doba bezporuchového provozu vypočtena na 10 000 provozních hodin.
Zapojení elektrického systému volby rychlosti víceprošlupního ' tkacího stroje bude dále popsáno podle přiložených výkresu» kde na obr. 1 je znázorněno blokové schéma zapojení a na obr. 2 je znázorněn sled impulsů při činnosti zapojení.
Na obr, 1 je znázorněno blokové schéma zapojení elektrického systému volby rychlosti víceprošlupního tkacího stroje. Ovladačová část 1 stroje je svým prvním, druhým a třetím výstupem spojena s prvním, druhým a třetím vstupem společného paměťového obvodu 2. Výstup společného paměťového obvodu 2 je připojen k prvnímu vstupu paměťového obvodu 2 zatkávací rychlosti, jehož první výstup je spojen s prvním vstupem paměťového obvodu 4 provozní rychlosti a s druhým vstupem druhého srovnávacího obvodu 2* Čtvrtý vstup společného pamětového obvodu 2 je spojen s druhým výstupem paměťového obvodu 4 provozní rychlosti a s prvním vstupem druhého srovnávacího obvodu j>. Druhý výstup paměťového obvodu 2 zatkávací rychlosti je připojen k prvnímu vstupu prvního srovnávacího obvodu 6, jehož druhý vstup je připojen k prvnímu výstupu paměťového obvodu 4 provozní rychlosti.
Na obr. 2 je znázorněn časový sled výstupních signálů, a to pod sebou na jedné časové ose první, druhý a třetí výstupní signál 2» — a 2. ovladačové části 1 stroje, výstupní signál společného paměíového obvodu 2, první a druhý výstupní signál a 12 paměíového obvodu 2 zatkávaci rychlosti, první a druhý výstupní signál 13 a l4 paměíového obvodu 4 provozní rychlosti, výstupní signál 15 prvního srovnávacího obvodu 6, výstupní signál l6 druhého srovnávacího obvodu 2 a nastavovací signál 17«
Při rozbíháni stroje vyšle ovladačová část 1 stroje první výstupní signál 2 ovladačové části 1 stroje, přicházející na první vstup společného paměíového obvodu 2(a současně i druhý výstupní signál 8 ovladačové části A stroje, přicházející na druhý vstup společného paměíového obvodu 2 v době zastavení stroje tehdy, kdy současně je nastavovací signál 17 na úrovni logické jednotky, přičemž druhý výstupní signál 8 ovladačové části 1 stroje způsobí svou náběžnou hranou změnu logické úrovně signálu 10 společného paměíového obvodu 2. Náběžná hrana výstupního signálu 10 společného paměíového obvodu 2 způsobí skokovou změnu úrovně prvního výstupního signálu 11 paměíového obvodu 2 zatkávaci rychlosti a vůči němu inversního druhého výstupního signálu paměíového obvodu 2 zatkávaci rychlosti. První výstupní signál 11 paměíového obvodu 2 zatkávaci rychlosti je pak přiveden na druhý vstup druhého srovnávacího obvodu 2 a na první vstup paměíového obvodu 4 provozní rychlosti, zatímco druhý výstupní signál 12 paměíového obvodu 2 zatkávaci rychlosti je přiveden na první vstup prvního srovnávacího obvodu 6. Skoková změna logické úrovně prvního výstupního signálu 11 paměíového obvodu 2 zatkávaci rychlosti způsobí skokovou změnu logické úrovně výstupního signálu l6 druhého srovnávacího obvodu za předpokladu, že druhý výstupní signál l4 paměíového obvodu 4 provozní rychlosti má úroveň logické jednotky. V této fázi stroj pracuje zatkávaci rychlostí.
Při přechodu na provciení rychlost vyšle ovladačová část X stroje na první vstup společného paměťového obvodu 2 první výstupní signál 2 ovladačová části 1^ stroje a současná i na třetí vstup společného paměťového obvodu 2 třetí výstupní signál £ ovladačové části 1 stroje. Náběžná hrana třetího výstupního signálu j) ovladačová části jL stroje způsobí skokovou změnu výstupního signálu 10 společného paměťového obvodu 2 z úrovně logické jedničky na úroVeň logické nuly. Háběžná hrana výstupního signálu 10 společného paměťového obvodu 2 způsobí změnu logické úrovně prvního výstupního signálu 11 paměťového obvodu 2 zatkávací rychlosti i vůči němu inversního druhého výstupního signálu 12 paměťového obvodu 2 zatkávací rychlosti. Změna logické úrovně prvního výstupního signálu IX paměťového obvodu 2 zatkávací rychlosti má za následek skokovou změnu logické úrovně prvního výstupního signálu 13 paměťového obvodu 4 provozní rychlosti i druhého výstupního signálu l4 paměťového obvodu 4 provozní rychlosti Současná změna logické úrovně druhého výstupního signálu 12 paměťového obvodu 2 zatkávací rychlosti a prvního výstupního signálu 13 paměťového obvodu 4 provozní rychlosti má pak za následek skokovou změnu logické úrovně výstupního signálu 15 druhého srovnávacího obvodu 2· Současná změna logické úrovně prvního výstupního signálu 11 paměťového obvodu 2 zatkávací rychlosti a druhého výstupního sicnálu l4 paměťového obvodu 4 provozní rychlosti způsobí skokovou změnu logické úrovně výstupního signálu 16 prvního srovnávacího obvodu 6. Nulová logická úroveň druhého výstupního signálu l4 paměťového obvodu 4 provozní rychlosti, který je přiveden na čtvrtý vstup společného paměťového obvodu 2, zablokuje činnost tohoto obvodu tak, že jakékoliv změny signálů na jeho prvních třech vstupech nemohou změnit logickou úroveň výstupního signálu 10 společného paměťového obvodu 2. Za tohoto stavu pracuje stroj provozní rychlostí.
Zrušení volby rychlosti je možno dosáhnout uvedením paměťového obvodu 2 zatkávaeí rychlostí a paměťového obvodu 4 provozní rychlostí do výchozího stavu nastavovacím signálem 12· Přijde-li nastavovací signál, v době, kdy stroj pracuje provozní rychlostí, jsou první výstupní signál 11 pamětového obvodu 2 zatkávaeí rychlosti i druhý výstupní signál 12 pamětového obvodu 2 zatkávaeí rychlostí v původním stavu a nemění se. Naopak první výstupní signál 13 pamětového obvodu 4 provozní rychlosti i druhý výstupní signál 14 pamětového obvodu 2 provozní rychlosti změní své logické úrovně na výchozí stav. Změna logické úrovně prvního výstupního signálu 13 pamětového obvodu 4 provozní rychlosti při souíasně nezměněné logické úrovni druhého výstupního signálu lg pamětového obvodu 2 zatkávaeí rychlosti způsobí zrninu logické úrovně výstupního signálu druhého srovnávacího obvodu 2 na výchozí hodnotu. Změna logické úrovně druhého výstupního signálu l4 pamětového obvodu 4 provozní rychlosti při současně nezměněné logické úrovni prvního výstupního signálu 11. pamětového obvodu 2 zatkávaeí rychlosti způsobí změnu logické úrovně výstupního signálu ló prvního srovnávacího obvodu 6 na výchozí hodnotu. Výsledkem popsaného procesu je tedy výchozí stav stroje, to je jeho zastavení.
Vynález je s výhodou možno použít zejména v ovládacím zařízení víceprošlupních tkacích strojů.

Claims (1)

  1. Zapojení elektrického systému volby rychlosti víceproslupního tkacího sti'oje, vyznačující se tím, že ovladačová část (l) stroje je svým prvním, druhým a třetím výstupem spojena s prvním, druhým a třetím vstupem společného pamětového obvodu (2), čtvrtý vstup společného pamětového obvodu (2) je spojen s druhým výstupem pamětového obvodu (4) provozní rychlosti a prvním vstupem druhého srovnávacího obvodu (>), výstup společného námětového obvodu (2) je spojen s prvním vstupem pamětového obvodu (3) zatkávací rychlosti, druhý vstup pamětového obvodu (3) zatkávací rychlosti je spojen s druhým vstupem námětového obvodu (4) provozní rychlosti, první výstup pamětového obvodu (3) zatkávací rychlosti je spojen s prvním vstupem pamětového obvodu (4) nrovozní rychlosti a s druhým vstupem druhého srovnávacího obvodu (p) » druhý· výstup pamětového obvodu (3) zatkávací rychlosti je spojen s prvním vstupem prvního srovnávacího obvodu (6) a první výstup námětového obvodu (4) movozní rychlosti je spojen s druhým'· vstupem prvního srovnávacího obvodu (6).
CS399182A 1982-05-31 1982-05-31 Zapojení elektrického systému volby rychlosti vlceproilupního tkácího stroje CS225500B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS399182A CS225500B1 (cs) 1982-05-31 1982-05-31 Zapojení elektrického systému volby rychlosti vlceproilupního tkácího stroje

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS399182A CS225500B1 (cs) 1982-05-31 1982-05-31 Zapojení elektrického systému volby rychlosti vlceproilupního tkácího stroje

Publications (1)

Publication Number Publication Date
CS225500B1 true CS225500B1 (cs) 1984-02-13

Family

ID=5381607

Family Applications (1)

Application Number Title Priority Date Filing Date
CS399182A CS225500B1 (cs) 1982-05-31 1982-05-31 Zapojení elektrického systému volby rychlosti vlceproilupního tkácího stroje

Country Status (1)

Country Link
CS (1) CS225500B1 (cs)

Similar Documents

Publication Publication Date Title
JP3256352B2 (ja) 単線式線路を持つ直列バスシステム
US4322580A (en) Clock selection circuit
US4490581A (en) Clock selection control circuit
CS225500B1 (cs) Zapojení elektrického systému volby rychlosti vlceproilupního tkácího stroje
US4894557A (en) Asyncronous edge-triggered RS flip-flop circuit
US4276640A (en) Noise tolerant multiplex system
GB2159981A (en) 1/o system for programmable controllers
US3651477A (en) Process control system
US3836859A (en) Control circuit for preventing the response of a programmed controller to simultaneously generated control signals
RU2032265C1 (ru) Устройство для обнаружения отказов в шаговом электроприводе
SU1091122A1 (ru) Устройство дл управлени шаговым двигателем
JP3150425B2 (ja) 織機のバックアップ電源制御装置
JPH0218653Y2 (cs)
SU1422364A1 (ru) Триггер со счетным входом
SU378989A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ РАБОТЫ ЭЛЕКТРОМАГНИТА
JPH0334689B2 (cs)
SU1361558A1 (ru) Устройство дл контрол последовательности импульсов
SU836331A1 (ru) Устройство дл управлени кодовымзАМКОМ
JPS59158402A (ja) システム制御回路装置
SU746947A1 (ru) Двоично-дес тичное пересчетное устройство
SU1202009A1 (ru) Устройство дл управлени четырехфазным шаговым двигателем
SU1644283A1 (ru) Устройство дл защиты автономного инвертора
JPH0620182Y2 (ja) 電源状態保持回路
RU1815638C (ru) Устройство дл контрол микропроцессорной системы
SU1097971A1 (ru) Циклова система программного управлени манипул тором