CS216768B1 - Zapojení pro vyhodnocování funkce číslicových zařízení - Google Patents

Zapojení pro vyhodnocování funkce číslicových zařízení Download PDF

Info

Publication number
CS216768B1
CS216768B1 CS380881A CS380881A CS216768B1 CS 216768 B1 CS216768 B1 CS 216768B1 CS 380881 A CS380881 A CS 380881A CS 380881 A CS380881 A CS 380881A CS 216768 B1 CS216768 B1 CS 216768B1
Authority
CS
Czechoslovakia
Prior art keywords
input
block
output
information
digital
Prior art date
Application number
CS380881A
Other languages
English (en)
Inventor
Karel Uhlir
Rene Kolliner
Petr Micek
Jiri Semecky
Jan Houdek
Original Assignee
Karel Uhlir
Rene Kolliner
Petr Micek
Jiri Semecky
Jan Houdek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Karel Uhlir, Rene Kolliner, Petr Micek, Jiri Semecky, Jan Houdek filed Critical Karel Uhlir
Priority to CS380881A priority Critical patent/CS216768B1/cs
Publication of CS216768B1 publication Critical patent/CS216768B1/cs

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Vynález se týká číslicová elektron!» ky a řeší testování funkce číslicových zařízení. Podstatou vynálezu je vyhodnocení číslicová informace poskytovaná testovaným zařízením v definovaném a opakovatelném intervalu. Výsledkem vyhodnocená informace je šestnáctibitový informační symbol, který je možno porovnat se symbolem odečteným na zařízeni, jehož funkce je bezchybná. Vynález se dá využít při testování číslicových zařízení při jejioh výrobš, v provozu i při údržbě. Vynález nejlépe charakterizuje připojené bloková schéma.

Description

Vynález se týká zapojení pro vyhodnocování funkoe číslicových zařízení, vhodného jak pro testování číslioovýoh zařízení v sériové výrobě, tak i pro servisní práoi na téchto zařízeních.
Zapojení podle vynálezu je možno použít pro již dříve realizovaná číslicová zařízení bez dodatečných úprav těohto zařízení, které obvykle vyžaduje většina používanýoh testerů.
Doposud se vyhodnocování funkoe číslicových zařízení provádí buá relativně jednoduchými prostředky, jako jsou generátory, osoiloskopy, čítače,voltmetry, logické sondy , logické analyzátory, vyžadující vysoce kvalifikovanou obsluhu a velké časové nároky, nebo automatickými testovacími systémy na principu funkčního testování prvků v obvodu. Tyto systémy řeší problém testování beze zbytku, avěak jsou investičně náročné a je nutno propočítat návratnost této investice vzhledem k dané nebo uvažované sériovosti výroby. Provoz těchto systémů vyžaduje další náklady: u funkčníoh testerů to jsou hlavně náklady na sestavení testovacích programů, u testerů prvků v obvodu pak pořizovací náklady na připojovací adaptér, např. jehlové pole, pro každou testovanou desku. Mnohem obtížnější situace nastane při servisních opravách číslicových systémů mimo výrobní závod u uživatele. Doposud jsou použitelné pouze jednoduché přenosné prostředky se všemi výše uvedenými nevýhodami.
Výše uvedené nedostatky jsou odstraněny zapojením pro vyhodnocování funkoe číslicových zařízení podle vynálezu, jehož podstatou je, že výstup sondy pro příjem číslicové informace je připojen na prvý vstup pamětí číslicové informace, na jejíž druhý vstup je připojen prvý výstup bloku volby hran, zatímco výstup paměti číslicové informace je připojen na prvý vstup zdroje cyklického kódu, na jehož druhý vstup je zapojen prvý výstup bloku řídících obvodů. Výstup zdroje cyklického kódu je připojen jak na prvý vstup paměti informačních symbolů, tak na prvý vstup blokuporovnávaoíoh obvodů, přičemž na druhý vstup paměti informačních symbolů je připojen druhý výstup bloku řídících obvodů, zatímco výstup paměti informačních symbolů je připojen jak na vstup zobrazovací jednotky, tak na třetí vstup bloku porovnávacích obvodů. První až čtvrtý vstup bloku zpracování řídíoíoh signálů jsou určeny pro vhodné řídící signály odebrané z testovaného číslicového zařízení. Na pátý vstup bloku zpracování řídících signálů je připojen výstup bloku obvodů zastavení při nestabilní informaci. Výstup bloku zpracování řídících signálů je zapojen na prvý vstup bloku volby hran, přičemž na druhý vstup bloku volby hran je přiveden prvý výstup bloku ovládacích prvků. Druhý výstup bloku ovládacích prvků je zapojen do prvého vstupu bloku obvodů zastavení při nestabilní informaci. Druhý výstup bloku volby hran je připojen na vstup bloku řídících obvodů, jehož čtvrtý výstup je připojen na vstup bloku indikace intervalu vyhodnocování. Třetí výstup bloku řídících obvodů je připojen na druhý vstup bloku porovnávacích obvodů, jehož výstup je připojen na vstup bloku indikace nestabilní informace. Druhý výstup bloku porovnávacích obvodů je zapojen do druhého vstupu bloku obvodů zastavení při nestabilní informaci.
Výhody zapojení podle vynálezu jsou tyto: vysoká účinnost zachycení eventuální poruchy vyhodnocovaného zažízení, velmi malé pořizovací náklady, malé provozní náklady, nízká energetická náročnost, malé požadavky na kvalifikaci obsluhy, malé požadavky na zaškolení obsluhy, velká mobilnost důležitá v oblasti opravárenství číslicových zařízení, jednoduchá realizace s použitím běžně dostupných součástek.
Na připojeném výkresu je uvedeno blokové schéma možné realizace zapojení podle vynálezu.
Zapojení je opatřeno sondou χ pro příjem číslicové informace, na jejíž vstup 110 je přivedena testovaná informační posloupnost. Výstup sondy 1 pro příjem číslicové informace je připojen na prvý vstup 210 paměti £ číslicové informace, na jejíž druhý vstup 220 jsou zapojeny řídící signály z prvého výstupu bloku 2 volby hran. Výstup paměti 2číslicové informace je připojen na prvý vstup 310 zdroje 2 cyklického kódu,na jehož druhý vstup 320 jsou zapojeny řídící signály z prvého výstupu bloku 8 řídících obvodů, zatímco výstup zdroje 2 cyklického kódu je připojen jak na prvý vstup 410 paměti £ informačních symbolů, tak na prvý vstup 910 bloku £ porovnávaoích obvodů, přičemž na druhý vstup 420 paměti £ informačních symbolů je připojen druhý výstup bloku 8 řídících obvodů. Výstup paměti £ informačních symbolů je připojen jak na vstup 510 zobrazovací jednotky £, tak na třetí vstup 930 bloku £ porovnávacích obvodů. Na prvý až čtvrtý vstup 610. 620. 630. 640 bloku £ zpracování řídících signálů jsou připojeny vhodné řídící signály odebrané z testovaného číslicového zařízení. Na pátý vstup 650 bloku 6 zpracování řídících signálů je připojen výstup bloku 13 obvodů zastavení při nestabilní informaci. Výstup bloku 6 zpracování řídících signálů je zapojen na prvý vstup 710 bloku2 volby hran a na druhý vstup 720 bloku 2 volby hran je připojen prvý výstup bloku 10 ovládacích prvků. Druhý výstup bloku 10 ovládacích prvků je zapojen do prvého vstupu 130 bloku 13 obvodů zastavení při nestabilní informaci. Druhý výstup bloku 2 volby hran je připojen na vstup 810 bloku 8 řídících obvodů, jehož £ výstup je zapojen na vstup 121 bloku 12 indikace intervalu vyhodnocování, zatímco třetí výstup bloku 8 řídících obvodů je připojen na druhý vstup 920 bloku £ porovnávacích obvodů, jehož prvý výstup je připojen na vstup 111 bloku 11 indikace nestabilní informace a druhý výstup bloku £ porovnávacích obvodů je zapojen do druhého vstupu 131 bloku 13 obvodů zastavení při nestabilní informaci. Funkce zapojení podle vynálezu je následující: na vstup 110 sondy 1 pro příjem číslicové informace se přivede informační sekvence z vyhodnocovaného číslicového zařízení. V paměti 2 Číslicové informace se tato sekvence synchronizuje s taktovacími impulsy vyhodnocovaného číslicového zařízení, připojenými na pravý vstup 610 bloku 6. zpracování řídících signálů. Pomocí bloku 2 volby hran a bloku 10 ovládacích prvků je možno zvolit synchronizaci číslicové informace buá na náběžnou, nebo .na sestupnou hranu taktovacíoh pulsů, po případě je možno zvolit režim se zastavením při nestabilní informaci. Dále pak číslicová informace postupuje do zdroje 2 cyklického kódu, kde je zakódována do podoby šestnáctibitového informačního symbolu. Tento informační symbol se zapisuje jednak do paměti £ informačních symbolů, jednak při3 chází na vstup 910 bloku 2 porovnávacích obvodů. Tam se porovná s předchozím informačním symbolem, přítomném na vstupu 930 bloku 2 porovnávacích obvodů a získaném při posledním oyklu vyhodnocování a již zapsaném v paměti £ informačních symbolů. Při nesouhlasu starého a nového informačního symbolu se uvede v činnost blok 11 indikace nestabilní informaoe a blok 13 obvodů zastavení při nestabilní informaci. Informační symboly zapsané v paměti £ informačních symbolů se navíc vedou do vstupu 510 zobrazovací jednotky 2» kde jsou zobrazeny pro obsluhu jako indikace správnosti /nesprávnosti/ funkce vyhodnooovaoího číslicového zařízení. Signály, které řídí činnost celého zapojení, jsou odebírány jednak z vyhodnocovaného číslicového zařízení a zavedeny do druhého, třetího a čtvrtého vstupu 620. 630. 640 bloku 6 zpracování řídících signálů, jednak z bloku 13 obvodů zastavení při nestabilní informaci a zavedeny do pátého vstupu 650 bloku 6 zpracování řídících signálů, odkud jsou vedeny přes blok χ volby hran do bloku 8 řídících obvodů, kde jsou generovány impulsy pro řízení zdroje 2 cyklického kódu zavedené do jeho druhého vstupu 320. impulsy pro řízení paměti £ informačních symbolů, zavedené do jejího druhého vstupu 420. impulsy pro řízení bloku 2 porovnávacích obvodů, zavedené do jeho druhého vstupu 920. a impulsy pro řízení bloku 12 indikace intervalu vyhodnocování, zavedené do jeho vstupu 121. Blok 10 ovládacích prvků slouží obsluze k volbě vhodného provozního režimu zapojení pro vyhodnocování funkce číslicových zařízení.
Zapojení podle vynálezu lze využít buá jako samostatný měřicí přístroj, nebo ve spojení s dalšími zapojeními ve větších měřicích nebo diagnostických systémech, například v automatických testerech, nebo konečně jako součást číslicových zařízení, sloužící pro jejich údržbu.

Claims (1)

  1. Zapojení pro vyhodnocování funkce číslicových zařízení, vyznačené tím, že výstup sondy (1) pro příjem číslicové informace je připojen na prvý vstup (210) paměti (2) číslicové informace, na jejíž druhý vstup (220) je připojen prvý výstup bloku (7) volby hran, zatímco výstup paměti (2) číslicové informace je připojen na prvý vstup (310) zdroje (3) cyklického kódu, na jehož druhý vstup (320) je zapojen prvý výstup bloku 8 řídících obvodů, zatímco výstup zdroje (3) cyklického kódu je připojen jak na prvý vstup (410) paměti (4) informačních symbolů, tak na prvý vstup (910) bloku (9) porovnávacích obvodů, přičemž na druhý vstup (420) paměti (4) informačních symbolů je připojen druhý výstup bloku (8) řídících obvodů, zatímco výstup paměti (4) informačních symbolů je připojen jak na vstup (510) zobrazovací jednotky (5), tak na třetí vstup (930) bloku (9) porovnávacích obvodů, přitom prvý až čtvrtý vstup (610, 620, 630, 640) bloku (6) zpracování řídících signálů jsou určeny pro vhodné řídící signály odebrané z testovaného číslicového zařízení a na pátý vstup (650) bloku (6) zpracování řídících signálů je připojen výstup bloku (13) obvodů zastavení při nestabilní informaci, zatímco výstup bloku (6) zpracování řídících signálů je zapojen na prvý vstup (710) bloku (7) volby hran, přičemž na druhý vstup (720) bloku (7) volby hran je připojen prvý výstup bloku (10) ovládacích prvků, přičemž druhý výstup bloku (10) ovládacích prvků je zapojen do prvého vstupu (130) bloku (13) obvodů zastavení při nestabilní informaci, zatímco druhý výstup bloku (7) volby hran je připojen na vstup (810) bloku (8) řídících obvodů, jehož čtvrtý výstup je připojen na vstup (121) bloku (12) indikace intervalu vyhodnocování, zatímco třetí výstup bloku (8) řídících obvodů je připojen na druhý vstup (920) bloku (9) porovnávaoíoh obvodů, jehož prvý výstup je připojen na vstup (111) bloku (11) indikace nestabilní informace a druhý výstup bloku (9) porovnávacích obvodů je zapojen do druhého vstupu (131) bloku (13) obvodů zastavení při nestabilní informaci.
CS380881A 1981-05-22 1981-05-22 Zapojení pro vyhodnocování funkce číslicových zařízení CS216768B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS380881A CS216768B1 (cs) 1981-05-22 1981-05-22 Zapojení pro vyhodnocování funkce číslicových zařízení

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS380881A CS216768B1 (cs) 1981-05-22 1981-05-22 Zapojení pro vyhodnocování funkce číslicových zařízení

Publications (1)

Publication Number Publication Date
CS216768B1 true CS216768B1 (cs) 1982-11-26

Family

ID=5379251

Family Applications (1)

Application Number Title Priority Date Filing Date
CS380881A CS216768B1 (cs) 1981-05-22 1981-05-22 Zapojení pro vyhodnocování funkce číslicových zařízení

Country Status (1)

Country Link
CS (1) CS216768B1 (cs)

Similar Documents

Publication Publication Date Title
US3723867A (en) Apparatus having a plurality of multi-position switches for automatically testing electronic circuit boards
US4192451A (en) Digital diagnostic system employing signature analysis
JP4828700B2 (ja) 集積多重チャンネルアナログテスト装置のアーキテクチャ
GB1523060A (en) Printed circuit board tester
CN101435841A (zh) 测试系统及方法
GB1137778A (en) Data processing apparatus
US3723868A (en) System for testing electronic apparatus
RU2363975C2 (ru) Переносной программно-диагностический комплекс
RU2324967C1 (ru) Программно-аппаратный стенд для диагностики цифровых и микропроцессорных блоков
CS216768B1 (cs) Zapojení pro vyhodnocování funkce číslicových zařízení
CN112557880A (zh) 一种可穿戴设备主板测试治具
US3500457A (en) Programmed apparatus for automatically testing interwired connections in electronic systems
SU690648A1 (ru) Система автоматической программной проверки аппаратуры св зи
KR900001312Y1 (ko) 와이어리스 기판(pwa)전용 시험 장치
RU94032784A (ru) Способ контроля работоспособности цепей сбора измерительной информации
KR950007504Y1 (ko) 피씨비(pcb) 자동 검사기(ict) 핀 검색장치
CN120539515B (en) Maintenance and detection platform for aviation airborne electronic products
CN110907721A (zh) 一种控制板测试系统
SU1290333A1 (ru) Устройство дл контрол цифровых блоков
SU911376A1 (ru) Устройство дл контрол правильности электрического монтажа радиоэлектронных изделий
SU1041092A1 (ru) Устройство дл психофизиологических исследований
SU723575A1 (ru) Устройство дл контрол дискретных блоков
Caria et al. The test system of the digital electronics for the charm II limited streamer tubes
SU553618A1 (ru) Устройство дл контрол интегральных схем
CN119395537A (zh) 一种高速通断开关切换动作测时装置及方法