CS215613B1 - Zapojení zdroje proudů - Google Patents

Zapojení zdroje proudů Download PDF

Info

Publication number
CS215613B1
CS215613B1 CS865678A CS865678A CS215613B1 CS 215613 B1 CS215613 B1 CS 215613B1 CS 865678 A CS865678 A CS 865678A CS 865678 A CS865678 A CS 865678A CS 215613 B1 CS215613 B1 CS 215613B1
Authority
CS
Czechoslovakia
Prior art keywords
terminal
current source
voltage
active shielding
source
Prior art date
Application number
CS865678A
Other languages
English (en)
Inventor
Ladislav Grygera
Original Assignee
Ladislav Grygera
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ladislav Grygera filed Critical Ladislav Grygera
Priority to CS865678A priority Critical patent/CS215613B1/cs
Publication of CS215613B1 publication Critical patent/CS215613B1/cs

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Vynález se týká zapojení zdroje proudů nižších net 10~3 A s aktivním stíněním pro výstupní napětí přesahující 200 V. Dosud známá zapojení zdroje malých proudů s aktivním stíněním neumožňují používat jako regulační přvek sériovou kombinaci několika tranzistorů potřebnou pro doaežení vyšších výstupních napětí. Příčný proud odporového děliče zajištujícího rovnoměrné rozděleni napětí na jednotlivé tranzistory sériové kombinace protéká přes snímací odpor a působí nepřípustně velkou chybu. Uvedenou nevýhodu odstraňuje zapojení zdroje malých proudů a aktivním stíněním pro vyšší výstupní napětí pedlé vynálezu, kde ae využívá aktivního stínění | odporu napětové dekády k uzavření anyčky příčného proudu mimo snímací odpor zdroje proudu, jestliže je příčný proud zvolen menší než

Description

Vynález řeěí zapojení zdroje proudů nižších než 10**^ A β aktivním stíněním pro výstupní napětí přesahující 200 V, u kterého jsou vstupy zesilovače ovládajícího sériovou kombinaci dvou nebo více trazistorů připojeny mezi neuzeměnou výstupní svorku zdroje a svorku ektivního stínění, přičemž zesilovač pro řízení proudu je připojen mezi jedním vývodem snímacího odporu a svorku ektivního stínění, zatímco napěťové dekáde ovládající zesilovač pro řízení napětí je přes referenční zdroj připojena mezi svorku ektivního stínění s uzemněnou svorku zdroje, přičemž jeho podstata spočívá v tom, že příčný dělič sestavený z prvního sž n-tého odporu je připojen jedním vývodem ne svorku ektivního stínění e druhým vývodem ns vstupní elektrodu sériové kombinace dvou nebo více tranzistorů.
Vyšší účinek zepojení podle vynálezu spočívá v možnosti využití sériové kombinace několika tranzistorů ve stabilizátorech malých proudů s aktivním stíněním.
Zapojení podle vynálezu bude blíže popsáno v příkladovém provedení pomocí následovně uvedených vyobrazení, kde na obr. 1 je obecně zepojení zdroje malých proudů s aktivním stíněním pro vyšší výstupní napětí e ns obr. 2 je jedno příkladové provedení.
V obecném zapojení na obr. 1 je sériový regulační prvek představován sériovou kombinací prvního až n-tého tranzistoru f2 sž Jn . Rovnoměrné rozdělení napětí ne sériovém regulačním prvku zajišťuje první až n-tý odpor gp g2 až gn , vytvářející dělič připojený na svorku S aktivního stínění. K svorce S je současně přes referenční zdroj Ig připojen třetí zesilovač £3 pro řízení napětí e napěťový regulační odpor gy. Báze prvního tranzistoru je spojens s výstupem prvního zesilovače A-^ ektivního stínění, pruhý zesilovač Ag pro řízení proudu je připojen mezi jeden vývod snímacího odporu Rg a svorku S^aktivního stínění.
V příkladovém provedení ns obr. 2 je sériový regulační prvek vytvořen sáriovóu kombinací prvního a druhého tranzistoru Jp J2 · Odporovým děličem gp g2, připojeným ke svorce S aktivního stínění, je zajištěno rovnoměrné rozdělení napětí mezi prvním a druhým tranzistorem Tp Tg. Mezi bázi e emitor prvního tranzistoru je připojen ochranný odpor R3 a k němu paralelně omezovači tranzistor Ϊ31 řízený zesilovačem A3 pro řízení napětí. Jeden vstup třetího zesilovače k, pro řízení napětí je spojen ae svorkou 5 aktivního stínění, druhý vstup je spojen přes referenční odpor g^ a druhým referenčním zdrojem Ug2 a současně s napěťovou dekádou Ry. Mezi svorkou § aktivního stínění a výstup zdroje je připojen první zesilovač A]_ ektivního stínění. Jeden vstup druhého zesilovače Ag pro řízení proudu je připojen na snímací odpor gg, druhý vstup je přes referenční čtvrtý odpor g^ připojen na první referenční zdroj Ugp Mezi vstupem a výstupem druhého zesilovače gg pro řízení proudu je připojen proudový regulační odpor gp
Prvním zesilovačem k^ ektivního stínění je udržován nulový potenciál mezi výstupem zdroje a svorkou S aktivního stínění. Druhým zesilovačem gg pro řízení proudu je vytvářen napěťový úbytek na snímacím odporu Rg, a tím je řízen proud výatupu zdroje. Třetím zesilovačem k, pro řízení napětí je ovládán omezovači třetí tranzistor £3 a regulováno výstupní napětí zdroje. Příčný proud odporového děliče gp g2 je ze svorky S odveden přes druhý referenční zdroj Ug2, referenční pátý odpor R^ amspěťový regulační odpor Ry.

Claims (1)

  1. Zapojení zdroje proudů nižších než 10~^ A s aktivním stíněním pro výstupní napětí přesahující 200 Τ, B kterého jsou vstupy zesilovače ovládajícího sériovou kombinaci dvou nebo ▼íeo tranzistorů připojeny mezi nouzomněnou výstupní svorku zdroje a svorku aktivního stínění, přičemž zesilovač pro řízení proudu jo připojen mezi jedním vývodem snímacího odporu a svorku aktivního stínění, zatímco napěťová dekáda ovládající zesilovač pro řízení napětí jo přes referenční zdroj připojena mezi svorku aktivního stínění a uzemněnou svorku zdroje, vyznačené tím, že příčný dělič sestavený z prvního až n-tého odporu (Rj, Rg až RQ) je připojen jedním vývodem na svorku (S) aktivního stínění a druhým vývodem na vstupní elektrodu sériové kombinace dvou noho více tranzistorů (T-f ... T_).
CS865678A 1978-12-21 1978-12-21 Zapojení zdroje proudů CS215613B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS865678A CS215613B1 (cs) 1978-12-21 1978-12-21 Zapojení zdroje proudů

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS865678A CS215613B1 (cs) 1978-12-21 1978-12-21 Zapojení zdroje proudů

Publications (1)

Publication Number Publication Date
CS215613B1 true CS215613B1 (cs) 1982-09-15

Family

ID=5437402

Family Applications (1)

Application Number Title Priority Date Filing Date
CS865678A CS215613B1 (cs) 1978-12-21 1978-12-21 Zapojení zdroje proudů

Country Status (1)

Country Link
CS (1) CS215613B1 (cs)

Similar Documents

Publication Publication Date Title
KR960005604B1 (ko) 부하를 흐르는 전류의 선형측정용 회로
US4216393A (en) Drive circuit for controlling current output rise and fall times
US3177350A (en) Transistorized step multiplier
US2835829A (en) Circuit for switching high voltage using cascade connected low voltage transistors
GB1107313A (en) Electronic switching circuit
JP2652061B2 (ja) 中間電位発生回路
JPH02220506A (ja) 差動増幅器
US3735240A (en) Integrated circuit current regulator with differential amplifier control
CS215613B1 (cs) Zapojení zdroje proudů
GB1026841A (en) Automatic control switchboard assembly
EP0061705B1 (en) Low-value current source circuit
GB1131778A (en) Scanning circuit arrangement
GB1517246A (en) Temperature-compensated constant current circuit
US3551694A (en) Fluid flow simulation apparatus
US3041471A (en) Level limiting emitter biasing circuit for preventing complete cut-off of transistor
JPS6252486B2 (cs)
JP3192437B2 (ja) 電源用icの短絡保護回路
JPS6017519A (ja) 定電流回路
CS214100B1 (cs) Zapojeni stabilizovaného zdroje proudu
JPH0369205A (ja) 電流リミット回路
JPH0342535A (ja) 温度センサ回路
CS203563B1 (cs) Zapojení pro napěťové omezení stabilizovaného zdroje proudu
JPH04199569A (ja) Cmos入力保護回路
JPH01191467A (ja) Iil素子
JPS63117620A (ja) 電流制限機能付き出力回路