CS215270B1 - Zapojení stupně binární sčítačky a/nebo odčltaěky - Google Patents
Zapojení stupně binární sčítačky a/nebo odčltaěky Download PDFInfo
- Publication number
- CS215270B1 CS215270B1 CS797978A CS797978A CS215270B1 CS 215270 B1 CS215270 B1 CS 215270B1 CS 797978 A CS797978 A CS 797978A CS 797978 A CS797978 A CS 797978A CS 215270 B1 CS215270 B1 CS 215270B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- circuit
- input
- type
- output
- state
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Problém vynálezem řešený: technické zjednodušení ’ obvodů stupně binární sčítačky a/netfo odčítačky a vlivem toho zvýšení provozní spolehlivostí a snížení pořizovacích nákladů. Stručný výklad podstaty vynálezu: zapojení stupně binární sčítačky a/nebo odčítačky je vytvořeno ze dvoustavového obvodu typu T a ze dvou negovaných součinových hradel. Dvoustavový obvod typu T je vytvořen z bistabilního klopného obvodu typu D, k jehož vstupu je připojen výstup třetího negovaného součinového hradla. Zapojení ifiá dvě vstupní svorky: první pro přenos z nižšího řádu a druhou pro přívod signálu, odpovídajícího hodnotě příslušného řádu při čítaného nebo odečítaného čísla.' Výstupní svorka za pojení je spojena s výstupem druhého negovaného součinového hradla, jehož první vstup je spojen s výstupem prvního negovaného hradla a jehož druhý vstup je spojen s výstupem dvoustavového obvodu typu T. První vstupní svorka zapojení je spojena s prvními vstupy prvního negovaného sou činového hradla a dvoustavového obvodu typu T. Druhá vstupní svorka zapojení je spojena s dru hými vstupy prvního hradla a obvodů, typu T.
Description
Vynález se týká zapojeni stupně binární sěítaěky a/nebo odčítačky, které je zejména výhodné v případech, kdy jedno· z čísel, jež je nutno slučovat, je získáno čítáním řady impulsů. Zapojení je možno použít také jako zapojení čítače.
Známá zapojení stupně binární sčítačky a/nebo odčítačky jsou vytvořena samostatným logickým obvodem, složeným z více konstrukčních prvků; Přitom tento samostatný logický obvod plní pouze jedinou, určitou funkci, což má za následek, že tento obvod nelze v jednom zařízení využít pro více druhů činnosti. Konstrukčními prvky známých zapojení jsou hradla, přičemž je přirozeně použito technologie integrovaných obvodů. Nevýhodou známých zapojeni je jejich složitost, vyšší výrobní náklady a nižší spolehlivost.
Nevýhody a nedostatky známých zapojení jsou z velké míry odstraněny vynálezem zapojení stupně binární sčítačky a/nebo odčítačky, vytvořené jednak ze dvoustavového obvodu typu T, skládajícího se z prvního negovaného součinového hradla a bistabilního klopného obvodu typu D, jednak ze druhého negovaného součinového hradla, přičemž první vstup dvoustavového obvodu typu T a zároveň prvního negovaného součinového hradla je připojen k první vstupní svorce zapojení. Druhý vstup dvoustavového obvodu typu T a zároveň prvního negovaného součinového hradla je připojen ke druhé vstupní svorce zapojení. Výstup prvního negovaného součinového· hradla je spojen se vstupem TC bistabilního klopného obvodu typu D, jehož negovaný výstup Q je spojen s jeho vstupem D, s výstupem dvoustavového obvodu typu T a zároveň se druhým vstupem druhého negovaného součinového hradla, jehož výstup je spojen s výstupní svorkou zapojení. Podle vynálezu je první vstup druhého negovaného součinového hradla připojen k výstupu třetího negovaného součinového hradla, jehož první vstup je spojen s ,první vstupní svorkou zapojení a jehož druhý vstup je spojen se druhou vstupní svorkou zapojení.
Zapojení podle vynálezu má více výhod. Jelikož je odvozeno ze zapojení stupně převodníku binárního čísla na jeho komplement tím, že otevírací obvod je opatřen dalším·, druhým vstupem, který je připojen ke druhé vstupní svorce zapojení, a jelikož zapojení stupně převodníku binárního čísla na jeho komplement je odvozeno opět z jednosměrného nebo obousměrného čítače velmi jednoduché konstrukční struktury pouhým přidáním dalšího vstupu každému negovanému součinovému hradlu, jež ovládá vstup TC bistabilního klopného obvodu typu D jednotlivého stup1 ně čítače, je rozšiřitelnost tohoto zapojení snadná * při vytvoření dalších přístrojů. Významnou výhodou zapojení podle vynálezu je jeho skutečně jednoduchá konstrukce, která nepoužívá registru ani speciálních obvodů, které jsou jinak nutné u dosud běžně známých zapojení pro realizaci volby přímých nebo negovaných výstupů tohoto registru. Protože potřebné . zmíněné obvody jsou například typu „AND“, „OR“, znamená to, že při využití vynálezu vzniká podstatné technické zjednodušení konstrukce a zároveň její zlevněn’.
Podstata vynálezu je dále vysvětlena pomocí výkresů, na nichž je znázorněno na obr. 1 blokové schéma zapojení stupně binární sčítačky a/nebo odčítačky, na obr. 2 příklad konkrétního zapojení stupně binární sčítačky podle obr. 1.
Na obr. 1 je vstupní svorka 1 zapojení, stupně binární sčítačky a/nebo odčítačky, určená pro přenos z nižšího řádu, připojena jednak k prvnímu vstupu otevíracího obvodu 2, jehož výstup je připojen k prvnímu vstupu hradla 3, jednak k prvnímu vstupu dvoustavového obvodu 5 typu T, k jehož druhému vstupu je připojena druhá vstupní svorka 6 zapojení, určená pro přívod signálu odpovídajícího hodnotě příslušného řádu přičítaného nebo odečítaného čísla, a zároveň druhý vstup otevíracího obvodu 2. Výstup dvoustavového obvodu 5 typu T je připojen k druhému vstupu hradla 3, jehož výstup je připojen k výstupní svorce 4 zapojení.
Na obr. 2 je první vstupní svorka 1 zapojení stupně binární sčítačky a/nebo odčítačky, určená pro přenos z nižšího řádu, připojena jednak k prvnímu vstupu prvního negovaného součinového hradla 9 ve funkci otevíracího obvo.du 2 podle obr. 1, jehož výstup je spojen s prvním vstupem druhého negovaného součinového hradla 10, jednak s prvním vstupem dvoustavového obvodu S typu T, k jehož druhému vstupu je připojena druhá vstupní svorka 6, určená pro přívod signálu odpovídajícího hodnotě příslušného řádu přičítaného čísla, která je zároveň připojena ke druhému vstupu prvního negovaného součinového hradla 9. Výstup dvoustavového obvodu S typu T je spojen se druhým vstupem druhého negovaného součinového hradla 10, jehož výstup je připojen k výstupní svorce 4 zapojení.
Dvoustavový obvod 5 typu T je vytvořen ze třetího negovaného součinového hradla 7 a z blstabllnlho klopného obvodu 8 typu D, přičemž první vstup třetího negovaného součinového hradla 7 je připojen k prvnímu vstupu dvoustavového obvodu 5 typu T a podobně druhý vstup třetího negovaného součinového hradla 7 je připojen ke druhému vstupu dvoustavového obvodu 5 typu T a výstup negovaného součinového hradla 7 je připojen ke vstupu TC bistabilního klopného obvodu 8 typu D, jehož vstup D je spojen s jeho negovaným výstupem Q a připojen k výstupu dvoustavového obvodu 5 typu T.
Zapojení podle vynálezů souhlasně s obr. 1 lze z hlediska činnosti popsat následovně: Impulsy, které jsou přiváděny na první vstupní svorku 1 zapojení, jsou zavedeny jednak na první vstup dvoustavového obvodu 5 typu T, jehož druhý vstup je udržován na logické úrovni, která odpovídá stavu bez impulsu, jednak na první vstup otevíracího obvodu 2. Obdobně impulsy přiváděné na druhou vstupní svorku 6 zapojení jsou zavedeny jednak na druhý vstup dvoustavového obvodu 5 typu T, jehož první vstup je udržován na logické úrovni odpovídající stavu bez Impul· su, jednak na druhý vstup otevíracího obvodu 2. Průchod Impulsů, přiváděných na první vstupní svorku 1, případně na druhou vstupní svorku 6, dvoustavovým obvodem 5 typu T je rychlejší, nežil prů2 1 5 2 7 0 chod otevíracím Obvodem 2. Vlivem toho není výstup hradla 3, které působí jako obvod pro vytvoření logického součinu, ovlivněn stavem dvoustavového obvodu 5 typu T před jeho překlopením a je určen pouze stavem po jeho překlopení, tedy ustáleným stavem. Tento ustálený stav je již během trvání vstupních impulsů ani jejich skončením nemění.
Zapojení podle vynálezu je odvozeno ze zapájení stupně převodníku binárního čísla na jeho kompleinent tak, že otevírací obvod 2 je opatřen dalším, druhým vstupem, který je připojen ke druhé vstupní svorce 6 zapojení, která je určena pro přívod impulsů odpovídajících hodnotě příslušného řádu přičítaného, případně odečítaného čísla.
Zapojení podle vynálezu je mnohostranně použitelné a modifikovatelné podle různých požadavků a potřeb provádět aritmetické operace.
Claims (1)
- Zapojení stupně binární sčítačky a/nebo odčítačky, vytvořené jednak ze dvoustavového obvodu typu T, skládajícího se z prvního negovaného součinového hradla a bístabilního klopného obvodu typu D, jednak ze druhého negovaného součinového hradla, přičemž první vstup dvoustavového obvodu typu T a zároveň prvního negovaného součinového hradla je připojen k první vstupní svorce zapojení, druhý vstup dvoustavového obvodu typu T a zároveň prvního negovaného součinového hradla je připojen ke druhé vstupní svorce zapojení, výstup prvního negovaného součinového hradla je spojen se vstuVYNALEZU pem TC bístabilního klopného obvodu typu D, jehož negovaný výstup Q je spojen s jeho vstupem D, s výstupem dvoustavového obvodu typu T a zároveň se druhým vstupem druhého negovaného součinového hradla, jehož výstup je spojen s výstupní svorkou zapojení, vyznačené tím, že první vstup druhého negovaného součinového hradla (10) je připojen k výstupu třetího negovaného součinového hradla (9), jehož první vstup je spojen s první vstupní svorkou zapojení a jehož druhý vstup je spojen se druhou vstupní svorkou zapojení.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS797978A CS215270B1 (cs) | 1978-12-04 | 1978-12-04 | Zapojení stupně binární sčítačky a/nebo odčltaěky |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS797978A CS215270B1 (cs) | 1978-12-04 | 1978-12-04 | Zapojení stupně binární sčítačky a/nebo odčltaěky |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS215270B1 true CS215270B1 (cs) | 1982-08-27 |
Family
ID=5429811
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS797978A CS215270B1 (cs) | 1978-12-04 | 1978-12-04 | Zapojení stupně binární sčítačky a/nebo odčltaěky |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS215270B1 (cs) |
-
1978
- 1978-12-04 CS CS797978A patent/CS215270B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR880006612A (ko) | 푸지 컴퓨터 | |
| KR890009068A (ko) | 레벨변환회로 | |
| GB1040614A (en) | Improvements in or relating to code translation systems | |
| JPS6114533B2 (cs) | ||
| ES549655A0 (es) | Perfeccionamientos introducidos en una disposicion de cir- cuito de etapa restadora | |
| US3593036A (en) | Mosfet momentary switch circuit | |
| US4297591A (en) | Electronic counter for electrical digital pulses | |
| CS215270B1 (cs) | Zapojení stupně binární sčítačky a/nebo odčltaěky | |
| US4399377A (en) | Selectively operable bit-serial logic circuit | |
| GB844966A (en) | Binary adding circuits | |
| GB845466A (en) | Electrical coded decimal arithmetic unit | |
| US3437840A (en) | Gated storage elements for a semiconductor memory | |
| EP0224841B1 (en) | Logic arithmetic circuit | |
| ES389031A1 (es) | Un circuito integrado. | |
| DE69222798D1 (de) | Zählerschaltung | |
| GB1272860A (en) | Improvements relating to pulse counters | |
| US3113273A (en) | Plural stage selector system including "not" and "and-not" circuits in each stage thereof | |
| US3582686A (en) | Reset circuit for a multistage counter | |
| US3801827A (en) | Multiple-phase control signal generator | |
| US3324455A (en) | Minority logical operator | |
| US3251547A (en) | Fluid logic diffusion unit ring counter | |
| SU369715A1 (ru) | Троичный потенциальный триггер | |
| US3303464A (en) | Ring-sum logic circuit | |
| SU417789A1 (cs) | ||
| GB918336A (en) | Electronic commutator apparatus |