CS211997B1 - Zapojení generátoru měrného intervalu - Google Patents
Zapojení generátoru měrného intervalu Download PDFInfo
- Publication number
- CS211997B1 CS211997B1 CS822380A CS822380A CS211997B1 CS 211997 B1 CS211997 B1 CS 211997B1 CS 822380 A CS822380 A CS 822380A CS 822380 A CS822380 A CS 822380A CS 211997 B1 CS211997 B1 CS 211997B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- flip
- input
- gate
- flop
- output
- Prior art date
Links
- 238000005259 measurement Methods 0.000 description 7
- 230000000630 rising effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Description
Vynález se týká zapojení generátoru měrného intervalu, zejména pro měřiče kmitočtu nebo periody.
Dosud známá zapojení generátorů měrného intervalu měřičů kmitočtu nebo periody děli normálový kmitočet z časové základny nebo neznámý kmitočet dvěma tak, aby na výstupu obvodu byl časový interval, odpovídající celé periodě normálového kmitočtu nebo neznámého měřeného/kmitočtu. Tímto impulsem je ovládáno hradlo, které umožní načítat do měřícího čítače neznámý kmitočet v případě měření kmitočtu, nebo normálový kmitočet v případě měření periody. Pro operace s naměřeným údajem, jako je přesun do paměti, dekódování, zobrazení a podobně, je využívána druhá perioda, která dělením dvěma automaticky vznikne. Tento časový interval je však pro zmíněné operace zbytečně dlouhý a zvláště citelně se tato skutečnost projeví při měření nízkých kmitočtů, kdy měrný a tím i vyhodnocovací interval je například 10 sec a více.
Uvedený nedostatek odstraňuje zapojení generátoru měrného intervalu, zejména pro měřiče kmitočtu a periody, tvořené kombinací odporu, hradel a klopných obvodů, podle vynálezu, jehož podstatou je, že jeho vstupní svorka je připojena na vstup prvního hradla a na vstup invertoru, jehož výstup je připojen na vstup druhého hradla, přičemž výstupy hradel jsou připojeny přes odpor na napájecí zdroj a na vstup prvního klopného obvodu zapojeného jako dělič dvěma, jehož výstup je připojen na vstup druhého klopného obvodu, který je také zapojen jako dělič dvěma a na výstupní svorku zapojení, přičemž výstup druhého klopného obvodu je připojen na vstup druhého hradla a invertující výstup téhož klopného obvodu na vstup prvního hradla.
Technický pokrok daný vynálezem se vyznačuje vyššími účinky technickoekonomickými, které spočívají v tom, že vhodným zapojením stejného počtu obvodů jako v případě klasického řešení lze docílit při zachování přesnosti měření kratší výslednou dobu měření, což je zvláště žádoucí v automatizovaných systémech měření.
Příkladné provedení podle vynálezu je znázorněno na dvou přiložených výkresech. Na obr. 1 je znázorněno schéma obvodu. Na obr. 2 jsou ukázány, napěťové průběhy v uzlových bodech zapojení.
Na vstupní svorku I generátoru měrného intervalu je připojen vstup 22 hradla 2 a přes invertor 1 vstup 31 hradla 3. Výstupy obou hradel 2 a 3 jsou přes odpor 4 připoje211997 ny na napájecí zdroj 5. Společný bod odporu 4 a výstupů hradel 2, 3 je připojen na hodinový vstup 81 prvního klopného obvodu 8, zapojeného v režimu děliče dvěma. Výstup 63 je připojen na hodinový vstup 71 druhého klopného obvodu 7 a na výstupní svorku 0 generátoru měrného intervalu. Druhý klopný obvod 7 je opět zapojen jako dělič dvěma. Přímý výstup 72 je připojen na vstup 32 hradla 3 a invertující výstup 73 na vstup 21 hradla 2.
Funkci generátoru měrného, intervalu je iiiožné pomocí časového diagramu na obr. 2 popsat takto: Předpokládejme výchozí stav, kdy na vstupní svorce I je stav H, na výstupu 63 prvního klopného obvodu 6 stav H a na výstupu 73 druhého klopného obvodu 7 taktéž stav H. Na vstupech 21, 22 hradla 2 je úroveň H, na výstupu tedy L.
Z nejbližší sestupné hrany vstupního sig-. nálu je na výstupu hradla 2 odvozena náběžná hrana a tato překlopí první klopný obvod 6 do stavu, kdy na výstupu 63 je úroveň L. Následující sestupnou hranou vstupního signálu je první klopný obvod 6 uveden do výchozího stavu. Touto náběžnou hranou je druhý klopný obvod 7 překlopen tak, že pro vstupní signál je přes invertor 1 otevřeno druhé hradlo 3. Na výstupu tohoto hradla se obnoví stav L. Z nejbližší náběžné hrany vstupního signálu se na výstupu druhého hradla 3 odvodí náběžná hrana, která překlopí první klopný obvod 6 do stavu, kdy výstup 63 má úroveň L. Další náběžná hrana vstupního signálu vrátí tento klopný obvod do výchozího stavu a tím opět překlopí druhý klopný obvod 7, který přepne ovládání prvního klopného obvodu 6 přes první hradlo 2. To znamená, že první klopný obvod 6 bude opět ovládán sestupnými hranami vstupního signálu.
První klopný obvod 6 tedy slouží jako generátor měrného intervalu, který je přesně roven jedné periodě vstupního impulsního průběhu a je definován úrovní L. V polovině periody definované úrovní H jsou prováděny operace s naměřenou hodnotou.
Druhý klopný obvod 7 slouží jako přepínač ovládacích hradel 2 a 3. Přes první hradlo 2 je první klopný obvod 6 ovládán sestupnými hranami vstupního signálu, přes druhé hradlo 3 potom náběžnými hranami.
Předmět vynálezu je zejména využitelný v konstrukci řídících obvodů měřičů kmitočtu, periody a podobně. Je však využitelný i všude tam, kde je třeba ze vstupního impulsního průběhu odvodit průběh, kdy po n-násobku periody je na výstupu úroveň Lř a po m-násobku poloviny perioďy úroveň H nebo opačně. Pro tento případ je možné druhý obvod nahradit děličem, který zajistí požadované dělící poměry n a m.
Claims (2)
- PŘEDMĚTZapojení generátoru měrného intervalu, zejména pro měřiče kmitočtu a periody, tvořepé kombinací odporu, hradel a klopných obvodů, vyznačené tím, že jeho vstupní svorka (I) je připojena na vstup (22) prvního hradla (.2) a na vstup invertoru (1), jehož výstup je připojen na vstup (31) druhého hradla (3), přičemž výstupy hradel (2, 3) jsou připojeny přes odpor (4) na napájecí zdroj (5) a na vstup (61) prvníhoVYNÁLEZU klopného obvodu (6) zapojeného jako dělič dvěma, jehož výstup (63) je připojen na vstup (71) druhého klopného obvodu (7), který je také zapojen jako dělič dvěma a na výstupní svůrku (O) zapojení, přičemž výstup (72) druhého klopného obvodu (7) je připojen na vstup (32) druhého hradla (3) a iiivertující výstup (73) téhož klopného obvodu (7) ha vstup (21) prvního hradla (2).
- 2 výkresy
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS822380A CS211997B1 (cs) | 1980-11-27 | 1980-11-27 | Zapojení generátoru měrného intervalu |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS822380A CS211997B1 (cs) | 1980-11-27 | 1980-11-27 | Zapojení generátoru měrného intervalu |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS211997B1 true CS211997B1 (cs) | 1982-02-26 |
Family
ID=5432519
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS822380A CS211997B1 (cs) | 1980-11-27 | 1980-11-27 | Zapojení generátoru měrného intervalu |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS211997B1 (cs) |
-
1980
- 1980-11-27 CS CS822380A patent/CS211997B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR940001508B1 (ko) | 전파 지연 제어회로 및 방법 | |
| US4101761A (en) | Timing pulse generator | |
| US4710653A (en) | Edge detector circuit and oscillator using same | |
| KR890017866A (ko) | 필터회로 | |
| US4415861A (en) | Programmable pulse generator | |
| EP0463243B1 (en) | Semiconductor integrated circuit including a detection circuit | |
| CS211997B1 (cs) | Zapojení generátoru měrného intervalu | |
| JPH03134574A (ja) | パルス持続時間測定方法および回路 | |
| JPH0322949B2 (cs) | ||
| JPH0342810B2 (cs) | ||
| KR100211230B1 (ko) | 열밸런스회로 | |
| SU1571427A1 (ru) | Цифровой термометр | |
| US5212410A (en) | Register circuit in which a stop current may be measured | |
| EP0053487A1 (en) | Test apparatus for signal timing measurement | |
| EP0122984B1 (en) | Time measuring circuit | |
| JPS6317364B2 (cs) | ||
| SU1307404A1 (ru) | Устройство дл бесконтактного измерени импульсного тока | |
| KR940001490Y1 (ko) | 전원공급 리세트신호 발생회로 | |
| SU847263A1 (ru) | Измеритель коротких интерваловВРЕМЕНи | |
| SU924657A2 (ru) | Измеритель коротких интервалов времени | |
| SU1534461A1 (ru) | Устройство дл контрол группы цифровых узлов | |
| CS230993B1 (cs) | Obvod pro měření časových údajů impulsních průběhů | |
| JPS6233394Y2 (cs) | ||
| JP2551936B2 (ja) | 出力レベル測定装置 | |
| SU1243039A1 (ru) | Запоминающее устройство с самоконтролем |