CS210187B1 - Connection for the control of the pulse controlled sources - Google Patents

Connection for the control of the pulse controlled sources Download PDF

Info

Publication number
CS210187B1
CS210187B1 CS288480A CS288480A CS210187B1 CS 210187 B1 CS210187 B1 CS 210187B1 CS 288480 A CS288480 A CS 288480A CS 288480 A CS288480 A CS 288480A CS 210187 B1 CS210187 B1 CS 210187B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
control circuit
counter
control
Prior art date
Application number
CS288480A
Other languages
Czech (cs)
Inventor
Frantisek Sestak
Original Assignee
Frantisek Sestak
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Frantisek Sestak filed Critical Frantisek Sestak
Priority to CS288480A priority Critical patent/CS210187B1/en
Publication of CS210187B1 publication Critical patent/CS210187B1/en

Links

Landscapes

  • Power Sources (AREA)

Abstract

Vynález se týká elektrotechniky a zejména výpočetní techniky. Vynález řeší zapojení ovládání pulsně generovaných regulovaných zdrojů pomocí obvodů, které zajištují podmínky pro zapínání, vypínání a kontrolu napájecí soustavy elektronických zařízení s ovládacími signály o nízkovoltové úrovni. Zapojení tvoří ovládací obvod nastavující jeden ze vstupů obousměrného čítače který je posouván výstupem z oscilátoru zapojeného na vstup obousměrného čítače. Tento je propojen s kontrolním obvodem jednak přes dva zdroje, jednak^přímo. Základní zapojení může být rozšířeno o oddělené paměti s derivačními vstupy. Vynález může být využit pro zapínání zdrojů v dané posloupnosti u elektronických zařízení, zejména však u grafických komplexů připojitelných k jednotné řadě počítačů JSEP, umožňující centrální ovládáni zdrojů od řídicího počítače. Vynález nejlépe charakterizují oba body předmětu vynálezu a odpovídající výkresy.The invention relates to electrical engineering and especially computer technology. The invention solves the connection of the pulse control generated regulated resources by circuitry that provides switching conditions power system shutdown and control electronic devices with controls low-voltage level signals. The wiring consists of a control circuit setting one of the two-way counter inputs which is shifted by the output of the oscillator connected to the bidirectional counter input. This is connected to the control circuit on the one hand, via two sources, on the other hand. Basic wiring can be extended by separate memory with derivative inputs. The invention can be used for fastening resources in a given sequence for electronic resources devices, especially graphic devices complexes connectable to a single series JSEP computers, enabling central control resources from the control computer. The invention is best characterized by both the subject matter of the invention and corresponding drawings.

Description

Vynález se týká zapojení pro ovládání pulsně regulovaných zdrojů pomocí obvodů, které zajišlují podmínky pro zapínání, vypínání a kontrolu napájecí soustavy elektronických zařízení, jež jsou vybaveny pulsními zdroji, které umožňují jejich ovládání signály o nízkovoltové úrovni. Například zapínání zdrojů v dané posloupnosti u elektronických zařízení, zejména však u grafických komplexů připojitelných k jednotné řadě počítačů, umožňující centrální ovládání zdrojů od řídicího počítače.BACKGROUND OF THE INVENTION The present invention relates to circuitry for controlling pulse-regulated power supplies by means of circuits that provide conditions for switching on, off and controlling the power supply system of electronic devices equipped with pulse power sources to enable their control by low-level signals. For example, switching on resources in a given sequence for electronic devices, but especially for graphic complexes connectable to a single line of computers, allowing central control of resources from the control computer.

Podobná zapojení obvodů pro ovládání zdrojů jsou známá, avšak dosud byla používána pro zdroje, které bylo možno ovládat jen připojením nebo odpojením napájecí sítě 220 nebo 380 V. Tento způsob vyžaduje pro ovládání každého zdroje soustavy sílový stykač nebo silnoproudé relé dimensované na spínání sílového napětí. S tím souvisí použití reléových prvků také pro jejich ovládání, jako například u ovládání zdrojů v grafických zařízeních 3.G.Similar circuit connections for power supply circuits are known, but have so far been used for power supplies that could only be controlled by connecting or disconnecting the 220 or 380 V mains. This method requires a power contactor or power relay designed to control the power voltage to control each power source. This is also related to the use of relay elements for their control, such as for controlling power supplies in 3.G graphic devices.

Nevýhodou takto řešených obvodů ovládání zdrojů jsou značné rozměry a pokud jsou umístěny ve společné skříni s elektronikou i značné rušivé účinky při požadavku na nezávislé ovládání jednotlivých zdrojů. Zejména však neumožňují využívat ovládání výstupů pulsních zdrojů pomocí logických signálů.The disadvantage of such control circuits of source control is considerable dimensions and if they are placed in a common box with electronics also considerable disturbing effects on the requirement for independent control of individual sources. In particular, they do not allow the use of pulse source outputs to be controlled by logic signals.

Uvedené nevýhody odstraňuje zapojení pro ovládání pulsně regulovaných zdrojů, sestavené z integrovaných obvodů TTL podle vynálezu, jehož základ tvoří bloky: Pomalý oscilátor mající alespoň prvý výstup a prvý blokovací vstup, dále ovládací obvod mající alespoň tři vstupy a prvý výstup, dále obousměrný čítač mající tři vstupy a nejméně tři výstupy, z nichž alespoň dva jsou hradlované, dále kontrolní obvod mající nejméně tři vstupy a alespoň dva výstupy a konečně alespoň dva pulsni zdroje mající prvý vstup logického ovládání a prvý výstup napájecího napětí.These disadvantages are eliminated by a circuit for controlling pulse-regulated power supplies, consisting of TTL integrated circuits according to the invention, comprising blocks: Slow oscillator having at least a first output and a first blocking input, a control circuit having at least three inputs and a first output, a bi-directional counter having three inputs and at least three outputs, at least two of which are gated, a control circuit having at least three inputs and at least two outputs, and finally at least two pulse sources having a first logic control input and a first supply voltage output.

Podstata zapojení pro ovládání pulsně regulovaných zdrojů podle vynálezu spočívá v tom, že prvý výstup oscilátoru je zapojen na prvý vstup obousměrného čítače, zatímco prvý hradlovaný výstup čítače je přiveden na prvý logický vstup prvého ovládaného zdroje a současně na čtvrtý vstup kontrolního obvodu, přičemž prvý výstup prvého zdroje je přiveden na prvý vstup kontrolního obvodu, přičemž druhý hradlovaný výstup obousměrného čítače je přiveden na prvý vstup druhého ovládaného zdroje a současně na pátý vstup kontrolního obvodu, přičemž prvý výstup druhého zdroje je zapojen na druhý vstup kontrolního obvodu, zatímco třetí výstup obousměrného čítače je zapojen na třetí vstup kontrolního obvodu, přičemž prvý výstup kontrolního obvodu je zapojen na prvý blokovací vstup oscilátoru, zatímco druhý výstup kontrolního obvodu je zapojen současně na třetí vstup obousměrného čítače a třetí vstup ovládacího obvodu, přičemž prvý vstup ovládacího obvodu je určen pro povelový signál, zatímco druhý vstup ovládacího obvodu je určen pro signál pro nouzové vypnutí, přičemž prvý výstup ovládacího obvodu je zapojen na druhý vstup obousměrného čítače.The essence of the circuit for controlling the pulse-regulated power supplies according to the invention is that the first output of the oscillator is connected to the first input of the bi-directional counter, while the first gated output of the counter is connected to the first logical input of the first controlled source and simultaneously to the fourth input of the control circuit. a first source is connected to a first input of the control circuit, wherein a second gated bidirectional counter output is connected to a first input of the second controlled source and simultaneously to a fifth input of the control circuit, the first output of the second source is connected to a second input of the control circuit is connected to the third input of the control circuit, the first output of the control circuit is connected to the first blocking input of the oscillator, while the second output of the control circuit is connected simultaneously to the third input of the bi-directional counter and the third The first control circuit input is for the command signal, while the second control circuit input is for the emergency stop signal, the first control circuit output is connected to the second bidirectional counter input.

Uvedené základní zapojení lze upravit tak, že obousměrný čítač je rozšířen o oddělené paměti čítače, kterými lze při zapínání i vypínání ovládat zdroje v libovolné posloupnosti, kterou lze volit propojením jednotlivých stupňů čítače s jedničkovacími a nulovacími vstupy oddělených pamětí.The basic connection can be adjusted so that the bidirectional counter is extended by separate counter memories, which can be used to switch sources on and off in any sequence, which can be selected by interconnecting the individual stages of the counter with one and zero inputs of separate memories.

Zapojení podle vynálezu je aplikováno v ovládání zdrojů grafických komplexů EC 7907,The circuit according to the invention is applied in the control of sources of graphic complexes EC 7907,

EC 7941 a EC 7942, čímž bylo dosaženo zapínání a vypínání soustavy ve čtyřech časově posunutých stupních s postupnou kontrolou zapínaných zdrojů i napájených míst při zmenšení celkového rozměru obvodů ovládání zdrojů o polovinu a při dosažení větší spolehlivosti použitím bezkontaktních prvků.EC 7941 and EC 7942, enabling the system to be switched on and off in four time-shifting stages with successive control of both power-on and power-on locations, reducing the overall dimension of the power control circuits by half and achieving greater reliability using non-contact elements.

Na obr. 1 připojených výkresů je znázorněno základní zapojení ovládání zdrojů podle vynálezu.FIG. 1 of the accompanying drawings shows the basic circuitry of the source control according to the invention.

Obr. 2 znázorňuje úpravu základního zapojení přidáním oddělených pamětí s derivačními vstupy k obousměrnému čítači pro volbu rozdílné posloupnosti při zapínání a vypínání zdrojové soustavy.Giant. 2 illustrates a basic wiring modification by adding separate derivative memories to a bidirectional counter to select a different power-on / off sequence.

Na obr. 1 je nakresleno zapojení, které tvoří bloky: Pomalý oscilátor 20 mající alespoň jeden výstup 21 a jeden hradlovací vstup 22. dále ovládací obvod 1_0 mající alespoň prvý vstup 11. druhý vstup 12. třetí vstup 13 a prvý výstup 14, dále obousměrný čítač 30 mající alespoň prvý vstup 31. druhý vstup 36. třetí vstup 35 a prvý výstup 32. druhý výstup JJ, třetí výstup 34. déle prvý ovládaný zdroj 40 mající alespoň jeden logicky ovládaný vstup 41 a jeden výstup 42. dále pak druhý ovládaný zdroj 50 mající alespoň jeden logicky ovládaný vstup 51 a jeden výstup 52. dále pak kontrolní obvod 60 mající alespoň prvý vstup 61. druhý vstup 62, třetí vstup 6J, čtvrtý vstup 66, pátý vstup 62, dále prvý výstup £4 a druhý výstup 65 vzájemně propojené tak, že prvý výstup 21 oscilátoru 20 je zapojen na prvý vstup 31 obousměrného čítače JO, zatímco prvý hradlovaný výstup Jg čítače 30 je přiveden na prvý logický vstup 41 prvého pulsního zdroje 40 a současně na čtvrtý vstup 66 kontrolního obvodu 60, přičemž prvý výstup 42 zdroje 40 je přiveden na prvý vstup 61 kontrolního obvodu 60, přičemž druhý hradlovaný výstup 33 obousměrného Čítače 30 je přiveden na prvý vstup 51 druhého pulsního zdroje 50 a současně na pátý vstup 67 kontrolního obvodu 60, přičemž prvý výstup 52 zdroje 50 je zapojen na druhý vstup 62 kontrolního obvodu 60, zatímco třetí výstup 34 obousměrného čítače 30 je zapojen na třetí vstup 63 kontrolního obvodu 60, přičemž prvý výstup 64 kontrolního obvodu 60 je zapojen na prvý blokovací vstup 22 oscilátoru 20, zatímco druhý výstup 65 kontrolního obvodu 60 je zapojen současně na třetí vstup obousměrného čítače 30 a na třetí vstup 13 ovládacího obvodu 10. přičemž na prvý výstup 11 ovládacího obvodu 10 je zapojen povelový signál 111 pro zapínání a vypínání zdrojové soustavy, zatímco na druhý vstup 12 ovládacího obvodu 10 je zapojen signál 121 pro nouzové vypnuti zdrojové soustavy, přičemž prvý výstup 14 ovládacího obvodu 10 je zapojen na druhý vstup obousměrného čítače 30.Referring to FIG. 1, a circuit is formed comprising: a slow oscillator 20 having at least one output 21 and one gating input 22. further a control circuit 10 having at least a first input 11. a second input 12 a third input 13 and a first output 14, further bi-directional a counter 30 having at least a first input 31. a second input 36. a third input 35 and a first output 32. a second output JJ, a third output 34. a longer first controlled source 40 having at least one logically controlled input 41 and one output 42, and a second controlled source 50 having at least one logically controlled input 51 and one output 52. furthermore a control circuit 60 having at least a first input 61, a second input 62, a third input 61, a fourth input 66, a fifth input 62, a first output 64 and a second output 65 connected so that the first output 21 of the oscillator 20 is connected to the first input 31 of the bidirectional counter 10, while the first gated output Jg of the counter 30 is applied to the first The logic input 41 of the first pulse source 40 and at the same time to the fourth input 66 of the control circuit 60, the first output 42 of the source 40 being connected to the first input 61 of the control circuit 60, the second gated output 33 of the bidirectional counter 30 the first output 52 of the source 50 is connected to the second input 62 of the control circuit 60, while the third output 34 of the bidirectional counter 30 is connected to the third input 63 of the control circuit 60, the first output 64 of the control circuit 60 the circuit 60 is connected to the first blocking input 22 of the oscillator 20, while the second output 65 of the control circuit 60 is connected simultaneously to the third input of the bi-directional counter 30 and to the third input 13 of the control circuit 10. for switching the source system on and off, while In addition to the second input 12 of the control circuit 10, the emergency power off signal 121 is connected, the first output 14 of the control circuit 10 being connected to the second input of the bidirectional counter 30.

Obr. 2 znázorňuje rozšíření základního zapojení o oddělené paměti 310 a 320 s derivaěními vstupy zapojenými mezi obousměrný čítač 30 a pulsní zdroje 40 a 50. které podle nakresleného zapojení umožňují volit odlišnou posloupnost při vypínání zdrojů, než jakou byly zapínány.Giant. 2 illustrates the expansion of the basic circuit by separate memories 310 and 320 with derivation inputs coupled between bidirectional counter 30 and pulse sources 40 and 50. which, according to the illustrated circuitry, allow to select a different power-off sequence than the power on.

Základní zapojení je upraveno tak, že prvý výstup 32 obousměrného čítače 30 je zapojen současně na prvý vstup 311 paměti 310 a na druhý vstup 322 paměti 320. zatímco druhý výstup 22 obousměrného čítače 30 je zapojen současně na druhý vstup 312 paměti 310 a prvý vstup 321 paměti 320. přičemž prvý výstup 14 ovládacího obvodu je současně zapojen na druhý vstup obousměrného čítače JO, třetí vstup 313 paměti 310 a třetí vstup 323 paměti 320. přičemž prvý výstup 314 paměti 310 je zapojen na prvý vstup 41 zdroje 40. zatímco prvý výstup 324 paměti 320 je zapojen na prvý vstup 51 zdroje 50.The basic circuitry is adapted so that the first output 32 of bidirectional counter 30 is connected simultaneously to the first input 311 of memory 310 and to the second input 322 of memory 320. whereas the second output 22 of bidirectional counter 30 is connected simultaneously to second input 312 of memory 310 and first input 321 The first output 14 of the control circuit is simultaneously connected to the second input of the bidirectional counter 10, the third input 313 of the memory 310 and the third input 323 of the memory 320. The first output 314 of the memory 310 is connected to the first input 41 of the source 40; the memory 320 is connected to the first input 51 of the source 50.

Funkce ovládání zdrojů bude vysvětlena podle obrázku 1 s jednoduchou zdrojovou soustavou, sestávající ze dvou zdrojů.The resource control function will be explained according to Figure 1 with a single source system consisting of two sources.

Obvody ovládání zdrojů jsou napájeny z vlastního zdroje, který je aktivován v okamžiku, kdy je zdrojová soustava připojena k napájecímu sílovému napětí, čímž je k oběma zdrojům soustavy připojena pomocná i hlavní fáze a ovládání zdrojů je připraveno ke své funkci.The power supply control circuits are powered from their own power supply, which is activated when the power supply system is connected to the power supply voltage, thereby connecting both the auxiliary and main phases to both power supply systems and the power supply control is ready for operation.

Příchodem povelového signálu 111 k zapnutí zdrojové soustavy na prvý vstup 1.1 ovládacího obvodu 10 se pomocí prvého výstupu 14 nastaví na druhý vstup 36 obousměrného čítače 30 úroveň určující kladný směr plnění čítače, který je posouván výstupními signály vycházejícími z výstupu 21 oscilátoru 20. které jsou zapojeny na prvý vstup 31 obousměrného čítače JO. Tímto prvním krokem nastaví na svém prvém výstupu 32 signál pro zapnutí, který je zaveden do prvého vstupu 41 zdroje 40 a současně do čtvrtého vstupu 66 kontrolního obvodu 60. Kontrolní obvod 60 svým prvým výstupem 64 zablokuje oscilátor 20 na jeho blokovacím vstupu gg. Čítač 30 se zastaví až do té doby, než zapnutý zdroj 40 začne dodávat ze svého výstupu 42 požadované napětí, přiváděné na prvý vstup 6| kontrolního obvodu 60.Upon the arrival of the command signal 111 to turn on the power supply to the first input 1.1 of the control circuit 10, the first output 14 adjusts the second input 36 of the bidirectional counter 30 to determine the positive direction of counter filling which is shifted by the output signals coming from the oscillator 20 output 21. to the first input 31 of the bidirectional counter JO. By this first step, it sets on its first output 32 a power-on signal, which is applied to the first input 41 of the source 40 and simultaneously to the fourth input 66 of the control circuit 60. The control circuit 60 with its first output 64 blocks the oscillator 20 on its blocking input gg. The counter 30 stops until the switched-on power supply 40 starts to supply from its output 42 the required voltage applied to the first input 6 | control circuit 60.

Pak kontrolní obvod 60 prvým výstupem 64 zapojeným na blokovací vstup 22 oscilátoru 20 uvolní oscilátor 20. který svým výstupem 21 zapojeným na prvý vstup 31 čítače 30 po210187 sune čítač 30 o další krok, čímž svým druhým výstupem 33 zapojeným na prvý vstup 51 druhého zdroje 50 a současně na pátý vstup 67 kontrolního obvodu 60 vydá povel k zapnutí zdroje 50 a současné zahájí kontrolu jeho činnosti při opětném zastavení oscilátoru stejně jako tomu bylo při prvém kroku Čítače JO. Po provedení kontroly výstupu 52 druhého zdroje 50 uvolní kontrolní obvod opět oscilátor 20 a čítač 30 účiní další krok, který signálem na třetím výstupu 34 oznamuje na třetím vstupu 63 kontrolního obvodu 60. že zapnuti obou zdrojů soustavy je ukončeno. Současně dochází k přepnutí funkce kontrolního obvodu 60 z postupné kontroly při zapínání zdrojů na celkovou kontrolu zdrojů a napájených míst.Then, the control circuit 60 by the first output 64 connected to the blocking input 22 of the oscillator 20 releases the oscillator 20, which by its output 21 connected to the first input 31 of the counter 30 po210187 pushes the counter 30 by another step, thereby its second output 33 connected to the first input 51 of the second source 50. and at the same time, on the fifth input 67 of the control circuit 60, commands the source 50 to be switched on and simultaneously starts checking its operation when the oscillator is stopped again, as it did in the first step of the counter JO. After checking the output 52 of the second source 50, the control circuit releases the oscillator 20 again, and the counter 30 takes the next step to signal at the third output 34 to indicate at the third input 63 of the control circuit 60 that the arming of both system sources is complete. At the same time, the function of the control circuit 60 is switched from a step-by-step power-on control to an overall control of the sources and the power supply points.

Dojde-li k výpadku některého z kontrolovaných napětí, kontrolní obvod 60 druhým výstupem 65 zapojeným na třetí vstup 35 čítače 30 hradluje výstupní signály na prvém výstupu 32 i druhém výstupu 33 čítače JO, čímž vypíná zdroje a současně na třetím vstupu 13 ovládacího obvodu JjO zajištuje pomocí prvého výstupu JJt přepnutí obousměrného čítače JO do opačného, vypínacího směru, čímž je čítač opět připraven k zapínací funkci. V případě příchodu signálu 121 nouzového vypnutí dochází rovněž k okamžitému vypnutí zdrojů.If any of the controlled voltages fails, the control circuit 60, via the second output 65 connected to the third input 35 of the counter 30, outputs the output signals at the first output 32 and the second output 33 of the counter 10, thereby switching off the sources. by means of the first output 11 to switch the bidirectional counter 10 in the opposite, tripping direction, whereby the counter is again ready for the switch-on function. If the emergency stop signal 121 arrives, the sources are also switched off immediately.

Claims (2)

PŘEDMĚT VYNÁLEZUSUBJECT OF THE INVENTION 1. Zapojení pro ovládání pulsně regulovaných zdrojů s logicky ovládanými výstupy, které tvoří bloky,a to oscilátor mající alespoň prvý hradlovací vstup a prvý výstup, dále vstupní obvod mající alespoň tři vstupy a prvý výstup, obousměrný čítač mající alespoň tři vstupy a tři výstupy, dále pak kontrolní obvod mající alespoň pět vstupů a dva výstupy a konečně dva logicky ovládané zdroje mající alespoň prvý vstup a prvý výstup, vyznačující se tím, že prvý výstup (21) oscilátoru (20) je zapojen na prvý vstup (31) obousměrného čítače (30), zatímco prvý hradlovaný výstup (32) čítače (30) je přiveden na prvý logický vstup (41) prvého ovládaného zdroje (40) a současně na čtvrtý vstup (66) kontrolního obvodu (60), přičemž prvý výstup (42) prvého zdroje (40) je přiveden na prvý vstup (61) kontrolního obvodu (60), zatímco druhý hradlovaný výstup (33) čítače (30) je přiveden na prvý vstup (51) druhého ovládaného zdroje (50) a současně na pátý vstup (67) kontrolního obvodu (60), přičemž prvý výstup (52) druhého zdroje (50) je zapojen na druhý vstup (62) kontrolního obvodu (60), zatímco třetí výstup (34) obousměrného čítače (30) je zapojen na třetí vstup (63) kontrolního obvodu (60), přičemž prvý výstup (64) kontrolního obvodu (60) je zapojen na prvý blokovací vstup (22) oscilátoru (20), zatímco druhý výstup (65) kontrolního obvodu (60) je zapojen současně na třetí vstup (35) obousměrného čítače (30) a na třetí vstup (13) ovládacího obvodu (10), přičemž prvý vstup (II) ovládacího obvodu (10) je určen pro povelový signál (111), zatímco druhý vstup (12) ovládacího obvodu (10) je určen pro signál (121) nouzového vypnutí, přičemž prvý výstup (14) ovládacího obvodu (10) je zapojen na druhý vstup (36) čítače (30).A circuit for controlling pulse-regulated power supplies with logically controlled outputs forming blocks, namely an oscillator having at least a first gating input and a first output, an input circuit having at least three inputs and a first output, a bi-directional counter having at least three inputs and three outputs; a control circuit having at least five inputs and two outputs, and finally two logically controlled sources having at least a first input and a first output, characterized in that the first output (21) of the oscillator (20) is connected to the first input (31) of the bi-directional counter ( 30), while the first gated output (32) of the counter (30) is applied to the first logic input (41) of the first controlled source (40) and simultaneously to the fourth input (66) of the control circuit (60), the first output (42) of the first the source (40) is connected to the first input (61) of the control circuit (60), while the second gated output (33) of the counter (30) is connected to the first input (5) 1) a second controlled source (50) and simultaneously to a fifth input (67) of the control circuit (60), the first output (52) of the second source (50) being connected to the second input (62) of the control circuit (60) while the third output (34) the bi-directional counter (30) is connected to the third input (63) of the control circuit (60), the first output (64) of the control circuit (60) being connected to the first blocking input (22) of the oscillator (20) (65) of the control circuit (60) is connected simultaneously to the third input (35) of the bi-directional counter (30) and to the third input (13) of the control circuit (10), the first input (II) of the control circuit (10) the signal (111), while the second input (12) of the control circuit (10) is for the emergency stop signal (121), the first output (14) of the control circuit (10) being connected to the second input (36) of the counter (30). 2. Zapojení pro ovládání pulsně regulovaných zdrojů podle bodu 1, rozšířené o dvě paměti se třemi vstupy, z nichž prvé dva jsou derivační a alespoň jedním výstupem, vyznačující se tím, že výstup (14) ovládacího obvodu (10) je současně zapojen na třetí vstup (323) druhé paměti (320), zatímco prvý výstup (32) čítače (30) je připojen na prvý vstup (31') prvé paměti (310) a současně na druhý vstup (322) druhé paměti (320), přičemž druhý výstup (33) čítače (30) je připojen na druhý vstup (312) prvé paměti (310) a současně na prvý vstup (321) druhé paměti (320), zatímco prvý výstup (314) prvé paměti (310) je zapojen na prvý vstup (41) ovládaného zdroje (40), přičemž prvý výstup (324) druhé paměti (320) je připojen na prvý vstup (5>) ovládaného zdroje (50).2. A circuit for controlling the pulse-regulated power supplies according to item 1, extended by two memories with three inputs, the first two being derivative and at least one output, characterized in that the output (14) of the control circuit (10) is simultaneously connected to a third the input (323) of the second memory (320), while the first output (32) of the counter (30) is connected to the first input (31 ') of the first memory (310) and simultaneously to the second input (322) of the second memory (320) the output (33) of the counter (30) is connected to the second input (312) of the first memory (310) and simultaneously to the first input (321) of the second memory (320), while the first output (314) of the first memory (310) is connected to the first an input (41) of the controlled source (40), the first output (324) of the second memory (320) being connected to the first input (5>) of the controlled source (50).
CS288480A 1980-04-24 1980-04-24 Connection for the control of the pulse controlled sources CS210187B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS288480A CS210187B1 (en) 1980-04-24 1980-04-24 Connection for the control of the pulse controlled sources

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS288480A CS210187B1 (en) 1980-04-24 1980-04-24 Connection for the control of the pulse controlled sources

Publications (1)

Publication Number Publication Date
CS210187B1 true CS210187B1 (en) 1982-01-29

Family

ID=5367256

Family Applications (1)

Application Number Title Priority Date Filing Date
CS288480A CS210187B1 (en) 1980-04-24 1980-04-24 Connection for the control of the pulse controlled sources

Country Status (1)

Country Link
CS (1) CS210187B1 (en)

Similar Documents

Publication Publication Date Title
US6339806B1 (en) Primary bus to secondary bus multiplexing for I2C and other serial buses
US5430600A (en) Latching relay control circuit
CS210187B1 (en) Connection for the control of the pulse controlled sources
ES8800804A1 (en) Data source system including a counter/comparator circuit and microprocessor having multiple outputs which are to be simultaneously activated.
US6597154B2 (en) Electrical energy distribution system and contactor for such a system
WO2002078008A3 (en) Independent asynchronous boot block for synchronous non-volatile memory devices
JPS57185501A (en) Power supply circuit for electronic controller for car
SE9502180D0 (en) Interference-free connection to a tedsmultiplex bus
EP0237680A2 (en) Event distribution and combination system
US3965432A (en) High reliability pulse source
EP0228156A3 (en) Test system for vlsi circuits
JPS57162050A (en) Exclusive control system
CA1087695A (en) Multi-mode control logic circuit for solid state relays
JPS6125224A (en) Power supply controller
JP3045748B2 (en) Power supply switching method
Yasasri Watch Dog Timer for Programmable Logic Controllers
SU392500A1 (en) Bib ^ bk
JPH036037Y2 (en)
JPH0368402B2 (en)
JPH0435941Y2 (en)
JP2503299Y2 (en) Power board start control circuit
CS268231B1 (en) Connection for compensation of electric current switches turn-off time
JPS5932807B2 (en) Clock switching method
JP2604548Y2 (en) Anti-collision circuit for power supply transmission line
JPS594722B2 (en) Power outage processing device in distributed D/D/C equipment