CS209315B1 - Detektor změny periody sledu impulzů - Google Patents
Detektor změny periody sledu impulzů Download PDFInfo
- Publication number
- CS209315B1 CS209315B1 CS371578A CS371578A CS209315B1 CS 209315 B1 CS209315 B1 CS 209315B1 CS 371578 A CS371578 A CS 371578A CS 371578 A CS371578 A CS 371578A CS 209315 B1 CS209315 B1 CS 209315B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- flip
- base
- output
- detector
- flop
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Detektor změny periody sledu impulzů. Účelem detektoru je vyhodnocování signalizace změnou periody signálu nebo kmitočtovým. posuvem. Detektor má na vstup připojenou bázi tranzistoru 4, jehož přechod emitor-kolektor je připojen paralelně ke kondensátoru 10„tvoříčímu spolu s odporem 7 časový člen, určující dobu periody spínání dvoubázové diody 5. Ke vstupu je současně připojen, hodinový vstup klopného obvodu 1, jehož výstup je připojen na hodinový vstup klopného obvodu 2. Výstup tohoto obvodu je výstupem detektoru..Nulovací vstupy obou klopných obvodů jsou připojeny přes invertor 3 na první bázi dvoubázové diody 5. Logický stav výstupu detektoru se mění podle toho je-li perioda vstupního signálu delší nebo kratší než je perioda spínání dvoubázové diody. Kromě uvedených znaků předmětu vynálezu existuje i varianta s nahrazením dvoubázové diody tranzistory. Detektor je možno použít k vyhodnocování vysílání informací nebo povelů.
Description
(54) Detektor změny periody sledu impulzů
Detektor změny periody sledu impulzů. Účelem detektoru je vyhodnocování signalizace změnou periody signálu nebo kmitočtovým. posuvem. Detektor má na vstup připojenou bázi tranzistoru 4, jehož přechod emitor-kolektor je připojen paralelně ke kondensátoru 10„tvoříčímu spolu s odporem 7 časový člen, určující dobu periody spínání dvoubázové diody 5. Ke vstupu je současně připojen, hodinový vstup klopného obvodu 1, jehož výstup je připojen na hodinový vstup klopného obvodu 2. Výstup tohoto obvodu je výstupem detektoru..Nulovací vstupy obou klopných obvodů jsou připojeny přes invertor 3 na první bázi dvoubázové diody 5. Logický stav výstupu detektoru se mění podle toho je-li perioda vstupního signálu delší nebo kratší než je perioda spínání dvoubázové diody. Kromě uvedených znaků předmětu vynálezu existuje i varianta s nahrazením dvoubázové diody tranzistory. Detektor je možno použít k vyhodnocování vysílání informací nebo povelů.
209 315
Int. Cl H 03 K 9/06
Vynález řeší zapojení detektoru změny periody sledu impulzů s výstupem, ve dvoustavové logice TTL, rozlišující zda je doba periody vstupního sledu impulzů delší nebo kratší než určená doba.
Většina dosud používaných zapojení používá k rozlišení kmitočtového posuvu změnu amplitudy signálu pomocí selektivních obvodů. Tento způsob není dostatečně přesný a stabilní pro kmitočtové posuvy řádově jednotek Hz.
Uvedený nedostatek je odstraněni zapojením, detektoru změny periody sledu impulzů e výstupem ve dvoustavové logice ITL podle vynálezu, jehož podstatou je, že ke vstupu je přes omezovači odpor připojena báze apínacího tranzistoru, připojeného svým přechodem kolektoremitor paralelně ke kondensátoru,, který je připojen mezi eaitor dvoubázové diody a nulovou sběrnici. Ke vstupu je rovnšž připojen, hodinový vstup prvního klopného obvodu, jehož výstup je připojen na hodinový vstup druhého klopného obvodu, jehož negovaný výstup je připojen na paralelně spojené vstupy prvního klopného obvodu a jehož výstup je výstupem detektoru. Přitom je na paralelně spojené nulovací vstupy prvního i druhého klopného obvodu připojen výstup invertoru, jehož vstup je připojen na první bázi dvoubázové diody* připojená současně přes bázový odpor na nulovou sběrnici. Druhá báze této dvoubázové diody je přitom spojena přes kompenzační odpor s kladnou svorkou, paralelně spojené vstupy druhého klopného obvodu jsou připojeny přes první pomocný odpor na svorku logické úrovně 1. nastavovací vstupy prvního i druhého klopného obvodu jsou rovněž připojeny na svorku úrovně logická 1K přes druhý penocný odpor* respektive třetí pomocný cdpor a emitor dvoubázové diody je připejen na kladnou svorku přes nabíjecí odpor. Dvoubizovou diodu lze nahradit zapojením. dvou komplementárních tranzistorů tak, že přechody báze-kolektor tranzistoru NPK a báze-emitor tranzistoru FKP jsou spojeny paralelně.
Tímto způsobem lze detekovat signalizaci kmitočtovým posuvem.
Provedení podle vynálezu je na přiloženém výkresu obr. 1 a časový diagram funkce je zřejmý z. přiloženého výkresu obr.2.
Na vstup detektoru je připojen hodinový vstup CL prvního klopného obvodu 1 - typu J-K - Spolu s omezovači» odporem. ů, přes který je na vetup připojena báze spínacího tranzistoru £. Přechod kolektor-emitor tohoto spínacího transistoru je připojen, paralelně ke kondenzátoru 10. Tento kondenzátor je připojen přes nafeí jeoí odpor na kladnou svorku ♦. Paralelně ke kondensátoru 10 je připojen přechod omitor-bázo BL dvoubázové diody 2 v M“ rii s bázovým odporem 2· Druhá báze B2 této diody 2 je připojena na kladnou svorku + přes kompenzační odpor 8,· Výstup £ prvního klopného obvodu je připojen na hodinový vstup CL druhého klopného obvodu 2. Negovaný výstup 5. druhého klopného obvodu 2. je připojen na paralelně spojená vstupy <£,£. prtního klopného obvodu 1. Výstup £ druhého klopného obvodu slouží jako výstup celého detektoru. Paralelné spojené vstupy J,K, druhého klopného obvodu 2 jsou připojeny na svorku úrovně logické H* přes první pomocný odpor,11. Nastavovací vstup 2. prvního klopného obvodu 1 je připojen na svorku úrovně logické *1 přes druhý pomocný odpor 12, Rovněž, nastavovací vstup 2 druhého klopného obvodu 2 je připojen na svorku úrovně logická 1* přes třetí pomocný odpor 13. Nulovací vstupy obou klopných obvodů
1. i 2. jsou spojeny paralelně a připojeny na výstup invertoru 3, jehož vstup je připojen na bázi KL dvoubázové diody Má nulovou sběrnici je připojena svorka záporná - a svorka úrovně logická. O**»
Činnost detektoru je následující.. Na vstup je přiváděn sled impulzů ul. Závěrná hrana impulzu způsobí překlopení výstupu £ prvního klopného obvodu 1 do· stavu logické 1. Stav tohoto výstupu znázorňuje průběh u2. Vstupní iapulzy se současně přivádí přes omezovači odpor ú do báze spínacího tranzistoru £, který sepne a vybije kondensátor 10 přes svůj přechod kolektor-emitor. Po vybití, se kondensátor 10 počíná, znovu nabíjet z kladné svorky přeš nabíjecí oůpor J.* Stav napětí na kondenzátoru 10 znázorňuje průběh uů. Podle doby periody vstupního sledu iapálzů nastávají dvě varianty činnosti obvodu.
Je-li doba periody 11 kratší než je doba Tff potřebná k nabití kondenzátoru 10 na hodnotu potřebnou k sepnutí dvoubázové diody je spínacím tranzistorem £ koiidenzátor 10 spakovaná vybíjen.» dvoubázsvá dioda nespíná, vstup A invertoru £ zůstává ve stavu logické 0 s jeho výstup Y. ve stavu logické 1. Tento stav se přenáší na nulovací vstupy J obou klopných obvodů £,2., V důsledku toho je funkce těchto klopných obvodů závislá na logických stavech vstupů <T,K a na logické® stavu hodinového vstupu OL. Závěrná hrana následujícího vstupního impulzu způsobí, opětné přrklopení výstupu prvního.klopného obvodu idc stavu logické a současně i překlopení výstupu druhého klopného obvodu '2. do stavu logické *‘1* znázorněné průběhe® u3 . Protože se do vstupů prvního klopného obvodu L přivádí z výstupu J druhého klopného obvodu 2. stav logické O1 znázorněný průběhem u7, je další činnost obou klopných obvodů blokována. Výstup detektoru zůstává ve stavu logické l. Tento stav indikuje, že doba periody vstupního sledu impulzů je kratší než doba potřebná k nabití kondenzátoru 10 na úroveň napětí, která způsobí sepnutí dvoubázové diody 5? Pokud mají všechny následující iapulzy sledu rovněž kratéí dobu pei’í©dy nezačni se stav výstupu detektoru.
Příjde-li na vstup detektoru sled impulzů s periodou T2 delší než je zmíněná nabíjecí' doba,, sepne dvoubázové dioda 5. a na bázovém odporu £ vznikne kladný napětový impulz znázorněný ne průběhu u5. Tento impulz je invertován, pomocí invertoru 3 a přivádí se na nulovací vstupy R prvního a druhého klopného'obvodu £,2. jako stav logická 9 znázorněný průběhem ué. Tím se změní logický stav výstupu druhého klopného obvodu 2. na stav logická O*. Ka výstupu detektoru je tak signalizováno prodloužení periody vstupního sledu impulzů na dobu delší než je doba určená nabitím kondenzátoru 10 na hodnotu potřebnou pro sepnutí dvoubázové diody 5. Po příchodu závěrné hrany následujícího vstupního. impulsu sa změní logický stav výstupu £ prvního klopného obvodu 1. na stav logická “1 a je znovu měněn do stavu lobická při následujícím, sepnutí dvoubázové diody 2· Výstup 3. druhého klopného obvodu £ zůstává ve stavu logická 0, protože druhý klopný obvod 2 je nulován při sepnutích dvoubázové diody 5. Tímto způsobem je převedena změna doby periody vstupního sledu impulzů na změnu logického stavu výstupu £ druhého klopného obvodu 2, který je současně výstupem detektoru. Kompenzační odpor £ stabilizuje nastavenou spínací dobu dvoubázové diody v širokých teplotních mezích.
Popsaný detektor lze použít jako vahodnocovací jednotku pro signalizaci změnou periody signálu nebo na příklad jako deaodulátor pro příjem vysílání značek kmitočtovým, posuvem. Výhodou přitom je možnost použití posuvu řádu několika Hz, vzhledem k vysoké citlivosti a stábilitě detektoru· '
Claims (2)
- PŘEDMĚTVYNÁLEZU1· Detektor změny periody sledu impulzů, s výstupem ve dvoustavové logica TTLřrozlišující,, zda je doba periody vstupního sledu impulzů delší nebo kratší než určeni doba, vyznačený tím., že ke vstupu je přes omezovači odpor (&) připojena báze spínacího tranzistoru (4) připojeného svým přechodem, kolektor-emitor paralelné ke kondensátoru (10), který je připojen mezi emitor (» dvoubázové diody (5) a nulovou sběrnici, a připojen hodinový vstup (Cl) prvního klopného obvodu (1), jehož výstup (4) já připojen na hodinový vstup (SL) druhého klopného obvodu (2), jehož negovaný výstup OJ) je připojen na paralelně spojené vstupy (J,K) prvního klopného obvodu (1). a jehož výstup (Q) je výstupem, detektoru, přičemž na paralelně spojené nulovací vstupy CR) prvního a druhého klopného obvodu (.1,2) je připojeni výstup invertoru (3), ^ehož vstup je připojen na první bázi (Bl) dvoubázové diody (5), připojené současně přes bázový odpor C9> na nulovou sběrnici, druhá báze (B2) dvoubázové diody (5); je přitom, připojena přes kompenzační odpor (8) na kladnou svorku (+), paralelně spojené vstupy (J,K) druhého klopného obvodu (2) jsou připojeny přes první pomocný odpor (11) na svorku (H) úrovně logické 1, naetavovací vstupy (Š) prvního a druhého klopného obvodů (1,2) jsou rovněž připojeny na svorku (H) úrovně logické 1 přes druhý pomocný odpor (12) respektive třetí pomocný odpor (13) a emitor dvoubázové diody (5) je připojen na kladnou svorku (+) přes nabíjecí odpor (7)·
- 2· Detektor podle bodu 1 vyznačený tím, že dvoubázové dioda (5) je vytvořena zapojením dvou komplementárních tranzistorů, přičemž přechody béze-kolektor tranzistoru NPN: a béze-emitor tranzistoru PNP jsou zapojeny paralelně·
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS371578A CS209315B1 (cs) | 1978-06-07 | 1978-06-07 | Detektor změny periody sledu impulzů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS371578A CS209315B1 (cs) | 1978-06-07 | 1978-06-07 | Detektor změny periody sledu impulzů |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS209315B1 true CS209315B1 (cs) | 1981-11-30 |
Family
ID=5378015
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS371578A CS209315B1 (cs) | 1978-06-07 | 1978-06-07 | Detektor změny periody sledu impulzů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS209315B1 (cs) |
-
1978
- 1978-06-07 CS CS371578A patent/CS209315B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4121120A (en) | Clock driven voltage comparator employing master-slave configuration | |
| KR890017875A (ko) | 마스터-슬레이브 플립플롭회로 | |
| US3488515A (en) | Circuit arrangement for selective and durable signal coupling | |
| US3617776A (en) | Master slave flip-flop | |
| CS209315B1 (cs) | Detektor změny periody sledu impulzů | |
| GB1487721A (en) | Threshold circuit with hysteresis | |
| US4491745A (en) | TTL flip-flop with clamping diode for eliminating race conditions | |
| EP0316884A2 (en) | Schmitt trigger circuit | |
| KR910005576A (ko) | 차동 출력을 지니는 ttl-ecl/cml 트랜슬레이터 회로 | |
| EP0092145A2 (en) | Transistor circuit | |
| US4355246A (en) | Transistor-transistor logic circuit | |
| EP0098155B1 (en) | Schmitt trigger circuit | |
| KR20010101841A (ko) | 비교기 회로 | |
| WO1985001165A1 (en) | High speed bipolar logic circuit | |
| EP0076099A2 (en) | A TTL circuit | |
| US3515904A (en) | Electronic circuits utilizing emitter-coupled transistors | |
| US3854105A (en) | Astable multivibrator and amplifier circuit with frequency control | |
| JPH0155778B2 (cs) | ||
| US4978871A (en) | Level shift circuit for converting a signal referenced to a positive voltage to a signal referenced to a lower voltage | |
| US4303838A (en) | Master-slave flip-flop circuits | |
| SU1649658A1 (ru) | "Элемент выбора "большинства из трех" | |
| SU1091317A2 (ru) | Триггер | |
| KR930010940B1 (ko) | 입력인지 회로 | |
| SU1667225A1 (ru) | Триггер Шмитта | |
| SU1164874A1 (ru) | Транзисторный ключ |