CS208367B1 - Method of demodulation of the,by series recorded signals with the divided phase on the moving magnetic memory code and connection for executing the same - Google Patents
Method of demodulation of the,by series recorded signals with the divided phase on the moving magnetic memory code and connection for executing the same Download PDFInfo
- Publication number
- CS208367B1 CS208367B1 CS216576A CS216576A CS208367B1 CS 208367 B1 CS208367 B1 CS 208367B1 CS 216576 A CS216576 A CS 216576A CS 216576 A CS216576 A CS 216576A CS 208367 B1 CS208367 B1 CS 208367B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- phase
- signal
- voltage
- reproduced signal
- demodulation
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 22
- 230000015654 memory Effects 0.000 title description 11
- 238000012545 processing Methods 0.000 claims abstract description 3
- 230000008859 change Effects 0.000 abstract description 12
- 238000005070 sampling Methods 0.000 abstract 2
- 230000008878 coupling Effects 0.000 abstract 1
- 238000010168 coupling process Methods 0.000 abstract 1
- 238000005859 coupling reaction Methods 0.000 abstract 1
- 230000007704 transition Effects 0.000 description 7
- 230000006870 function Effects 0.000 description 5
- 230000010363 phase shift Effects 0.000 description 5
- 238000012937 correction Methods 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000002051 biphasic effect Effects 0.000 description 2
- 238000009499 grossing Methods 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000013481 data capture Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000035876 healing Effects 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 230000005415 magnetization Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1407—Digital recording or reproducing using self-clocking codes characterised by the use of two levels code representation depending on a single bit, i.e. where a one is always represented by a first code symbol while a zero is always represented by a second code symbol
- G11B20/1419—Digital recording or reproducing using self-clocking codes characterised by the use of two levels code representation depending on a single bit, i.e. where a one is always represented by a first code symbol while a zero is always represented by a second code symbol to or from biphase level coding, i.e. to or from codes where a one is coded as a transition from a high to a low level during the middle of a bit cell and a zero is encoded as a transition from a low to a high level during the middle of a bit cell or vice versa, e.g. split phase code, Manchester code conversion to or from biphase space or mark coding, i.e. to or from codes where there is a transition at the beginning of every bit cell and a one has no second transition and a zero has a second transition one half of a bit period later or vice versa, e.g. double frequency code, FM code
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
(54) Způsob demodulace sériově zaznamenaných signálů s dělenou fází na pohyblivém magnetickém paměťovém médiu a zapojení pro provádění způsobu * Vynález se týká způsobu demodulace sériově zaznamenaných signálů s dělenou fází na pohyblivém magnetickém paměťovém mediu a zapojení ' pro provádění tohoto způsobu bez nutnosti fázové,ho ovlivňování reprodukovaného signálu pro získání obsahu informace a bitového taktu, zejména pro vyhodnocování zapamatovaných naměřených hodnot, popřípadě ke zjišťování číslicové informace při elektronickém zpracování dat.
Má-li se zaznamenat číslicová informace na pohybujícím se magnetickém paměťovém médiu, například na magnetofonovém pásku, pak musí být připravena pro popisovaný demodulační způsob jako signál s dělenou fází, jako například dvoufázový signál Split-Phase-Mark nebo směrový taktovací záznam Split-Phase-Change. Reprodukovaná informace je pak k disposici jako NRZ-signál non-return-to-zero.
Dosud obvyklé způsoby pro dosažení tohoto cíle jsou korekční způsoby a zpožďovací způsoby. Tak se bitový takt získá tím, že se reprodukovaný signál derivuje a potom se přivede spínači prahové hodnoty, viz. USA patent 3 159 793. Tím se získá zpět zaznamenaný binární signál. Derivované impulsy, získané na přechodech tohoto signálu, mění polohu bistabilního multivibrátoru jen na hranicích bitů, čímž se získá zpátky informace.
Komplikované způsoby demodulování používají .
pro vytvoření bitového taktu regulační obvod fáze, viz phase-looked-loop. · Z literatury je znám způsob, u kterého se reprodukovaný signál derivuje, přičemž na průchodech nulou tohoto signálu sé odvozují derivované impulsy, které synchronizují regulační obvod fáze. Tím se získá bitový takt, který je časově posunut tak, že stav L bitového taktu souhlasí se změnou toku bitů, zatím co stav C bitového taktu souhlasí se změnou pomocného toku, který nelze vyhodnotit. Tím se získá, podle maxima nebo minima změny pomocného toku, v čase stavu L bitového taktu, binární signál L nebo binární signál O.
Jiné způsoby demodulování pracují . podle zpožďovacího principu. Reprodukovaný signál se omezí a potom se dvakrát zpozdí.
Těmito logickými obvody se získají ' ze signálů taktovací impulsy, viz. USA patent 3 299 414 a USA patent 3 323 115.
Tyto . obvody mají ten nedostatek, že se korekční nebo zpožďovací zapojení musí přizpůsobit přesně na systém magnetofonová hlava—pásek a taktu bitu reprodukovaných signálů a že se dále při % vysoké paměťové hustotě vyskytují silná posunutí v maximu reprodukovaného napětí a v důsledku toho i v průchodech nulou korigovaného napětí vzhledem k původní poloze. Kromě toho je třeba vynaložit vysoké náklady/na lineární opatření pro filtraci, což je nevýhodné vzhledem k vylaďovacím pracím, které jsou s tím spojeny.
Účelem vynálezu je získati pokud možno bezprostředně z reprodukovaného signálu obsah informace a bitový takt, aby se tak odstranily nedostatky obvodové techniky, vyskytující se u jiných řešení, a zabránilo se zhoršení spolehlivosti proti rušení, jako například poměr signálu k šumu, a umožnit přepínání na jinou četnost bitů změnou několika málo nekritických ' konstrůkčních prvků.
Úkolem vynálezu je navrhnout způsob a zapojení pro demodulaci signálů s rozdělenou fází - zaznamenaných na magnetofonovém pásku bez nutnosti ovlivňování fáze reprodukovaného signálu.
Podle vynálezu se tento úkol řeší -tím, že pro demodulaci pomocí bitového taktu se vytvoří znaménko reprodukovaného signálu a logickým spojením vždy dvou za sebou následujících hodnot ; znamének se získá zpět obsah informace zaznamenaného' binárního signálu, přičemž bitový takt, potřebný pro tvoření znaménka, se dodává napěťově řízeným oscilátorem, jehož řídící napětí se vytvoří snímáním pilovitého signálu v časových okamžicích průchodu nulou reprodukovaného signálu.
Zařízení pro provádění tohoto zpásobu je pak vyznačeno tím, že výstup omezovacího obvodu je spojen jednak s informačním vstupem obvodu pro porovnání znamének a jednak přes detektor průJhodu nulou s prodlužovacím členem - impulsů, jlterý je - spojen s prvním vstupem, jehož druhý •>tup je spojen s prvním výstupem napěťově řzeného oscilátoru, jehož vstup je spojen přes filtr s výstupem analogového nebo číslicového dotazovacího obvodu, přičemž druhý výstup napěťově řízeného oscilátoru je přes analogový nebo číslicový zpožďovací člen fáze spojen s taktovacím vstupem obvodu pro porovnávání znamének.
Pro získání bitového taktu se při každém průchodu nulou reprodukovaného napětí zaznamenaného dvoufázového signálu vytvoří impuls definované délky, který je v dalším textu nazýván nulový impuls. Pomocí tohoto nulového impulsu se zjistí okamžitá hodnota pilovitého napětí, která se vytvoří při - použití analogového provedení přímo napěťově řízeným oscilátorem nebo při použití číslicového provedení pomocí děličových stupňů, a číslicově-analogového převodníku. Tímto způsobem vznikají krátké napěťové impulsy, jejichž amplituda závisí na poloze průchodů nulou vzhledem k fázi napěťově řízeného oscilátoru. Po vyhlazení několika period dostane se chybové napětí, jehož velikost je úměrná fázové chybě mezi napěťově řízeným oscilátorem a reprodukovaným signálem. Pokud tato fázová chyba zůstane v určených mezích, které budou ještě dále určeny, mění se chybové napětí s fázovou chybou lineárně a ve stejném smyslu při zaznamenaném logickém L, jako při zaznamenané logické nule. K tomu tedy dojde, že u zaznamenaného logického L se normálně vyskytnou dva napěťové impulsy, jejichž střední hodnotíce jnění ve -stejném smyslu jako hodnota jednotáVěho . napěťoveho impulsu pří zaznamenané logické nule Q. ' ,
Při vysokých ·» paměťových hustotách dochází k silným Vzájemným ovlivňováním reprodukovaných ir&puisů,»m dukovaným změnou magnetizace, takže se vzájemná vzdálenost obou nulových impulsů uvnitř jednoho L-bitu zmenší. I pro ten nejnepříznivější případ, že _ se L-bit nachází mezi dvěma O-bity a že - krorňě toho nejsou žádné průchodý njloú reprodukovaného napětí mezi těmito L-f>itý a - jím se nevytvářejí nulové impulsy, vyskytuje '^se^je’0 nepatrné zmenšení chybového napětí, které še při ýjiodném dimenzování fázového regulačmhq obyodú vyrovná.
Chybovánapětryyp/ořéné podle tohoto způsobuj. se podle zn^m^^^hoj.principu. fázového regulačníhoj obvodu popžijg {jro!átře<Únictvím filtru '' k řízen, napěťově nz|ného ssc|láťjjru, přičemž tento fózový \ reguteční obvije ^če^ěí/ytvořen jato ' re^la^m0 obvod 2. řá<dd|. j -'· | V
Dimenzování- tohoto fázového régulačπňhσ.ř obvodu se musí přizpůsobit vlastnostem piiagnetofonu, ale toto přizpůsobeni- není kritické. ,
Zvláštní přednost ' vynálezu spočívá v tom, - že poměr signálu k šumu, vyskytující se v reprodukovaném signálu, se příznivě využije a že- amplitudové kolísání reprodukovaného signálu může mít vliv na četnost chyb jen prostřednictvím poměru signálu k šumu, neboť jen polarita reprodukovaného signálu a nikoliv jeho absolutní velikost se musí mít na zřeteli při demodulaci, a že dále vliv dělené funkce při vysoké paměťové hustotě je menší, neboť při tomto způsobu může jen nesymetrie ' dělené funkce způsobit posunutí nulových průchodů reprodukovaného signálu, zatím co při obvyklých způsbech, které pracují s korekcí nebo s detekcí prahové hodnoty, nastává již při symetrické dělené funkci povážlivé posunutí maxima při vysokých paměťových hustotách, které se nepříznivě projeví na četnost chyb.
Vynález bude v dalším - textu blíže vysvětlen napříkladu použití, znázorněném na připojených výkresech.
Na obr. 1 je znázorněn NRZ-signál, dvoufázový signál a směrový taktový záznam.
Na obr. 2 je vysvětleno získávání informace na příkladu zaznamenaného dvoufázového signálu.
Na obr. 3a je znázorněno pilovité napětí s polohou dotazovacích časových okamžiků, jestliže není mezi reprodukovaným signálem zaznamenaného dvoufázového signálu a získaným bitovým taktem fázové posunutí.
Na obr. 3b je znázorněno pilovité napětí s polohou dotazovacích časových okamžiků, jestliže je mezi reprodukovaným signálem zaznamenaného dvoufázového signálu a získaným bitovým taktem kladné fázové posunutí.
Na obr. 4 je znázorněna řídící charakteristika napěťově řízeného oscilátoru při - výskytu sledu 0 nebo L zaznamenaného dvoufázového signálu.
Na obr. 5a je znázorněn příklad použití zapojení pro způsob demodulace v číslicovém provedení pro zaznamenaný dvoufázový signál.
Na obr. 5b je znázorněno schéma impůlsů zapojení podle obr. 5 a.
Na obr. 5c je znázorněn příklad provedení pro čísliéové dotazovací zapojení, resp. dotazovací obvod.
Na obr. 6 je znázorněno blokové schéma zapojení pro provádění způsobu podle vynálezu.
Dvoufázový signál má na každé bitové hranici přechod OL, popřípadě přechod LO, a ve středu bitu, který značí logický stav L, má další přechod. Směrovací taktovací záznam má ve středu bitu, který značí logický stav 0, přechod OL a ve středu bitu, který značí logický stav L, má přechod LO. Tím se dostanou při několika stejných, navzájem za sebou následuj úcích stavech přídavné přechody na bitových hranicích. NRZ-signál ' ' je vyznačen oběma logickými stavy 0 a L, které se charakterizují dvěma napěťovými úrovněmi. Tyto signály jsou znázorněny v obr. 1. Z reprodukovaného signálu má se pomocí tohoto způsobu získat obsah informace a bitový takt.
JfáK je< z obr. 2 zřejmé, jsou v něm znázorněny májgíťettzace ' d na magnetofonovém pásku pro zážnanicnahý dvoufázový signál b, bitový takt '· ' ' ' ' ' a ' přibližný průběh reprodukovaného signálu f a symetrická skoková odpověď systému pásek — záznamová · . resp. snímací hlavice, což však není nutným předpokladem u vynálezu, v dalším nazývaná krátce dělená funkce, přičemž všechny tyto hodnoty jsou znázorněny s nepatrným zkreslením. V případě, že snímací okamžiky g reprodukovaného signálu jsou správně v taktu k bitovému taktu, pak dojde v reprodukovaném signálu při zaznamenané logické 0 ke změně polarity mezi dvěma navzájem za sebou následujícími · časovými okamžiky a při zaznamenaném logickém L ke změně polarity nedojde. Postačí tedy, jestliže se podaří získat bitový takt, reprodukovaný signál přivést omezovacímu obvodu a nato provést porovnání znamének tohoto signálu vždy ve dvou za sebou následujících snímacích okamžicích, aby se získal zpět obsah informace jako NRZ-signál a.
Při použití směrového taktovacího záznamu jsou snímací časové okamžiky reprodukovaného signá · ' ' lu středu bitu. Přitom dojde při změně bitu zaznamenaného signálu ke změně polarity mezi dvěma za sebou následujícími snímacími časovými okamžiky, ' zatím co při stejných za'' sebou následujících bitech ke změně polarity nedojde. Aby se získal obsah informace NRZ-signálu, postačí proto negace každé dotázané znaménkové hodnoty.
Obr. 3a ukazuje pilovité napětí s polohou dotazovacích časových okamžiků, jestliže není mezi reprodukovaným signálem zaznamenaného dvoufázového signálu a získaného bitového taktu žádný fázový posuv. Při zaznamenané logické 0 je amplituda napěťového impulsu nula, při zaznamenaném logickém L vznikají dva napěťové impulsy stejné amplitudy, ale opačného znaménka, jejichž střední hodnota je rovněž nulová.
Obr. 3b ukazuje pilovité napětí s polohou dotazovacích časových okamžiků, jestliže mezi reprodukovaným signálem zaznamenaného dvoufázového signálu a získaným bitovým taktem je kladné fázové posunutí. Pro znázorněný případ dostane se při zaznamenané logické nule kladný napěťový impuls, při zaznamenaném logickém L vznikají dva napěťové impulsy rozdílných amplitud a opačných znamének, jejichž střední hodnota je rovněž kladná. Při záporném fázovém posunutí vzniká záporná napěťová hodnota.
Způsob se může také použít pro takový druh záznamu, jehož logický stav 0 a L byl stanoven obráceně vzhledem ke shora uvedenému druhu záznamu. Pro takto změněný dvoufázový signál je pak potřebná jen jedna změna porovnání znaménka, přičemž odpadá negování pro takto změněný záznam směrového taktu.
Při vyskytnutí se sledu 0 nebo logického L zaznamenaného dvoufázového signálu dostanou se řídící charakteristiky, znázorněné v obr. 4, napěťově řízeného oscilátoru. Z toho je zřejmé, že řídicí napětí je jednoznačnou funkcí fázové chyby, pokud tato zůstává v mezích ±1/4 bitu. Při fázových posunutích, která tuto hodnotu překračují, se může, jestliže demodulce započíná sledem logických L, sychronizovat napěťově řízený oscilátor v chybné fázové poloze. Musí se tudíž dbát o to, aby začátek demodulace napěťově řízeného oscilátoru začal se správnou fází nebo aby datovému bloku byl předřazen dostatečně dlouhý sled signálů 0 pro synchronizaci, resp. provedení synchronizace. To se může realizovat známým způsobem blokovou synchronizací, která je stejně tak jako tak nutná.
Tak je například možné spustit napěťově řízený oscilátor s prvním průchodem nulou definovaného směru.
Při použití směrového taktového záznamu dostanou se podobné řídicí charakteristiky jako při použití dvoufázového signálu. Přitom je řídící charakteristika při vyskytujícím se sledu LO směrového taktovacího zaznamu totožná s řídicí charakteristikou vyskytujícího se sledu 0 dvoufázového signálu a řídicí charakteristika při vyskytujícím se sledu 0 nebo L směrového taktového záznamu je identická s řídicí charakteristikou při vyskytujícím se sledu L dvoufázového signálu.
V obr. 5a, 5b, 5c, 6 jsou znázorněny příklady použití vynálezu.
V obr. 5a je znázorněn příklad zapojení pro provádění způsobu demodulace pro zaznamenaný dvoufázový signál, u kterého se provádí vytváření pilovitého napětí a dotazování číslicově. Reprodukovaný signál f se přivádí vstupu omezovacího obvodu 1, na jehož výstupu je vysílán signál h, ze kterého se pomocí dále zařazeného detektoru 2 průchodů nulou, který se realizuje logickým obvodem, vytvářejí impulsy i průchodu nulou. V následujícím prodlužovacím členu impulsů, který je realizován monostabilním multivibrátorem 9, se získávají nulové impulsy definované impulsové délky K. Tyto impulsy se · přivádějí číslicovému dotazovacímu obvodu 10.
Obr. 5c ukazuje variantu realizace pro číslicový dotazovací obvod. Stav n-stupňového dvojkového čítače se dotazuje během časového trvání nulových impulsů, které jsou všeobecně 2n — tou částí délky bitu a provede se číslicově-analogový převod. Dvojkový čítač je vybuzován s 2n-násobnou frekvencí bitového taktu, který je vysílán napěťově řízeným oscilátorem 5. Každý stav čítače odpovídá určité okamžité hodnotě pilovitého napětí.
Jestliže nedojde do číslicového dotazovacího obvodu 10 žádný nulový impuls, pak se číslicověanalogově převede binární kód, odpovídající číslicovému stavu 2n_1.
Výstupní napětí dotazovacího obvodu je bezprostředně mírou pro fázovou odchylku mezi regenerovaným bitovým taktem a reprodukovaným signálem a po odpovídajícím vyhlazení filtrem 6 se přivede napěťově řízenému oscilátoru 5 jako řídicí napětí.
Bitový takt e se získá z n-tého stupně dvojkového čítače a přivede se obvodu pro porovnávání znamének, který, sestává z 2-bitového posuvného registru 11 se za ním zapojeným ekvivalenčním stupněm 12. Na ' informační vstup 2-bitového posuvného registru se přivede signál h. Tvořením ekvivalence výstupních stavů stupňů posuvného registru se získá zpět NRZ-signál a.
Při použití směrového taktového záznamu sestává obvod pro porovnání znamének z 1-bitového posuvného registru se za ním zařazeným negátorem, přičemž dotazovací časové okamžiky reprodukovaného signálu se nacházejí ve středu bitu.
Na obr. 6 je znázorněno blokové schéma zapojení pro provádění způsobu podle vynálezu. V tomto zapojení se přivádí reprodukovaný signál, který se má demodulovat, na vstup omezovacího obvodu 1, jehož výstup je spojen s detektorem 2 průchodu nulou, který při každém průchodu nulou vstupního signálu vyšle krátký impuls. Výstup za ním zapojeného prodlužovacího členu 3 impulsů je spojen s analogovým nebo číslicovým dotazovacím obvodem 4 tak, že po dobu trvání výstupního impulsu prodlužovacího členu 3 impulsů vzniká napětí. Toto napětí je úměrné okamžitému fázovému posunutí, resp. okamžité, fázové poloze napěťově řízeného oscilátoru 5, který je spojen s analogovým nebo číslicovým dotazovacím obvodem 4, přičemž z uvedeného oscilátoru 5 se získává bitový takt. Výstup analogového a číslicového dotazovacího obvodu 4 je spojen přes filtr 6 s napěťově řízeným oscilátorem 5. Výstup napěťově řízeného oscilátoru 5 je spojen přes analogový a číslicový zpožďovací člen 7 fáze s taktovacím vstupem obvodu 8 pro provnávání znamének, přičemž na informační vstup tohoto obvodu se přivádí omezený reprodukovaný signál. Obvod 8 pro porovnávání znamének vysílá na svém výstupu informační obsah zaznamenaného binárního signálu.
Způsob podle vynálezu se použije všude tam, kde se pro dosažení vysoké paměťové hustoty budou uplatňovat pohyblivá magnetická média, jako například magnetofonové pásky, deskové paměti, diskové paměti apod. Jako oblasti použití, resp. využití vynálezu přichází v úvahu oblast zachycování a zapamatování dat, oblasti samočinných počítačů, a to vstupní a výstupní jednotky, programovací paměti pro řízení všeho druhu, oblast přenosu dat, oblast textových pamětí pro psací automaty a tiskárny, výsledkové paměti pro registrační pokladny apod.
Claims (2)
1. Způsob demodulace sériově zaznamenaných signálů s dělenou fází na pohyblivém magnetickém paměťovém médiu bez fázového ovlivňování reprodukovaného signálu, zejména pro vyhodnocování zapamatovaných naměřených hodnot popřipádě pro zjišťování číslicové informace při elektro- , nickém zpracování dat, vyznačující se tím, že pro , demodulací pomocí bitového taktu se vytvoří ' znaménko reprodukovaného signálu a logickým spojením vždy dvou za sebou následujících hodnot znamének se získá zpět obsah informace zaznamenaného binárního signálu, přičemž bitový takt, potřebný pro tvoření znaménka, se dodává napěťově řízeným oscilátorem, jehož řídící napětí se vytvoří snímáním pilovitého signálu v časových okamžicích průchodu nulou reprodukovaného signálu.
2. Zapojení pro provádění způsobu podle bodu 1, vyznačující se tím, že výstup omezovacího obvodu (1) je spojen jednak s informačním vstupem obvodu (8) pro porovnání znamének a jednak přes detektor' (2) průchodu nulou s prodlužovacím členem (3) impulzů, který je spojen s prvním vstupem analogového nebo číslicového dotazovacího obvodu (4), jehož druhý vstup je spojen s prvním výstupem napěťově řízeného oscilátoru (5), jehož vstup je spojen přes filtr (6) s výstupem' analogového nebo číslicového dotazovacího obvodu (4), přičemž druhý výstup napěťově řízeného oscilátoru ' (5) je přes analogový nebo číslicový zpožďovací člen . (7) fáze spojen s taktovacím vstupem obvodu (8) pro porovnávání znamének.
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DD18533075A DD124408A3 (cs) | 1975-04-09 | 1975-04-09 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS208367B1 true CS208367B1 (en) | 1981-09-15 |
Family
ID=5499862
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS216576A CS208367B1 (en) | 1975-04-09 | 1976-04-02 | Method of demodulation of the,by series recorded signals with the divided phase on the moving magnetic memory code and connection for executing the same |
Country Status (6)
| Country | Link |
|---|---|
| CS (1) | CS208367B1 (cs) |
| DD (1) | DD124408A3 (cs) |
| DE (1) | DE2610687A1 (cs) |
| FR (1) | FR2307400A1 (cs) |
| NL (1) | NL7603667A (cs) |
| SU (1) | SU665319A1 (cs) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| ZA81781B (en) * | 1980-02-13 | 1982-03-31 | Int Computers Ltd | Digital systems |
| HU183139B (en) * | 1980-05-14 | 1984-04-28 | Magyar Optikai Muevek | Electronic decoding circuit arrangement for systems with self-synchronization |
-
1975
- 1975-04-09 DD DD18533075A patent/DD124408A3/xx unknown
-
1976
- 1976-03-13 DE DE19762610687 patent/DE2610687A1/de not_active Withdrawn
- 1976-04-02 CS CS216576A patent/CS208367B1/cs unknown
- 1976-04-07 NL NL7603667A patent/NL7603667A/xx not_active Application Discontinuation
- 1976-04-09 FR FR7610586A patent/FR2307400A1/fr active Granted
- 1976-04-09 SU SU762344806A patent/SU665319A1/ru active
Also Published As
| Publication number | Publication date |
|---|---|
| SU665319A1 (ru) | 1979-05-30 |
| DE2610687A1 (de) | 1977-01-20 |
| FR2307400A1 (fr) | 1976-11-05 |
| DD124408A3 (cs) | 1977-02-23 |
| FR2307400B3 (cs) | 1979-07-13 |
| NL7603667A (nl) | 1976-10-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4346411A (en) | Amplitude sensitive three-level detector for derivative read back channel of magnetic storage device | |
| EP0409861A1 (en) | Asynchronous data channel for information storage subsystem | |
| JPH0223945B2 (cs) | ||
| US3271750A (en) | Binary data detecting system | |
| US4672483A (en) | Information recording and reading apparatus having recording error checking circuit | |
| KR100217146B1 (ko) | 자기매체 데이타 기억시스템에서의 펄스검출을 위한 적합화 방법 및 장치 | |
| CA1177164A (en) | Apparatus for reproducing a pcm information signal from a record disc | |
| US4143407A (en) | Magnetic data storage and retrieval system | |
| US4646167A (en) | Time code decoder | |
| US4764824A (en) | Dual servo system for rotating tape head control | |
| US3887942A (en) | Tape speed compensation system | |
| US4000512A (en) | Width modulated magnetic recording | |
| US4157573A (en) | Digital data encoding and reconstruction circuit | |
| US4837642A (en) | Threshold tracking system | |
| CS208367B1 (en) | Method of demodulation of the,by series recorded signals with the divided phase on the moving magnetic memory code and connection for executing the same | |
| US4517610A (en) | Multichannel signal recovery circuit | |
| US3357003A (en) | Single channel quaternary magnetic recording system | |
| US3482228A (en) | Write circuit for a phase modulation system | |
| JPS6235180B2 (cs) | ||
| US3423744A (en) | Binary magnetic recording system | |
| US3603942A (en) | Predifferentiated recording | |
| US4864553A (en) | Apparatus for controlling rotation of a run length limited code modulated information recording medium | |
| US3713123A (en) | High density data recording and error tolerant data reproducing system | |
| US5365501A (en) | Information recording and reproducing device | |
| US4134139A (en) | Method and arrangement for writing and reading bit sequences |