CS205313B1 - Circuit for equalization - Google Patents
Circuit for equalization Download PDFInfo
- Publication number
- CS205313B1 CS205313B1 CS413977A CS413977A CS205313B1 CS 205313 B1 CS205313 B1 CS 205313B1 CS 413977 A CS413977 A CS 413977A CS 413977 A CS413977 A CS 413977A CS 205313 B1 CS205313 B1 CS 205313B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- output
- input
- counter
- decoder
- circuit
- Prior art date
Links
- 238000001514 detection method Methods 0.000 claims description 9
- 230000000694 effects Effects 0.000 claims description 6
- 230000002285 radioactive effect Effects 0.000 claims description 6
- 235000013405 beer Nutrition 0.000 claims 1
- 239000008186 active pharmaceutical agent Substances 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 230000005855 radiation Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
Landscapes
- Nuclear Medicine (AREA)
- Measurement Of Radiation (AREA)
Description
Vyneá.ez se týká obvodu pro korekci, například detekční účinnooti detektoru radioaktivnd&o záření, tj· ionizační komory apod, na jednotkovou aktivitu určitého radionuklidu·
Pro korekci detekční učinio^i, tj· pro odstraňovali závislosti detekcí účinnosti na energii izotopu, tak aby se získal · přmý údaj o aktivitě vzorku, existuje dnes řada přístrojů, založených například na principu změny frekvence řídicího oscilátoru· Tento princip klade značné nároky na stabilitu frekvence takovéhoto oscilátoru, kterážto stabilizace je do značné míry·ztížena teplotní nestabilitou jeho souuáásí·
Dále je znám princip násobeni · běžně používaný v elektronických počítačkách· Je · to způsob složitý, jehož vyuužtí je pro celou řadu aplikací ekonomicky nevhodné a technicky obtížně řeSitelné·
Výše uvedené nevýhody odstraňuje podle předmětu vynálezu vyrobený obvod pro korekci, například detekční účinnooti detektoru radioaktivního záření, tj· ·ionizační komoory apoU, na jednotkovou aktivitu určitého radionuklidu· Tento obvod pro korekci sestává z n-poctu dekodérů a z n-počtu dělicích, dekadických, sériově zapojených čítačů, přičemž výstup prvního čítače, opatřený vstupem je připojen na' vstup prvého dekodéru* jehož · prvý·výstup je spojen s prvním vstupem součtového obvodu a jehož druhý výstup je připojen na vstup druhého čítače, jehož výstup je připojen na vstup druhého dekodéru, jehož prvý výstup) je spojen s druhým vstupem součtového obvodu a jehož druhý výstup je připojen, na vstup
205 313 třetho čítače, jehož výstup je připojen ' na vstup třetho dekodéru, jehož prvý výstup je spojen se třetí vstupem součtového obvodu a jehož druhý výstup je připojen na vstup . n-tého čítače, jehož výstup je připojen na vstup n-tého dekodéru, jehož výstup je spojen s n-tjí vstupem součtového obvodu, který je opatřen výstupem· Každý čítač je tvořen integrovaným obvodem tzv· dekádou se čtyřmi klopným ' obvody, přičemž výstup samootatného prvého klopného obvodu dekády je spojen s výstupem čtvrtého klopného obvodu dekády pětibitového čítače· Každý dekodér sestává z n-počtu hradel, například z devíti hradel a z číslicového voliče·
Výhodou podle předmětu vynálezu vyrobeného obvodu pro korekci, například detekční účinnooti detektoru radioaktivního záření, je jeho mimořádná přizpůsobivoot, založená na moonoosi zvo^t si libovolný korekční faktor, tedy i pro izotopy, které jsou perspektivní pro budoucnoot·
Obvod pro korekci podle předmětu vynálezu je blíže popsán na příkladě provedení, znázorněném na připojených výkresech, kde značí:
obr· 1 nový způsob zapoOení jednoho z n-počtu dělicích, dekadických, sériově zapojených, dekodéry řízených čítačů, obr· . 2 zapojení jednoho dekodéru a obr· 3 zapojení n-počtu dělicích, dekadických, sériově zapojených, dekodéry řízených čítačů na výstupní součtový obvod a obr· 4 časový diagram impulsů, získaných na výstupu jednoho dělicího, dekadického, sériově zapojeného, dekadérem řízeného čítače· .
Dělcí dekadický čítač C, viz obr· 1, je tvořen ^togov^!^ obvodem se čtyří klopnými obvody, přičemž prvý samootatný klopný obvod PF . 1 dekády je spojen s výstupem čtvrtého ^opnáho obvodu pp 4 dekády pětttitovZho čítafo· Síač C, který má vstup mofoost vynulování, tj· vymazání čítače Rg, přípoj k napájecíu napětí Uoe a devítkové nastavování £2, je řízen dekodérem D· Dekodér D sestává z n-počtu hradel G, s výhodou z devVti hradel gl až G9. viz obr· 2, které jsou ovládány čísicovýí voličem PS pro volbu násobícího kore^ního faktoru v Mn^ní nebo dekadickém kódu, v na^m bina^tnm provedení v binárním· Výstupy klopných obvodů PP1 až PP4 čítače C jsou následující způsobem propojeny s hradly G: klopný obvod PP 1 s hradly G2 a G5: klopný obvod PP 2 s hradlem G!5· · klopný obvod PP 3 s hradly G£, G3 a G4· a klopný obvod PP 4 s hradly G9 a £1· Vstup čítače C je dále propojen s hradly Gg· £6, G5 a ££· Hradla G4· £2, G6 a G7. jsou propojena . přes hradlo G8 s prvým výstupem £ dekodéru D a hradlo G9 íá druhý výstup jg·
Jak vyplývá z obr· 3, sestává podle předmětu vynálezu realioovaný obvod pro korekoi, například detekční účinnooti detektoru radioaktivního záření, tj· ionizační komory apod, na jednotkovou aktivitu určitého radionuklidu, . z n-počtu dekodérů D1 až Dn a z n-počtu dělicích, dekadických, sériově zapojených a pomocí dekodérů D1 až Dn řízených čítačů C1 až Co· Výstup prvního čítače C1 je připojen na vstup prvého dekodéru D!· Prvý výstup b1 prvého dekodéru D1 je spojen s první vstupem d1 součtového obvodu · ДО· zatíco druhý ' výstup £1 prvého dekodéru Dl je připojen na vstup a2 druhého čítače .C2· Výstup druhého
205 313 čítače 02 je připojen na vstup druhého dekodéru D2. Prvý výstup h2 druhého dekodéru D2 je spojen s druhým vstupem d2 součtového obvodu AC. zatmco druhý výstup c2 druhého ' dekodéru D2 je připojen na vstup a3. třetho čítače £3· Výstup třetho čítače 03 je připojen na vstup třetho dekodéru D3· Prvý výstup b3 třetího dekodéru D3 je spojen se třetm· vstupem d3 součtového obvodu AC. zatmeo druhý výstup e3 třetího dekodéru D3 je připojen na vstup an n-tého čítače Cn· Výstup n-tého čítače Cn je připojen na vstup n-tého dekodéru . Dn· jehož výstup bn je spojen s n-tjm vstupem součtového obvodu AC· Součtový obvod AC je .opatřen výstupem·
Funkce podle předmětu vynálezu realZoovaného obvodu pro korekci je následující! pro každý zvolený izotop je možno zvooit a nastavit odpovídající násobící faktor pomocí přepairtí čdtlCvovéhv voliče DS· s jehož pomooí lze odd-ranit. závislost detekční účinnosti na energii izotopu a lze zjistit přímý údaj o jednotkové aktivitě jednotlivých izotopů, číselnou hodnotu vlastního násobícího faktoru lze nastavit čísieovým voličem DS· Podle nastaveného násobícího faktoru dělí obvod pro ’ · korekci počet vstupních impulsů· Z výstupu součtového obvodu AC dostavme sled impulsů vynásobený korekčním faktorem krát 10 ,10* , 10~3 až 10“n, podle -t^o, ^likamísljný byl násobící faktor· Průbě^ potřebné-pro vyndávání získ^e z dekády, tvořené integovaaiým obvodem· Výstup samootatného prvého klopného i · obvodu PF 1 · dekády je spojen s výstupem tří klopných obvodů FF 2· FF . 3 a FF .4 dekády· Z ' takto zapojené dekády, na jejmž výstupu lze získat sled impulsů, lze snadno vykódovat kterýkooi jednotlivý puLs nebo skupinu pulsů, viz obr· 4« . Sled impulsů je veden . ke hradlu £ dekodéru fí, který podle nastavení . čdslevoíéhv voliče DS proplutí 1 až 9 impulsů, které jsou pak přiváděny do součtového obvodu AC· přičemž nulový impuls je vždy přiváděn na vstup příští dekády· Každý blok, vytvořený dekádou, dekodérem D a čítačem C, násobí sled dmpiuLsů, které jsou přiváděny na vstup bloku 0,1 x 1 až 9· Z těchto bloků .lze sestavit obvod pro korekci s·libovoliým číslem, takže nulový impuls z dekodérů D·je vždy přiveden jako přenos na vstup další dekády· Výstupy jednotlivých bloků, viz oba?· 3, se sečtou v součtovém obvodu AC· '
Vynález má vyuužtí v přístrojích pro·měření radioaktivního záření, ve kterých je nutno provádět korekci na účinnost detekční·jednotky·
Claims (3)
- PŘEDMĚT . VYNÁLEZU1· Obvod pro korekci, například detekční účinnosti detektoru radioaktivního záření, tj· ionizační komory apod·, na jednotkovou aktivitu určitého radionuklidu, vyzrazující se tm, že sestává z n-počtu dekodérů (D1 až Dn) a z n-počtu dělicích, dekadických, sériové zapojených čítačů (Cl až Oi), přičemž výstup prvního čítače (01), opatřený vstupim (a1) je připojen na vstup prvého dekodéru (D1), jehož prvý výstup (b1) je spojen s pivním vstupem (dl) součtového obvodu '(AC) a jehož druhý výstup (d) je připojen na vstup (a2) druhého čítače (02), jehož výstup je připojen na vstup druhého dekodéru (D2),' jehož prvý výstup (b2) je spojen s druhým vstupem (d2) součtového obvodu (AC) a jehož druhý výstup (o2)'je připojen na vstup (a3) třetího čítače (C3), jehož výstup je připojen na vstup třetho dekodéru (D3), jehož prvý výstup (b3) je spojen se třetm vstupem (d3) součtového obvodu (AC) a jehož druhý výstup (c3) je připojen na vstup (an) n-tého čítače (Cn), jehož výstup je připojen na vstup n-tého dekodéru (Di), jehož výstup (bn) je spojen s n-tým vstupem součtového obvodu (AC), který je opatřen výstupem·
- 2. ' Obvod pro korekci podle bodu ' 1, vyzm^uící se tm, že každý čítač ' (C1 až Cn) je / tvořen integrovaným obvodem tzv· dekádou se čtyřmi klopnými obvody ' (FF 1 až FF 4), přičemž ' výstup samostatného prvého klopného ' obvodu (FF 1) dekády je spojen s výstupem čtvrtého klopného obvodu (FF 4) dekády petibio ového čítače·
- 3· Obvod pro korekci podle bodů 1 a 2, vyznačiluící se tm, že každý dekodér (01 až Dn) sestává z n-počtu hradel (G), například ' z devvti hradel (G) a ' z čísicoového voliče (DS)·
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS413977A CS205313B1 (en) | 1977-06-23 | 1977-06-23 | Circuit for equalization |
| DD20566178A DD136549A1 (de) | 1977-06-23 | 1978-05-30 | Schaltungsanordnung zur korrektion der nachweisausbeute |
| PL20779078A PL113514B2 (en) | 1977-06-23 | 1978-06-21 | Scheme of corrective connections |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS413977A CS205313B1 (en) | 1977-06-23 | 1977-06-23 | Circuit for equalization |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS205313B1 true CS205313B1 (en) | 1981-05-29 |
Family
ID=5383461
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS413977A CS205313B1 (en) | 1977-06-23 | 1977-06-23 | Circuit for equalization |
Country Status (3)
| Country | Link |
|---|---|
| CS (1) | CS205313B1 (cs) |
| DD (1) | DD136549A1 (cs) |
| PL (1) | PL113514B2 (cs) |
-
1977
- 1977-06-23 CS CS413977A patent/CS205313B1/cs unknown
-
1978
- 1978-05-30 DD DD20566178A patent/DD136549A1/xx not_active IP Right Cessation
- 1978-06-21 PL PL20779078A patent/PL113514B2/xx unknown
Also Published As
| Publication number | Publication date |
|---|---|
| PL207790A1 (pl) | 1979-04-23 |
| DD136549A1 (de) | 1979-07-11 |
| PL113514B2 (en) | 1980-12-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5724276A (en) | Logic block structure optimized for sum generation | |
| US4706299A (en) | Frequency encoded logic devices | |
| US4241408A (en) | High resolution fractional divider | |
| CS205313B1 (en) | Circuit for equalization | |
| Rahman | A simple evaluation of Askey and Wilson’s 𝑞-beta integral | |
| US4956797A (en) | Frequency multiplier | |
| US4013879A (en) | Digital multiplier | |
| GB1480503A (en) | Calculating unit for serial multiplication | |
| SU1667059A2 (ru) | Устройство дл умножени двух чисел | |
| RU2129730C1 (ru) | Сумматор кодов "1 из n" | |
| SU913373A1 (ru) | Умножитель частоты следования периодических импульсов1 | |
| EP0213854A2 (en) | Fixed-Coefficient serial multiplication and digital circuits therefor | |
| RU2149442C1 (ru) | Устройство для умножения по модулю семь | |
| Robinson | Counting digraphs with restrictions on the strong components | |
| US4094138A (en) | Electronic chronograph | |
| SU955053A1 (ru) | Устройство дл делени | |
| JP2833885B2 (ja) | Pn符号生成回路 | |
| SU1200392A1 (ru) | Генератор псевдослучайных двоичных последовательностей | |
| SU792212A1 (ru) | Электронные цифровые часы-календарь | |
| SU993480A1 (ru) | Дробный делитель частоты следовани импульсов | |
| SU1249541A1 (ru) | Устройство дл определени центра массы плоской фигуры | |
| SU1205299A1 (ru) | Делитель частоты следовани импульсов с переменным дробным коэффициентом делени | |
| SU849468A1 (ru) | Пересчетное устройство | |
| US5400272A (en) | Diagonal propagation digital multiplier | |
| SU1578708A1 (ru) | Арифметическое устройство |