CS205208B1 - Circuit for sensor activity blocking - Google Patents

Circuit for sensor activity blocking Download PDF

Info

Publication number
CS205208B1
CS205208B1 CS53879A CS53879A CS205208B1 CS 205208 B1 CS205208 B1 CS 205208B1 CS 53879 A CS53879 A CS 53879A CS 53879 A CS53879 A CS 53879A CS 205208 B1 CS205208 B1 CS 205208B1
Authority
CS
Czechoslovakia
Prior art keywords
transistor
terminal
resistor
collector
emitter
Prior art date
Application number
CS53879A
Other languages
Czech (cs)
Inventor
Pavel Karmazin
Original Assignee
Pavel Karmazin
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pavel Karmazin filed Critical Pavel Karmazin
Priority to CS53879A priority Critical patent/CS205208B1/en
Publication of CS205208B1 publication Critical patent/CS205208B1/en

Links

Landscapes

  • Electronic Switches (AREA)

Description

(54) Obvod pro blokování činnosti senzorů(54) Sensor blocking circuit

Vynález se týká obvodu pro blokování činnosti senzorů. Pro blokování činnosti senzorových ovládacích prvků se používají různé obvody, které blokují průchod signálu ze senzorového čidla do dalších obvodů u každého ovládacího prvku. Toto řešení je při větším počtu blokovaných ovládacích prvků náročné na počet součástek.The invention relates to a circuit for blocking the operation of sensors. Various circuits are used to block the operation of the sensor controls to block the passage of the signal from the sensor sensor to other circuits at each control. This solution is demanding in terms of the number of components when the number of controls is blocked.

Výše uvedené nevýhody jsou odstraněny obvodem pro blokování Činnosti senzoru podle vynálezu, jehož podstata spočívá v tom, že ke vstupní svorce je připojen první odpor, jehož druhý konec je spojen s bází prvního tranzistoru, přičemž jeho emitor je spojen s jednou svorkou druhého napájecího zdroje a současně je mezi emitor a kolektor prvního tranzistoru zapojen druhý odpor, přičemž na kolektor prvního tranzistoru je připojen třetí odpor, jehož druhý vývod je připojen na bázi druhého tranzistoru a mezi jeho bází a emitorem je zapojen čtvrtý odpor a ke kolektoru téhož tranzistoru je připojen pátý odpor, jehož druhý vývod je spojen s jednou svorkou prvního zdroje, přičemž na kolektor druhého tranzistoru je připojena báze třetího tranzistoru, jehož kolektor je spojen s první svorkou prvního zdroje a emitor je spojen s napájecí svorkou jednoho nebo více senzorových čidel. Vzájemně jsou propojeny druhá svorka prvního zdroje s druhou svorkou druhého zdroje a s emitorem druhého tranzistoru.The above-mentioned disadvantages are overcome by the sensor blocking circuit of the present invention, characterized in that a first resistor is connected to the input terminal, the other end of which is connected to the base of the first transistor, its emitter being connected to one terminal of the second power supply; at the same time, a second resistor is connected between the emitter and the collector of the first transistor, a third resistor connected to the collector of the first transistor, the second terminal of which is connected based on the second transistor and a fourth resistor between its base and emitter; the second terminal of which is connected to one terminal of the first source, the collector of the second transistor being connected to the base of the third transistor, the collector of which is connected to the first terminal of the first source and the emitter is connected to the power terminal of one or more sensor sensors. The second terminal of the first source is coupled to the second terminal of the second source and the emitter of the second transistor.

Výhoda zapojení podle vynálezu spočívá v tom, že jeden obvod blokuje činnost libovolného počtu senzorových čidel, a tím při větším počtu blokovaných ovládacích prvků zjednodušuje obvodové zapojení.The advantage of the circuitry according to the invention is that one circuit blocks the operation of any number of sensor sensors and thus simplifies the circuit circuitry with a plurality of control elements blocked.

Na připojeném obrázku je znázorněno zapojení obvodu pro blokování činnosti senzorů podle vynálezu. Ke vstupní svorce J_ je připojen první odpor 2, jehož druhý konec je spojen s bází prvního tranzistoru 4, přičemž jeho emitor je spojen s jednou svorkou druhého zdroje a současně je mezi emitor a kolektor prvního tranzistoru 4 zapojen druhý odpor 2, přičemž na kolektor prvního tranzistoru 4 je připojen třetí odpor 2> jehož druhý vývod je připojen na bázi druhého tranzistoru 2 a mezi jeho bázi a emitorem je zapojen čtvrtý odpor 6, přičemž ke kolektoru druhého tranzistoru je připojen pátý odpor 8, jehož druhý vývod je spojen s jednou svorkou prvního zdroje 11 . přičemž na kolektor druhého tranzistoru 2 3® připojena báze třetího tranzistoru £, jehož kolektor je spojen s první svorkou prvního zdro je 1 1 a emitor je spojen s napájecí svorkou jednoho nebo více senzorových čidel 1 0. Vzájemně jsou propojeny, druhá svorka prvního zdroje 11 s druhou svorkou druhého zdroje 12 a s emitorem druhého tranzistoru 2·The attached figure shows the circuitry for blocking the operation of the sensors according to the invention. A first resistor 2 is connected to the input terminal 1, the other end of which is connected to the base of the first transistor 4, its emitter is connected to one terminal of the second source, and a second resistor 2 is connected between the emitter and the collector of the first transistor 4. a third resistor 2 is connected to the transistor 4, the second terminal of which is connected on the basis of the second transistor 2 and a fourth resistor 6 is connected between its base and the emitter, and the fifth resistor 8 is connected to the collector of the second transistor. sources 11. wherein the base of the third transistor 6 is connected to the collector of the transistor 23, the collector of which is connected to the first terminal of the first source 11 and the emitter is connected to the supply terminal of one or more sensor sensors 10. with second terminal of second source 12 and with emitter of second transistor 2 ·

Funkce zapojení obvodu pro blokování činnosti senzorů podle vynálezu spočívá v tom, že za klidového stavu, kdy jsou senzorová čidla 10 v provozu, je na vstupní svorce 2 taková napěíová úroveň, která zavře první tranzistor 4.The function of the circuit for blocking the operation of the sensors according to the invention is that, in the idle state when the sensor sensors 10 are in operation, the voltage level at the input terminal 2 closes the first transistor 4.

První tranzistor 2 a druhý tranzistor 2 j® zavřený. Třetí tranzistor 2 j® otevřený, a tím jsou obvody senzorů 10 napájeny z prvního zdroje 11 přes otevřený třetí tranzistor £. Když napětí na vstupu 2 klesne na takovou hodnotu, že se první tranzistor 2 otevře, pak se otevře i druhý tranzistor 2 a třetí tranzistor 2 se zavře. Tím se odpojí napájení obvodů senzorových čidel 10 a ty se vyřadí z funkce.The first transistor 2 and the second transistor 2 are closed. The third transistor 20 is open, and thus the sensor circuits 10 are supplied from the first source 11 via the open third transistor 6. When the voltage at input 2 drops to such a value that the transistor 2 is opened, it opens the second transistor 2 and the third transistor 2 is closed. This disconnects the power supply to the sensor sensor circuits 10 and disables them.

Claims (1)

PŘEDMĚT VYNÁLEZUSUBJECT OF THE INVENTION Obvod pro blokování činnosti senzorů vyznačený tím, že ke vstupní svorce (1) je připojen první odpor (2), jehož druhý konec je spojen s bází prvního tranzistoru (4), přičemž, jeho emitor je spojen s jednou svorkou druhého zdroje (12) a současně je mezi emitor a kolektor prvního tranzistoru (4) zapojen druhý odpor (3), přičemž na kolektor prvního tranzis toru (4) je připojen třetí odpor (5), jehož druhý vývod je připojen na bázi druhého tranzistoru (7) a mezi jeho bází a emitorem je zapojen čtvrtý odpor (6), přičemž ke kolektoru druhého tranzistoru (7) je připojen pátý odpor (8), jehož druhý vývod je spojen s jednou svorkou prvního zdroje (11) a na kolektor druhého tranzistoru (7) je připojena báze třetího tranzistoru (9), jehož kolektor je spojen s první svorkou prvního zdroje (11) a emitor je spojen s napájecí svorkou senzorových čidel (10), přičemž jsou vzájemně propojeny druhá svorka prvního zdroje (11) s druhou svorkou druhého zdroje (12) a s emitorem druhého tranzistoru (7).A sensor blocking circuit, characterized in that a first resistor (2) is connected to the input terminal (1), the other end of which is connected to the base of the first transistor (4), its emitter being connected to one terminal of the second source (12). and at the same time a second resistor (3) is connected between the emitter and the collector of the first transistor (4), a third resistor (5) connected to the collector of the first transistor (4), the second terminal of which is a fourth resistor (6) is connected to the collector of the second transistor (7) and a fifth resistor (8) is connected to the collector of the second transistor (7), the second terminal of which is connected to one terminal of the first source (11); a base of a third transistor (9) is connected, the collector of which is connected to the first terminal of the first source (11) and the emitter is connected to the supply terminal of the sensor sensors (10), the second terminal of the first source (11) a second source terminal (12) and a second transistor (7) emitter.
CS53879A 1979-01-24 1979-01-24 Circuit for sensor activity blocking CS205208B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS53879A CS205208B1 (en) 1979-01-24 1979-01-24 Circuit for sensor activity blocking

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS53879A CS205208B1 (en) 1979-01-24 1979-01-24 Circuit for sensor activity blocking

Publications (1)

Publication Number Publication Date
CS205208B1 true CS205208B1 (en) 1981-05-29

Family

ID=5337632

Family Applications (1)

Application Number Title Priority Date Filing Date
CS53879A CS205208B1 (en) 1979-01-24 1979-01-24 Circuit for sensor activity blocking

Country Status (1)

Country Link
CS (1) CS205208B1 (en)

Similar Documents

Publication Publication Date Title
GR860073B (en) Improvements in and relating to integrated circuits
JPS6482161A (en) Digital cross bar switch
ES8502297A1 (en) Circuit arrangement with a transistor output circuit and a protection circuit for limiting the output current of the transistor output circuit.
ES8303571A1 (en) Sensor arrangement for a washing machine.
DE3583493D1 (en) INTEGRATED SEMICONDUCTOR MEMORY.
CS205208B1 (en) Circuit for sensor activity blocking
GB1536623A (en) Integrated circuits
US4027208A (en) Interfacing circuit
ES416490A1 (en) Liquid level detecting circuits
DE59207567D1 (en) Safety relay
SE9001745L (en) DEVICE FOR THE PREPARATION OF A VARIOUS CURRENT RESPONSIBLE FOR A DEVICE APPLIED
JPS57129536A (en) Variable logic device
DE58908646D1 (en) Differential operational amplifier with common mode feedback circuit.
KR840000825A (en) Output check device of electronic copier
JPS55136711A (en) Self-diagnosis unit for distributing amplifier
NO852083L (en) DEVICE FOR ACTIVATION OF RELAYS.
SU1257835A1 (en) Majority element
KR840004334A (en) Apparatus for applying 2-stage logic testing signal to one input terminal of logic circuit
KR860001360Y1 (en) Trigger flip-flop
KR860001361Y1 (en) Mono-multi vibrator
SU630522A1 (en) Tolerance meter
GB1152702A (en) Improvements in or relating to D.C. Amplifiers.
JPS57124942A (en) Logical circuit
JPS57172429A (en) Integrated circuit device
ATE30279T1 (en) ALARM SYSTEM.