CS204572B1 - Obvod s fr Obvod s frekvenční a fázovou synchronizacíekvenční a fázovou synchronizací - Google Patents

Obvod s fr Obvod s frekvenční a fázovou synchronizacíekvenční a fázovou synchronizací Download PDF

Info

Publication number
CS204572B1
CS204572B1 CS141479A CS141479A CS204572B1 CS 204572 B1 CS204572 B1 CS 204572B1 CS 141479 A CS141479 A CS 141479A CS 141479 A CS141479 A CS 141479A CS 204572 B1 CS204572 B1 CS 204572B1
Authority
CS
Czechoslovakia
Prior art keywords
frequency
input
output
phase
circuit
Prior art date
Application number
CS141479A
Other languages
English (en)
Inventor
Pavel Kocur
Vaclav Kopriva
Original Assignee
Pavel Kocur
Vaclav Kopriva
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pavel Kocur, Vaclav Kopriva filed Critical Pavel Kocur
Priority to CS141479A priority Critical patent/CS204572B1/cs
Publication of CS204572B1 publication Critical patent/CS204572B1/cs

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Vynález řeší problém vnitřního zapojení obvodu s frekvenční a fázovou synchronizací. Dosud známá zapojení obvodu s frekvenční a fázovou synchronizací používají fázově-frek- venční detektor s konstantním ziskem. Tento způsob řešení neumožňuje změnu přirozeného kmitočtu obvodu s frekvenční a fázovou synchronizací při přeladění, což má za následek neproměn- nost časové odezvy obvodu. (J známých zapojení obvodu s frekvenční a fázovou synchronizací, využívajících fázově-frekvenčního detektoru s proměnným ziskem, je tento detektor řízen výstupním napětím filtru, který je připojen na výstup PI členu. U tohoto řešení je sice dosaženo změny přirozeného kmitočtu při přeladění, avšak dynamické vlastnosti obvodu jsou omezeny v důsledku použití zmíněného filtru ve smyčce. U obou známých způsobů řešení je společnou nevýhodou nejednoznačný stav obvodu při nulovém vstupním signálu. Tyto nevýhody omezují použití obvodu s frekvenční a fázovou synchronizací v regulační a řídící technice. Výše uvedené nedostatky odstraňuje obvod s frekvenční a fázovou synchronizací podle vynálezu, jehož podstata spočívá v tom, že druhý výstup proporcionálně integračního členu je spojen s třetím vstupem fázově-frekvenčního detektoru a zároveň se vstupem komparátoru, jehož výstup je spojen s třetím vstupem proporcionálně integračního členu. Pokrok docílený zapojením podle vynálezu spočívá v tom, že výstup integrační části propor- cionálně-integračního členu je připojen na řídící vstup fázově-frekvenčního detektoru s řiditelným ziskem, čímž je dosaženo změny přirozeného kmitočtu se změnou vstupního signálu. Současně je výstup integrační části proporcionálně integračního členu připojen na vstup komparátoru, jehož výstup je připojen na vstup proporcionálně- -integračního členu a tím je dosaženo jednoznačného stavu obvodu s frekvenční a fázovou synchronizací při nulovém vstupním signálu. Praktické provedení vynálezu je znázorněno na přiloženém obrázku. Obvod s frekvenční a fázovou synchronizací obsahuje fázově-frekvenční detektor 1 s řiditelným ziskem, který vyhodnocuje odchylku mezi vstupním signálem na jeho prvním vstupu 6 a zpětnovazebním signálem na jeho druhém vstupu 7, připojeným na výstup 19 děliče 4 kmitočtu. Zisk fázově-frekvenčního detektoru 1 je řízen signálem na jeho třetím vstupu 8, který je připojen na druhý výstup 15 proporcionálně-integračního členu 2. První výstup 9 a druhý výstup 10 fázově-frekvenčního detektoru 1 s řiditelným ziskem jsou připojeny na první vstup 11 a druhý vstup 12 proporcionálně-integračního členu 2, jehož první výstup 14 je připojen na vstup 16 napětím řízeného oscilátoru 37 jehož výstup 17 je připojen na vstup 18 děliče kmitočtu 4.

Description

Obvod s frekvenční a fázovou synchronizací
Vynález řeší problém vnitřního zapojení obvodu s frekvenční a fázovou synchronizací.
Dosud známá zapojení obvodu s frekvenční a fázovou synchronizací používají fázově-frekvenční detektor s konstantním ziskem. Tento způsob řešení neumožňuje změnu přirozeného kmitočtu obvodu s frekvenční a fázovou synchronizací při přeladění, což má za následek neproměnnost časové odezvy obvodu. (J známých zapojení obvodu s frekvenční a fázovou synchronizací, využívajících fázově-frekvenčního detektoru s proměnným ziskem, je tento detektor řízen výstupním napětím filtru, který je připojen na výstup PI členu. U tohoto řešení je sice dosaženo změny přirozeného kmitočtu při přeladění, avšak dynamické vlastnosti obvodu jsou omezeny v důsledku použití zmíněného filtru ve smyčce. U obou známých způsobů řešení je společnou nevýhodou nejednoznačný stav obvodu při nulovém vstupním signálu. Tyto nevýhody omezují použití obvodu s frekvenční a fázovou synchronizací v regulační a řídící technice.
Výše uvedené nedostatky odstraňuje obvod s frekvenční a fázovou synchronizací podle vynálezu, jehož podstata spočívá v tom, že druhý výstup proporcionálně integračního členu je spojen s třetím vstupem fázově-frekvenčního detektoru a zároveň se vstupem komparátoru, jehož výstup je spojen s třetím vstupem proporcionálně integračního členu.
Pokrok docílený zapojením podle vynálezu spočívá v tom, že výstup integrační části proporcionálně-integračního členu je připojen na řídící vstup fázově-frekvenčního detektoru s řiditelným ziskem, čímž je dosaženo změny přirozeného kmitočtu se změnou vstupního signálu. Současně je výstup integrační části proporcionálně integračního členu připojen na vstup komparátoru, jehož výstup je připojen na vstup proporcionálně-integračního členu a tím je dosaženo jednoznačného stavu obvodu s frekvenční a fázovou synchronizací při nulovém vstupním signálu.
Praktické provedení vynálezu je znázorněno na přiloženém obrázku.
Obvod s frekvenční a fázovou synchronizací obsahuje fázově-frekvenční detektor 1 s řiditelným ziskem, který vyhodnocuje odchylku mezi vstupním signálem na jeho prvním vstupu 6 a zpětnovazebním signálem na jeho druhém vstupu 7, připojeným na výstup 19 děliče 4 kmitočtu. Zisk fázově-frekvenčního detektoru 1 je řízen signálem na jeho třetím vstupu 8, který je připojen na druhý výstup 15 proporcionálně-integračního členu 2. První výstup 9 a druhý výstup 10 fázově-frekvenčního detektoru 1 s řiditelným ziskem jsou připojeny na první vstup 11 a druhý vstup 12 proporcionálně-integračního členu 2, jehož první výstup 14 je připojen na vstup 16 napětím řízeného oscilátoru 37 jehož výstup 17 je připojen na vstup 18 děliče kmitočtu 4.
Druhý výstup 15 proporcionálně-integračního členu 2 je současně spojen se vstupem 20 komparátoru 5, jehož výstup 21 je připojen na třetí vstup 13 proporcionálně-integračního členu 2. Komparátor 5 zajišťuje jednoznačný stav obvodu s frekvenční a fázovou synchronizací při nulovém vstupním signálu na prvním vstupu 6 fázově-frekvenčního detektoru 1 s řiditelným ziskem, který je zároveň vstupem obvodu s frekvenční a fázovou synchronizací.
Obvod s frekvenční a fázovou synchronizací, jehož vstupem je vždy první vstup 6 fázově-frek-

Claims (3)

  1. PREDMÉT
    Obvod s frekvenční a fázovou synchronizací sestávající z fázově-frekvenčního detektoru s řiditelným ziskem, proporcionálně-integračního členu, napětím řízeného oscilátoru, komparátoru a děliče kmitočtu, který je svým výstupem připojen na druhý vstup fázově-frekvenčního detektoru, jehož první vstup je současně vstupem obvodu s frekvenční a fázovou synchronizací, přičemž první výstup fázově-frekvenčního detektoru je spojen s prvním vstupem proporcionálně-integračního členu a druhý výstup fázově-frekvenčního detektoru 1 s řiditelným ziskem, lze použít v aplikacích jako převodník frekvence — napětí, kdy výstupní signál je na druhém výstupu 15 proporcionálně-integračního členu
  2. 2. V případě, že obvod je využit jako násobič kmitočtu, je v tomto případě výstupem výstup 17 napětím řízeného oscilátoru
  3. 3. Obvodu lze použít i v jiných aplikacích řídící a regulační techniky jako např. u číslicového syntentizátoru a podobně. Ve všech uváděných případech se uplatní již zmíněné výhodné vlastnosti obvodu.
    VYNÁLEZU venčního detektoru je spojen s druhým vstupem proporcionálně-integračního členu, jehož první výstup je spojen se vstupem napětím řízeného oscilátoru, přičemž výstup napětím řízeného oscilátoru je spojen se vstupem děliče kmitočtu vyznačené tím, že druhý výstup (15) proporcionálně-integračního členu (2) je spojen s třetím vstupem (8) fázově-frekvenčního detektoru (1) a zároveň se vstupem (20) komparátoru (5), jehož výstup (21) je spojen s třetím vstupem (13) proporcionálně-integračního členu (2).
CS141479A 1979-03-02 1979-03-02 Obvod s fr Obvod s frekvenční a fázovou synchronizacíekvenční a fázovou synchronizací CS204572B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS141479A CS204572B1 (cs) 1979-03-02 1979-03-02 Obvod s fr Obvod s frekvenční a fázovou synchronizacíekvenční a fázovou synchronizací

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS141479A CS204572B1 (cs) 1979-03-02 1979-03-02 Obvod s fr Obvod s frekvenční a fázovou synchronizacíekvenční a fázovou synchronizací

Publications (1)

Publication Number Publication Date
CS204572B1 true CS204572B1 (cs) 1981-04-30

Family

ID=5348444

Family Applications (1)

Application Number Title Priority Date Filing Date
CS141479A CS204572B1 (cs) 1979-03-02 1979-03-02 Obvod s fr Obvod s frekvenční a fázovou synchronizacíekvenční a fázovou synchronizací

Country Status (1)

Country Link
CS (1) CS204572B1 (cs)

Similar Documents

Publication Publication Date Title
DE2966282D1 (en) Digital phase control circuit with auxiliary circuit
JPS6039914A (ja) 位相同期ループ回路
US4500857A (en) Frequency modulated phase locked loop
EP0378190A3 (en) Digital phase locked loop
CS204572B1 (cs) Obvod s fr Obvod s frekvenční a fázovou synchronizacíekvenční a fázovou synchronizací
US3626308A (en) Wide-band doubler and sine wave quadrature generator
US3548296A (en) Method and apparatus for controlling the phase angle and amplitude of a periodic signal by using two phases of a reference signal
US3411103A (en) Angle-lock signal processing system including a digital feedback loop
US4449105A (en) Passive maser using timesharing for control of the cavity and control of the oscillator on the line of stimulated emission
US4163951A (en) Frequency discriminator producing at least one of two pulse sequences representing in average the result of frequency discrimination
US4904957A (en) Servo device for rapidly, and with low noise, locking the frequency and phase of signal to that of an imposed signal
EP0093433A3 (de) Oszillatorschaltung
JPS58209232A (ja) 発振回路
US3800241A (en) Voltage peak sampled amplitude controlled phase shift oscillator
DE3685703D1 (de) Schaltung, die einen dc-fm-phasenregelkreis aufweist.
SU813676A1 (ru) Умножитель частоты
EP0346623A3 (en) A circuit for high-efficiency tuning video frequencies
US3662278A (en) Automatic phase control circuit for tv system
JPS5776930A (en) Frequency shift signal generating system using pll
SU1107294A1 (ru) Устройство фазовой автоподстройки частоты
FR2361693A1 (fr) Circuit pour fournir une tension qui varie en fonction de la valeur d'une capacite variable
SU886198A2 (ru) Частотный детектор
SU676974A1 (ru) Корректирующее устройство
FR2368178A1 (fr) Circuit de commande automatique de frequence
GB1495203A (en) Phase locked loop circuits