CS201787B1 - Zapojení převodníku střídavých telegrafních značek na značky stejnosměrné - Google Patents
Zapojení převodníku střídavých telegrafních značek na značky stejnosměrné Download PDFInfo
- Publication number
- CS201787B1 CS201787B1 CS597478A CS597478A CS201787B1 CS 201787 B1 CS201787 B1 CS 201787B1 CS 597478 A CS597478 A CS 597478A CS 597478 A CS597478 A CS 597478A CS 201787 B1 CS201787 B1 CS 201787B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- signs
- detector
- connection
- telegraph
- alternating
- Prior art date
Links
- 230000002763 arrhythmic effect Effects 0.000 description 3
- 230000036039 immunity Effects 0.000 description 2
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Dc Digital Transmission (AREA)
Description
Vynález se týká zapojení převodníku střídavých telegrafních značek na značky stejnosměrné.
V současné době se obvykle používá číslicového zapojení převodníku, které je však obvodově složíťé. Alternativně lze tento problém řešit analogovým zapojením převodníku se symetrickým transformátorem, detektorem dvou signálů se vzájemným fázovým posuvem 90° pro snížení délkového zkreslení značky a obvodem laděným podle použitého střídavého klíčovacího kmitočtu. Toto zapojení však vykazuje velké arytmické zkreslení.
Uvedené nedostatky odstraňuje zapojení převodníku střídavých telegrafních značek na značky stejnosměrné podle vynálezu, jehož podstata spočívá v tom, že výstup detektoru střídavého klíčovacího kmitočtu je připojen na vstup detektoru úrovně, přičemž výstup detektoru úrovně Je připojen přes zpožSovaeí člen jednak na první vstup obvodu logického součtu a jednak na vstup monostabilního klopného obvodu, jehož výstup je připojen na druhý vstup obvodu logického součtu.
Zapojení podle vynálezu se vyznačuje obvodovou jednoduchostí, malým arytmickým zkreslením a podstatnějším zvýšením šumové imunity vzhledem k dosud známým zapojením.
Na výkrese je uvedeno konkrétní zapojení s využitím vynálezu.
201 787
201 787
Střídavý klíčovaný signál Je dvoucestně usměrněn a zesílen v detektoru 1. Výstup detektoru 1 Je připojen na vstup detektoru úrovně 2. Spouštěcí úroveň detektoru úrovně 2 je stanovena s ohledem na požadovanou Sumovou imunitu obvodu a dovolenou velikost provozního arytmického zkreslení telegrafní značky při nejnepříznivějěím poměru střídavé klíčované frekvence a klíčovací rychlosti. Výstupní signál z detektoru úrovně 2 je přiveden na první výstup obvodu logického součtu 2 P^es zpožňovací člen 4, jehož zpoždění Je větěi, než je doba nástupni hryny signálu v obvodu logického součtu 5. Na druhý vstup obvodu logického součtu 5 je přiveden signál z monostabilního klopného obvodu 3, spouště ného sestupnou hranou signálu z detektoru úrovně 2. Šířka impulsu z monostabilního klopného obvodu 2 ie rovna nebo je větší než šířka mezer na výstupu detektoru úrovně 2. Tím vznikne na výstupu obvodu logického součtu 5 souvislý signál o délce původní značky s délkovou chybou danou v nejnepříznivějěím případě poměrem šířky impulsu monostabilního klopného obvodu 3 k délce značky. Zařazením invertoru 6 se dosáhne správné polarity signálu.
Uvedené zapojení lze využít na příklad u telegrafních vysílačů.
Claims (1)
- Předmět vynálezuZapojení převodníku střídavých telegrafních značek na značky stejnosměrné, vyznačené tím, že výstup detektoru (1) je připojen na vstup detektoru úrovně (2), přičemž výstup detektoru úrovně (2) je připojen přes zpožflovací člen (4) jednak na první vstup obvodu logického součtu (5), jednak na vstup monostabilního klopného obvodu (3), jehož výstup je připojen na druhý vstup obvodu logického součtu (5).1 výkres
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS597478A CS201787B1 (cs) | 1978-09-15 | 1978-09-15 | Zapojení převodníku střídavých telegrafních značek na značky stejnosměrné |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS597478A CS201787B1 (cs) | 1978-09-15 | 1978-09-15 | Zapojení převodníku střídavých telegrafních značek na značky stejnosměrné |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS201787B1 true CS201787B1 (cs) | 1980-11-28 |
Family
ID=5405746
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS597478A CS201787B1 (cs) | 1978-09-15 | 1978-09-15 | Zapojení převodníku střídavých telegrafních značek na značky stejnosměrné |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS201787B1 (cs) |
-
1978
- 1978-09-15 CS CS597478A patent/CS201787B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4399499A (en) | Bi-lateral four quadrant power converter | |
| GB2095064A (en) | Level-crossing point detection circuit | |
| GB1308078A (en) | Data transmission systems | |
| HK19091A (en) | Frequency detector | |
| US4467319A (en) | Signal conversion circuit | |
| US4027266A (en) | Digital FSK demodulator | |
| US3676659A (en) | Demodulator for angularly related signals | |
| US4634987A (en) | Frequency multiplier | |
| CS201787B1 (cs) | Zapojení převodníku střídavých telegrafních značek na značky stejnosměrné | |
| KR850005044A (ko) | 진폭 변조신호용 동기복조기 | |
| US4308502A (en) | Threshold detection | |
| EP0151394A2 (en) | Demodulator for ditital FM signals | |
| US3922593A (en) | Circuit for producing odd frequency multiple of an input signal | |
| US3422362A (en) | Phase detector with low ripple output near zero phase angle | |
| GB1359903A (en) | Demodulator circuit | |
| US3622895A (en) | Universal digital line receiver employing frequency conversion to achieve isolation | |
| US4549143A (en) | F.M. Demodulator with waveform correction circuit | |
| US3375453A (en) | Suppressed carrier demodulation circuit | |
| KR940000929B1 (ko) | 디지틀 주파수 편이 키잉 복조회로 | |
| US3303424A (en) | Asynchronous data system transmitting before each data pulse a pulse of opposite polarity | |
| US4403332A (en) | Signal level to pulse rate conversion method and apparatus | |
| US3060383A (en) | Gain regulation circuit | |
| US2665413A (en) | Converting from an unbalanced to a balanced circuit | |
| JPS647837A (en) | Carrier lock detecting circuit | |
| JPS63196130A (ja) | 信号検出方式 |