CS201591B1 - Zapojení pro uvolňování průchodu signálů - Google Patents

Zapojení pro uvolňování průchodu signálů Download PDF

Info

Publication number
CS201591B1
CS201591B1 CS498475A CS498475A CS201591B1 CS 201591 B1 CS201591 B1 CS 201591B1 CS 498475 A CS498475 A CS 498475A CS 498475 A CS498475 A CS 498475A CS 201591 B1 CS201591 B1 CS 201591B1
Authority
CS
Czechoslovakia
Prior art keywords
input
wiring
gate
control
output
Prior art date
Application number
CS498475A
Other languages
English (en)
Inventor
Karel Bocek
Original Assignee
Karel Bocek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Karel Bocek filed Critical Karel Bocek
Priority to CS498475A priority Critical patent/CS201591B1/cs
Publication of CS201591B1 publication Critical patent/CS201591B1/cs

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Description

Vynález se týká zapojení pro uvolňování průchodu signálů, a to v soustavách elektrických, pneumatických popřípadě hydraulických logických sítí se zvláštním zřetelem na proměnlivost tohoto uvolňování.
Známá zapojení řeší uvolňování průchodu signálů ze vstupů vždy na přiřazené výstupy, přičemž tato přiřazenost je určena pevně skladbou a zapojením použité logické sítě. Jedná se například o uvolňování průchodu signálů podle časového pořadí jejich vzniku, podle nadřízeného a podřízeného uspořádání vstupů a podobně.
Nevýhodou tohoto zapojení je předem pevně určena zákonitost tohoto uvolňování, například uvolňování vždy jen jednoho signálu z jednoho vstupu na přiřazený výstup zapojení podle časového pořadí, podle hierarchického uspořádání vstupů o podobně.
Tyto nevýhody odstraňuje zapojení pro uvolňování průchodu signálů složené ze souboru N vstupů a N výstupů a ze souboru K řídicích vstupů, kde N, K jsou přirozená čísla, jehož podstata spočívá v tom, že první vstup zapojení je spojen se vstupem prvního hradla, jehož výstup je spojen s prvním výstupem zapojení, druhý vstup zapojení je spojen se vstupem druhého hradlá, jehož ůýstUp jě SpOjen s druhým výstupem zapojení, třetí vstup zapojení je spojen se vstupem třetího hradla, jehož výstup je spojen s třetím výstupem zapojení, atd. další vstup zapojení je spojen se vstupem dalšího hradla, jehož výstup je spojen s dalším výstupem zapojení, přičemž řídicí vstupy zapojení jsou spojeny s řídicími vstupy těchto hradel tak, že každý elementární vstup jednotlivého řídicího vstupu hradla je spojen s jedním řídicím vstupem ze souboru řídicích vstupů zapojení.
Jako hradlo se rozumí kombinační logický obvod se vstupem, s výstupem a s řídicím vstupem, kde signál zvolené logické úrovně na řídicím vstupu uvolňuje průchod signálu zvolené logické úrovně ze vstupu tohoto hradla na jeho výstup. Přitom se předpokládá, že řídicí vstup hradla se skládá z několika elementárních vstupů tohoto řídicího vstupu, s logickou vazbou těchto elementárních vstupů podle některé kombinační logické funkce, například funkce logického součtu, funkce logického součinu a· podobně.
Předností zapojení pro uvolňování průchodu signálů podle vynálezu je přizpůsobilost uvolňování, popřípadě výběr tohoto uvolňování dosahovaný signály na řídicích vstupech tohoto zapojení. Přitom každá konkrétní podoba tohoto zapojení poskytuje soubor růz201591 ných řešení tohoto uvolňování, a výběr jednotlivého řešení se provádí již konkrétní volbou signálů na řídicích vstupech.
Zapojení pro uvolňování průchodu signálů podle vynálezu je v příkladném provedení znázorněno na přiloženém výkrese, kde je znázorněno toto zapojení pro N = 8 vstupů zapojení a pro K = 6 řídicích vstupů zapojení.
Jsou znázorněny vstupy Sj, S2, S3, S4, S5, S6, S7,S8 zapojení, které jsou propojeny přes hradla Hb H2, H3, H4, H5, Hg, H7, H8 s výstupy Xj, X2, X3, X4, X5, Χβ, X7, Xg zapojení vždy podle shodného indexu pořadí.
První vstup S, zapojení je spojen se vstupem h4 prvního hradla H4, jehož výstup je spojen s prvním výstupem X4 zapojení, druhý vstup S2 zapojení je spojen se vstupem h2 druhého hradla H2, jehož výstup je spojen s druhým výstupem X2 zapojený třetí vstup S3 zapojení je spojen se vstupem h3 třetího hradla H3, jehož výstup je spojen s třetím výstupem X3 zapojení, atd. osmý vstup S8 zapojení je spojen se vstupem h8 osmého hradla H8, jehož výstup je spojen s dalším výstupem X8 zapojení.
Dále jsou znázorněny řídicí vstupy rl5 r2, r3, r4, r5, rg, zapojení, které jsou spojeny s řídicími vstupy κ2, κ3, κ4, κ-„ κ6, κ-, κ8 hradel Hb H2, H3, H4, H5, Hg, H7, H8 vždy podle shodného indexu pořadí. Tyto řídicí vstupy jsou trojnásobné a jsou složené ze tří elementárních řídicích vstupů, spojených s řídicími vstupy zapojení, a to tak, že každý elementární vstup je spojen s jedním řídicím vstupem zapojení.
S prvním řídicím vstupem r4 zapojení je spojen první elementární vstup 1κ4 řídicího vstupu κ± prvního hradla H4, první elementární vstup řídicího vstupu κ3 třetího hradla h3, první elementární vstup ^5 řídicího vstupu *5 pátého hradla H5, a první elementární vstup lx& řídicího vstupu κ8 osmého hradla H8.
S druhým řídicím vstupem r2 zapojení je spojen první elementární vstup b<2 řídicího vstupu κ2 druhého hradla H2, první elementární vstup bii řídicího vstupu κ4 čtvrtého hradla H4, první elementární vstup 4κ6 řídicího vstupu xg šestého hradla He, a první elementární vstup χκ7 řídicího vstupu κ7 sedmého hradla H7.
S třetím řídicím vstupem r3 zapojení je spojen druhý elementární vstup 2κ4 řídicího vstupu κι prvního hradla H1( druhý elementární vstup 2κ2 řídicího vstupu κ2 druhého hradla H2, druhý elementární vstup 2κθ řídicího vstupu κθ šestého hradla Hg, a druhý elementární vstup 2κ8 řídicího vstupu κ8 osmého hradla H8.
Se čtvrtým řídicím vstupem r4 zapojení je spojen druhý elementární vstup 2κ3 řídicího vstupu κ3 třetího hradla H3, druhý elementární vstup 2κ4 řídicího vstupu κ4 čtvrtého hradla H4, druhý elementární vstup 2*5 řídicího vstupu κ5 pátého hradla H5, a druhý elementární vstup 2κ7 řídicího vstupu κ7 sedmého hradla H7.
S pátým řídicím vstupem r5 zapojení je spojen třetí elementární vstup 3xt řídicího vstupu κ3 třetího hradla H3, třetí elementární vstup 3κ4 řídicího vstupu κ4 čtvrtého hradla H4, a třetí elementární vstup 3κβ řídicího vstupu κ6 šestého hradla Hg.
S šestým řídicím vstupem r6 zapojení je spojen třetí elementární vstup 3κ2 řídicího vstupu κ2 druhého hradla H2, třetí elementární vstup 3κ5 řídicího vstupu κ5 pátého hradla H5, třetí elementární vstup 3κ7 řídicího vstupu κ-j sedmého hradla H7, a třetí elementární vstup 3κ8 řídicího vstupu κ8 osmého hradla Hs
Funkce zapojení pro uvolňování průchodu signálů podle obr. 1 je taková, že ve výchozím stavu je signál na prvním vstupu S4 zapojení, na třetím vstupu S3 zapojení a na osmém vstupu S8 zapojení. Pro hradla otevíraná logickým součinem signálů na elementárních vstupech řídicích vstupů těchto hradel se uvolňuje průchod signálů ze vstupů zapojení na přiřazené výstupy zapojení následovně:
Je-li přítomen jedničkový logický signál na prvním řídicím vstupu r( zapojení, na třetím řídicím vstupu r3 zapojení, na pátém řídicím vstupu r5 zapojení, je tento signál přítomen zároveň na prvním elementárním vstupu na druhém elementárním vstupu 2κι a na třetím elementárním vstupu 3κ4 řídicího vstupu κι prvního hradla H1; a průchod tohoto prvního hradla H4 je pro signál z prvního vstupu S4 zapojení na první výstup X4 zapojení otevřen.
Při změně signálů na řídicích vstupech zapojení, a to zániku signálu na pátém řídicím vstupu r5 zapojení a následném vzniku signálu na šestém řídicím vstupu r6 zapojení působí jedničkový logický signál na prvním elementárním vstupu χκ8, na druhém elementárním vstupu 2xg, a na třetím elementárním vstupu 3κ8 řídicího vstupu κ8 osmého hradla H8, a průchod tohoto osmého hradla Hg je pro signál z osmého vstupu Sg zapojení na osmý výstup Xg zapojení otevřen.
Při další změně signálů na řídicích vstupech zapojení, a to zániku signálu na třetím řídicím vstupu r3 zapojení, následném vzniku signálu na čtvrtém řídicím vstupu r4 zapojení, opětovném vzniku signálu na pátém řídicím vstupu r5 zapojení, a zániku signálu na šestém řídicím vstupu rg zapojení působí jedničkový logický signál na prvním elementárním vstupu bi3, na druhém elementárním vstupu 2κ3, a na třetím elementárním vstupu 3κ3 řídicího vstupu κ3 třetího hradla H3, a průchod tohoto třetího hradla H3 je pro signál z třetího vstupu S3 zapojení na třetí výstup X3 zapojení otevřen.
Je zřejmé, že na jednotlivém výstupu zapojení je přítomen signál při vhodné kombinaci signálů na řídicích vstupech zapojení a při působení signálu na přiřazeném vstupu zapojení.
V závislosti na kombinacích signálů na řídicích vstupech zapojení se uvolňuje průchod pouze jednoho hradla, jak bylo uvedeno při předchozím popisu funkce zapojení, anebo průchod dvou nebo několika hradel současně. Tak například při působení signálu na prvním řídicím vstupu Γχ zapojení, na třetím řídicím vstupu r3 zapojení, na čtvrtém řídicím vstupu r4 zapojení a .na šestém řídicím vstupu r6 zapojení otevírá logický součin signálů na elementárních vstupech ^5, 3xs řídicího vstupu «5 průchod pátého hradla H5 a logický součin signálů na elementárních vstupech 2x8, 3x8 řídicího vstupu průchod osmého hradla Hg. Je zřejmé, že na pátém výstupu X5 zapojení je přítomen signál po dobu působení signálu na pátém vstupu S5 zapojení, a na osmém výstupu X8 zapojení je přítomen signál po dobu působení signálu na osmém vstupu S8 zapojení, v rozmezí časového úseku působení signálu na dříve uvedených řídicích vstupech rx, r3, r4, r6 zapojení.
Obdobně v krajném případě při působení signálů na všech řídicích vstupech Γχ, r2, r3, r4, r5, r6 zapojení otevírá logický součin signálů na elementárních vstupech řídicích vstupů všech hradel.
Pro hradla otevíraná logickým součtem signálů na elementárních vstupech řídicích vstupů těchto hradel se uvolňuje průchod sig-

Claims (1)

  1. PŘEDMÉT
    Zapojení pro uvolňování průchodu signálů složené ze souboru N vstupů a N výstupů a ze souboru K řídicích vstupů, kde N, K jsou přirozená čísla, vyznačené tím, že první vstup (Si) zapojení je spojen se vstupem (h4) prvního hradla (Ηχ), jehož výstup je spojen s prvním výstupem (Χχ), druhý vstup (S2) je spojen se vstupem (h2) druhého hradla (H2), jehož výstup je spojen s druhým výstupem (X2), třetí vstup (S3) je spojen se vstupem (h3) třetího hradla (H3), jehož výstup je spojen nálů ze vstupů zapojení na přiřazené výstupy zapojení následovně:
    Je-li přítomen jedničkový logický signál na prvním řídicím vstupu rt zapojení, otevírá se průchod prvního hradla Ηχ, třetího hradla H3, pátého hradla H5 a osmého hradla Hg. Shodně s předpokládaným výchozím stavem, ve kterém je signál na prvním vstupu S| zapojení, na třetím vstupu S3 zapojení a na osmém vstupu Sg zapojení je přítomen signál na prvním výstupu Χχ zapojení, na třetím výstupu X3 zapojení a na osmém výstupu X8 zapojení.
    Při změně signálů na řídicích vstupech zapojení, a to zániku signálu na prvním řídicím vstupu η zapojení a následném vzniku signálu na šestém řídicím vstupu r6 zapojení se otevírá průchod druhého hradla H2, pátého hradla H5, sedmého hradla H7 a osmého hradla H8 je přítomen signál na osmém výstupu X8 zapojení.
    Zapojení pro uvolňování průchodu signálu podle vynálezu má uplatnění v oblasti logických sítí pro uvolňování signálů, výběr průchodu signálu působením řídicích signálů a podobně.
    s třetím výstupem (X3), a další vstup (S4 až S8) je spojen se vstupem (h4 až h8) dalšího hradla (H4 až Hg), jehož výstup je spojen s dalším výstupem (X4 až X8), přičemž řídicí vstupy (rb r2, r3,..., r6) jsou spojeny s řídicími vstupy (χχ, κ2, κ3,..., κ8) těchto hradel (Ηχ, Η2, Η3,..., Η8), kde každý elementární .vstup (bq, 2χχ, 3χχ) jednotlivého řídicího vstupu (χχ) hradla (Ηχ) je spojen s jedním řídicím vstupem (r4, r3, r5) ze souboru řídicích vstupů (ri, r2, r3,..., r6) zapojení.
CS498475A 1975-07-15 1975-07-15 Zapojení pro uvolňování průchodu signálů CS201591B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS498475A CS201591B1 (cs) 1975-07-15 1975-07-15 Zapojení pro uvolňování průchodu signálů

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS498475A CS201591B1 (cs) 1975-07-15 1975-07-15 Zapojení pro uvolňování průchodu signálů

Publications (1)

Publication Number Publication Date
CS201591B1 true CS201591B1 (cs) 1980-11-28

Family

ID=5393795

Family Applications (1)

Application Number Title Priority Date Filing Date
CS498475A CS201591B1 (cs) 1975-07-15 1975-07-15 Zapojení pro uvolňování průchodu signálů

Country Status (1)

Country Link
CS (1) CS201591B1 (cs)

Similar Documents

Publication Publication Date Title
US3609569A (en) Logic system
IE32501L (en) Data transmission system
ES2058781T3 (es) Red de comunicaciones.
IE800831L (en) Digital communication networks
ES2177741T3 (es) Conmutador atm que utiliza una conmutacion sincrona por grupos de lineas.
DE69325067D1 (de) Optisches Übertragungsnetzwerk mit Schaltmatrix
US3032723A (en) High speed microwave switching networks
US3458240A (en) Function generator for producing the possible boolean functions of eta independent variables
BR9301362A (pt) Sistemas de emulacao de &#34;hardware&#34;
CS201591B1 (cs) Zapojení pro uvolňování průchodu signálů
SE7512841L (sv) Kopplingsfelt med fyrtradig genomkoppling och med flerstegs omvendningsgruppering
GB944736A (en) Improvements in or relating to communication circuit arrangements
CA2050083A1 (en) Switching network for an asynchronous time-division multiplex transmission system
JPS57109045A (en) Data transfer speed converting circuit
AU596735B2 (en) Differentiating logical circuit for asynchronous systems
FR2296967A1 (fr) Reseau logique de grande densite
JP2922561B2 (ja) スイッチ結合網
CS201592B1 (cs) Zapojení pro uvolňování průchodu signálů
GB1340268A (en) Tdm telecommunications exchange systems
SU1629909A1 (ru) Многофункциональный логический модуль
US4053793A (en) Modular logic circuit for performing different logic functions
KR970704322A (ko) 3단 스위칭 유닛
JPS55153188A (en) Memory unit
SU1608640A1 (ru) Ячейка коммутирующей сети
CS217551B1 (cs) Zapojení pro kombinované uvolňování průchodu signálů podle pořadí a času