CS200949B1 - Connection of circuits for compensation of the interfering phase changes - Google Patents

Connection of circuits for compensation of the interfering phase changes Download PDF

Info

Publication number
CS200949B1
CS200949B1 CS914578A CS914578A CS200949B1 CS 200949 B1 CS200949 B1 CS 200949B1 CS 914578 A CS914578 A CS 914578A CS 914578 A CS914578 A CS 914578A CS 200949 B1 CS200949 B1 CS 200949B1
Authority
CS
Czechoslovakia
Prior art keywords
time
input
output
decoder
correction
Prior art date
Application number
CS914578A
Other languages
Czech (cs)
Inventor
Oldrich Pekarek
Original Assignee
Oldrich Pekarek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oldrich Pekarek filed Critical Oldrich Pekarek
Priority to CS914578A priority Critical patent/CS200949B1/en
Publication of CS200949B1 publication Critical patent/CS200949B1/en

Links

Landscapes

  • Electric Clocks (AREA)

Description

Vynález ee týká zapojení obvodů pro kompenzaci rušivých fázových změn vznikajících vzájemným působením sousedních zmagnetovanýoh elementů magnetického nosiče.The invention relates to circuitry for compensating interference phase changes resulting from the interaction of adjacent magnetized elements of a magnetic carrier.

Tyto rušivá fázová změny ovlivňují nežádoucím způsobem růst chybovosti při dekódování dat zapsaných toohnikou fázového kódování. Zkreslení polohy fázových změn, která jsou nositelem infoxmaoe na magnetickém nosiči, vyvolaná vzájemnou interakcí sousedních zmagnetovanýoh elementů nosiče, je vedle kolísání rychlosti nosiče hlavní příčinou chybovosti všeoh dekódovacích zařízení pro systémy s fázovým kódováním. Tyto fázové poruchy tohoto typu nejsou však z hlediska svého výskytu úplně náhodná a pro jejich vznik platí jednoduchý známý algoritmus. Ha druhá straně však velikost fázová poruchy má charakter náhodná veličiny.These interfering phase changes undesirably affect the error rate increase when decoding data written by this phase coding. Distortion of the position of the phase changes carrying the infoxmaoe on the magnetic carrier caused by the interaction of adjacent magnetized carrier elements is the main cause of the error rate of all decoding devices for phase coding systems in addition to the carrier speed variation. However, these phase failures of this type are not entirely random in terms of their occurrence and a simple known algorithm applies to their occurrence. On the other hand, however, the magnitude of the phase failure has the character of a random variable.

Známá konstrukoe zařízení pro dekódování fázově kódovaného signálu řeší úspěšně ošetření dat zatíženýoh fázovou chybou tak, že ve větších a nákladnějších systémech jsou užívány korekční obvody na bázi fázových závěsů umožňujících provádět korekee sledovacího intervalu. Tento přístup je svým rozsahem poměrně málo adekvátní malým paměťovým systémům určeným k užití u minipočítačů, měřících ústředen apod·, kde podstatnou roli hraje výše pořizovacích nákladů.The known construction of a device for decoding a phase-coded signal successfully solves the phase error-loaded data by using phase-locked correction circuits in larger and more expensive systems to perform the tracking interval correction. This approach is relatively inadequate to small storage systems intended for use in minicomputers, data loggers, etc., where purchase costs play a significant role.

200 949200 949

200 040 . 2 Mnohé e těchto nevýhod odstraňuje zapojení pro kompenzaci rušivých fázovýoh změn podle vynálezu, jehož podstata spočívá v tom, že obsahuje dekodér času, zdroj signálu eoufázového chodu, zdroj impulsů významových změn, dekodér časových korekcí a zpožďovaoí obvod, přičemž počítaoí vstup přednaetavitelného čítače je napojen na výstup zdroje měrného kmitočtu, výstup zdroje impuleů významovýoh zmšn je napojen přes zpožďovací obvod na uvolňovací vstup přednaetavitelného čítače, na nulovaeí vstup klopného obvodu a na řídicí vstup bloku paměti, jehož datové vstupy jeou napojeny na příslušné výstupy časové informace dekodéru času· Nastavovaoí výstup dekodéru času je napojen na nastavovaoí vstup klopného obvodu, jehož výetup je napojen na vstup detekčního kanálu· Výstup signálu nastavení kladné korekce a výetup signálu nastavení záporné korekce bloku pamšti jsou napojeny na jim příslušné vstupy dekodéru korekcí, jehož výstupy jsou napojeny na jim odpovídající přednastavovaoí vstupy přednaetavitelného čítače, jehož výstupy jeou napojeny na jemu odpovídajíoí řídioí vstupy dekodéru času. Vstup blokování korekce dekodéru čapu Je napojen na výstup zdroJe signálu eoufázového ohodu.200 040. Many of these disadvantages are eliminated by the circuitry for compensating for disturbing phase changes according to the invention, which comprises a time decoder, an E-phase signal source, a significance change pulse source, a time correction decoder and a delay circuit, with a pre-reset counter counter input. to the output of the specific frequency source, the output of the impulse source is changed via the delay circuit to the release input of the preset counter, to the reset input of the flip-flop and to the control input of the memory block whose data inputs are connected to the relevant outputs The output of the positive correction setting signal and the output of the negative correction block setting signal are connected to their respective the inputs of the correction decoder, the outputs of which are connected to their respective presetting inputs of the presetting counter, the outputs of which are connected to the corresponding control inputs of the time decoder. Pin decoder correction input input Connected to the output of the ejection ejection signal.

Zapojení podle vynálezu nabízí funkšnš i ekonomicky přijatelné řešení kompenzace fázových poruch vzniklých vzájemnou interakcí zmagnetovanýoh elementů magnetlokého nosiče· Jeho výhodou je, že poměrně jednoduchými prostředky dosahuje plynulé korekce sledovacího intervalu v závislosti na okamžiku příchodu impulsu významové. změny v předcházejícím sledovacím intervalu· Stupen korekce je volitelný a nastavitelný.The connection according to the invention offers a functionally and economically acceptable solution for compensating the phase disturbances caused by the interaction of the magnetized magnet element elements by mutual interaction. Its advantage is that it achieves a smooth correction of the observation interval depending on the moment of the impulse arrival. changes in the previous viewing interval · The degree of correction is selectable and adjustable.

Příklad zapojení podle vynálezu je znázorněn na připojeném výkresu, kde na obr· 1 je blokové schéma zapojení, na obr· 1a až 2d jsou grafy časových průběhu sledovacího intervalu a na obr· 3 je graf rozdělení eledovaoího intervalu na eledovaol zóny·An example of a wiring according to the invention is shown in the accompanying drawing, in which FIG. 1 is a block diagram of the wiring, FIGS. 1a to 2d are graphs of the time interval of the monitoring interval and FIG.

Počítaoí vstup přednaetavitelného,čítače 1 je napojen na vstup zdroje 2 měrného kmitočtu, výetup zdroje X impuleů významovýoh změn jo napojen přes zpožďovací obvod X na uvolňovaoí vstup přednaetavitelného čítače £, na nulovaeí vstup klopného obvodu £ a na řídicí vstup bloku 9 paměti, jehož datové vstupy jeou napojeny na přísluěné výstupy časové informace dekodéru £ času, nastavovací výstup dekodéru £ času jo napojen na nastavovací vstup klopného obvodu £, jehož výstup je napojen na vstup detekčního kanálu £, výetup signálu nastavení kladné korekos a výstup signálu nastavení záporné korekoe bloku 2 pamětí jsou napojeny na jim příslušné vstupy dekodéru korekcí, jehož výstupy 10,1 až 10.n jeou napojeny na jim odpovídajíoí přednastavovaoí vstupy 4.1 až jjj| přednaetavitelného čítače 1, jehož výstupy 11.1 až 11.n .1sou napojeny na jim odpovídajíoí řídioí vstupy 2.1 až 2.m dekodéru £ času·The computer input of the presettable counter 1 is connected to the input of the specific frequency source 2, the output of the source X of the pulses of meaning changes is connected via the delay circuit X to the release input of the presettable counter 6, to reset the input of the flip-flop. the inputs are connected to the corresponding outputs of the time decoder časové, the output of the time decoder jo is connected to the setting input of the flip-flop,, the output of which is connected to the input of the detection channel čního. are connected to their respective inputs of the correction decoder, whose outputs 10.1 to 10.n are connected to their corresponding preset inputs 4.1 to jjj | of the pre-resetable counter 1, whose outputs 11.1 to 11.n .1 are connected to them corresponding to the control inputs 2.1 to 2.m of the time decoder 6;

Ba obr· 2a je příklad idealizovaného úseku fázově kódovaného signálu, kdo nositelem informace jsou výsnamové směny TC. jimž přechází podle potřeby pomooná změna ££· Polohy významovýoh změn VZ jsou časově ekvldlstantní· Ba obr· 2b Jo tentýž úsek fásově kódovaného signálu zakreslený s ohlod·* na vzájemnou interakci sousodníoh zmagnetovanýoh elementů aa magnetickém nosiči· Šipky saásorňují směr vychýlení jednotlivých změn vzhledem k idealizovanému průběhu·Fig. 2a is an example of an idealized section of the phase-coded signal who carries the information shift TC. · The position of the significance changes VZ are time equilibrium · Ba fig · 2b Yeah the same phase of the coded signal plotted with ghosting * * on mutual interaction of the co-magnetized elements and the magnetic carrier · Arrows indicate the direction of deviation of individual changes with respect to idealized course ·

200 9 4 t200 9 4 t

- 3 Na ob r. 2c je zakreslen průběh sledovacího Intervalu W bez zavedení automatické korekce, na obr. 2d je zakreslen průběh sledovaného intervalu W po zavedení automatické korekce podle vynálezu a na obr* 3 jo časové rozdělení sledovacího intervalu na sledovací zóny H,N,L tak jak je uskutečněno pomocí dekodéru 2 času.Fig. 2c shows the trace of the monitoring interval W without the introduction of automatic correction, Fig. 2d shows the trace of the monitoring interval W after the introduction of the automatic correction according to the invention and Fig. , L as implemented by the time decoder 2.

Zapojení podle vynálezu pracuje tak, že kondenzuje fázovou poruchu vzniklou vzájem nou Interakcí zmagnetováných sousedních elementů na magnetickém nosiči. Zapojení podle vynálezu řídí zpoždění dalšího sledovacího intervalu na základě polohy předcházejíoí významově fázové změny v předcházejícím sledovacím intervalu. Algoritmus, podle kterého zařízení pracuje, je tento: objeví-li se významová změna v sledovacím intervalu v předstihu, je nutno prodloužit zpoždění generace sledovacího intervalu následujícího. Obdobně, objeví-li se fázová významová změna opožděně v daném sledovacím intervalu, je nutno zkrátit zpoždění generace sledovacího intervalu následujícího. V zapojení podle obr. 1 přichází na počítači vstup přednastavitelného čítače 1. měrný kmitočet, který slouží k tvorbě potřebných časových intervalů a signálů k vytváření sledovacího intervalu. čítač sám je přednastavitelný. Na výstupu dekodéru 2 času jsou pak k dispozici· na nastavovacím výstupu Impuls počátku sledovacího intervalu a na výstupech časové informace tři na sebe navazující časově definované signály rozdělující sledovací interval do tří zón podle obr. 3. Významová změna přichází ve formě Impulsu na řídicí vstup bloku J paměti a zapíše do ní signál výstupů časové informace dekodéru £ času. Je tedy zapsána buď kombinace odpovídající ζόηδ H sledovacího intervalu, nebo zóně N sledová- , čího intervalu, nebo zóně L sledovacího intervalu, přičemž velikost těohto zón je volitelná· Po zápisu do bloku J paměti přichází impuls významové změny s nutným provozním zpožďěním daný zpožďovacím obvodem J na uvolňovací vstup přednastavitelného čítače £. Tento čítač počne znovu počítat od stavu, který je dán jeho přednastavením, které je vedle volby velikosti zón druhým volitelným prvkem. Smysl přednastavení přednastavitelného čítače £ je dán kombinací zapsanou do bloku J pamětí. Zvolíme-li například, že časová korekce bude ZSt n, pak kombinaci v bloku J paměti pro zónu H bude odpovídat nastavení -n, zóně N nastavení O a zóně Ji nastavení +n, kde n je počet period měrného kmitočtu. Prakticky to znamená, že v případě příchodu impulsu významové změny v dobš sledovací zóny H bude čítač čítat o n měrných period déle, než otevře nový sledovací interval. Obdobně tomu bude v případě zóny i, kdy čítač bude Čítat o n pe riod kratší dobu, než otevře nový sledovací interval.V případě £ zóny pracuje přednastavitelný čítač £ bez přednastavení. Signál soufázového chodu z výstupu zdroje 8 soufázového chodu blokuje funkoi dekodéru 2 času, pokud nedojde k doznění okrajových fázových změn na počátku preambule fázově kódovaného bloku dat a je generován obvody mimo toto zapojení. Po dobu blokování funkce dekodéru 2 času, je vyřazeno rozdělení sledovacího intervalu na sledovaoí zóny a přednastavení přednastavitelného čítače £ je rov ·'· no O. Signál sledovacího intervalu je odebírán z bistabilního klopného obvodu £, kterýThe circuitry according to the invention works by condensing the phase failure caused by the interaction of the magnetized adjacent elements on a magnetic carrier. The circuitry of the invention controls the delay of the next tracking interval based on the position preceding the phase change in meaning in the preceding tracking interval. The algorithm according to which the device works is as follows: if a significant change occurs in the observation interval in advance, it is necessary to extend the delay of the generation of the following observation interval. Similarly, if a phase meaning change occurs late in a given monitoring interval, it is necessary to shorten the generation delay of the following monitoring interval. In the circuit according to FIG. 1, the input of the preset counter 1 is the input of the specific frequency, which serves to generate the necessary time intervals and signals to create the observation interval. the counter itself is preset. On the output of the time decoder 2 there are then available at the setting output Impulse of the beginning of the monitoring interval and at the outputs of the time information three consecutive time-defined signals dividing the monitoring interval into three zones according to Fig. It stores the time signal of the time decoder 6 in it. Thus, either a combination corresponding to Hόηδ H of the observation interval, or zone N of the observation interval, or zone L of the observation interval is written, the size of these zones being selectable. J to the pre-set counter input. This counter starts counting again from the state given by its preset, which is the second optional element in addition to the zone size selection. The purpose of presetting the preset counter 6 is given by the combination written in the memory block J. For example, if the time correction is ZSt n, then the combination in the memory block J for zone H will correspond to the setting -n, zone N setting O and zone Ji setting + n, where n is the number of specific frequency periods. Practically, this means that in the event of a pulse of meaning change in the time of observation zone H, the counter will count for n specific periods longer than it opens a new observation interval. The same will be the case for zone i, when the counter counts for some time less than opening a new watch interval. In the zone £, the preset counter £ works without presetting. The in-phase signal from the output of the in-phase source 8 blocks the time decoder 2's funcoi unless edge phase changes occur at the beginning of the preamble of the phase-coded block of data and circuits are generated outside this circuit. While blocking the function of the time decoder 2, the monitoring interval is not divided into the monitoring zones and the presetting of the preset counter is equal to 0.

200 949200 949

- 4 je naetaven impulsem počátku sledovacího intervalu a nulován dalším impulsem přiohásojíj oí významové změny» Tento signál sledovaoího intervalu slouží pak v dalšíoh obrodách detekoo fázově kódovaného signálu k výběru významových a potlačení pomocných změn. Tyto obvody nejsou součástí tohoto zapojení.- 4 is set by the impulse of the beginning of the observation interval and zeroed by another impulse during the change of meaning change. This signal of the observation interval serves in the further revival of the detecting phase coded signal to select meaning and suppress auxiliary changes. These circuits are not part of this wiring.

Zapojení podle vyšálenu je možno s výhodou použít k ošetření dat v okrajových oblastech sledovaoího intervalu při detekci fáaevě kódovaného signálu. Najde uplatnění zvláště u jednodušších paměťových systémů určených pro počítače nižších cenových kategorií·The circuitry according to the invention can advantageously be used to treat data in the peripheral areas of the viewing interval when detecting a faulty coded signal. It can be used especially for simpler storage systems designed for computers of lower price categories ·

Claims (1)

PŘEDMĚT 7 ϊIí1Ϊ Z DSUBJECT 7 ϊIí1Ϊ Z D ♦.♦. Zapojení obrodů pro kompenzaci rullvýoh fásevýek ml* veaifcajíeíoh vzájemným působením sousedních zmagnetovanýoh eleewrtů sagaetiefcáh® nosiče, obsahující zdroj měrného kmitočtu, přednastavitelný čítač, Mek pamětí a bistabilaí «brod, vyznačený tím, že obsahuje dálo dekodér (2) času, adroj (8) signálu seofásováho -obědu, zdroj (7) impulsů významovýoh směn, dekodér (W časových kerefcoí a zpožďovací obrod (5), přičemž péčí tací vstup přednasteritelwtto Sítaie (1) je napojen ne vstup edroje (6) měrného kmitočtu, výstup sdreje (7) inpulwů výanaaovýoh aměa je napojen přee zpožďovací obrod (5) na uvolňovací vstup přednastavltelnébe čfbaže (1), na nulovací vstup klopného obvodu (4) a na řídloí vstup bloku (3) panští, jehož datová vetupy jsou nepojeny na příslušné výstupy časové informaoo dekodéru (2) času, nastavovací výstup dekodéru (2) času je napojen na nastavovací vstup klopného obvodu (4), jehož výstup je napojen na vstup detekčního kanálu a výstup signálu nastavení kladné korekce a výstup signálu nastavení záporné korekce bloku (3) pamětí Jsou napojeny na jim příslušné vstupy dekodéru (10) korekcí, jehož výstupy (10,1 až 10. a} jevu napo jeny sa jim odpoví dající přednastavovaoí vstupy (1.1 až 1.a) přodnastavitelného čítače (1), jehož výstupy 11.1 až 11.n) jsou napojeny na jemu odpovídající řídicí vstupy(2.1 až 2»n) dekodéru (2) času, vstup blokování korekce dekodéru (2) času je napojen na výetup zdroje (8) signálu soufázového chodu.The circuitry for compensating for the rhythms of the pulses is associated with adjacent magnetized electromagnets of a carrier containing a specific frequency source, a preset counter, a Mek of memory and a bistable (for example, a time signal) (2) sephase lunch, semantic shifting source (7), decoder (W time cores and delay time) (5), wherein the care input of the pre-master network (1) is connected to the input of the specific frequency source (6), inpulw output (7) the output circuit is connected via a delay delay (5) to the pre-set release input (1), to the flip-flop reset (4) and to the master input of the block (3), whose data inputs are not connected to the corresponding decoder time information outputs (2) ) of the time, the setting output of the time decoder (2) is connected to the setting input of the flip-flop ( 4), the output of which is connected to the input of the detection channel and the output of the positive correction adjustment signal and the output of the negative correction adjustment signal (3) of the memories. The respective inputs of the correction decoder (10) are connected to them. } phenomena connected to their corresponding preset inputs (1.1 to 1.a) of the preset counter (1), whose outputs 11.1 to 11.n) are connected to its corresponding control inputs (2.1 to 2 »n) of the time decoder (2) , the input of the time decoder correction lock (2) is connected to the output of the coincident signal source (8).
CS914578A 1978-12-29 1978-12-29 Connection of circuits for compensation of the interfering phase changes CS200949B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS914578A CS200949B1 (en) 1978-12-29 1978-12-29 Connection of circuits for compensation of the interfering phase changes

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS914578A CS200949B1 (en) 1978-12-29 1978-12-29 Connection of circuits for compensation of the interfering phase changes

Publications (1)

Publication Number Publication Date
CS200949B1 true CS200949B1 (en) 1980-10-31

Family

ID=5442731

Family Applications (1)

Application Number Title Priority Date Filing Date
CS914578A CS200949B1 (en) 1978-12-29 1978-12-29 Connection of circuits for compensation of the interfering phase changes

Country Status (1)

Country Link
CS (1) CS200949B1 (en)

Similar Documents

Publication Publication Date Title
US2978680A (en) Precession storage delay circuit
US2961535A (en) Automatic delay compensation
GB1267582A (en) Digital electronic data processing systems
GB1487570A (en) Digital data compensation system
FR2189796B1 (en)
JP2695535B2 (en) Timer input control circuit and counter control circuit
GB867009A (en) Improvements in or relating to data insertion equipment
US3172091A (en) Digital tachometer
CS200949B1 (en) Connection of circuits for compensation of the interfering phase changes
US4789959A (en) Delay circuit for a real time clock
US3597593A (en) Data conversion apparatus
CA1057849A (en) Data read-write apparatus for a magnetic recording medium
US3665424A (en) Buffer store with a control circuit for each stage
GB1282358A (en) Improvements in magnetic tape read out signal processing systems
US3508204A (en) Recirculating data storage system
GB1103110A (en) Electrical apparatus
GB1451202A (en) Apparatus for detect phase encoded data being read from a data storage subsystem
SU365733A1 (en) ALL-UNION} PATENT-];: cj ^! R- ^ cd 1
GB856166A (en) Digital computers
USRE27812E (en) High density storage anx retrieval system
GB1228688A (en)
SU1305635A1 (en) Device for controlling generation of data arrays
SU1483449A1 (en) Number sorting unit
SU1674063A1 (en) Device for programmed control
JPS5454011A (en) Magnetic memory control device