CS200903B1 - Zapojení pro zpracování jednopovelových údajů - Google Patents
Zapojení pro zpracování jednopovelových údajů Download PDFInfo
- Publication number
- CS200903B1 CS200903B1 CS657678A CS657678A CS200903B1 CS 200903 B1 CS200903 B1 CS 200903B1 CS 657678 A CS657678 A CS 657678A CS 657678 A CS657678 A CS 657678A CS 200903 B1 CS200903 B1 CS 200903B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- group
- output
- circuit
- memory
- Prior art date
Links
- 230000015654 memory Effects 0.000 claims description 31
- 230000006870 function Effects 0.000 description 6
- 238000013500 data storage Methods 0.000 description 2
- 230000035897 transcription Effects 0.000 description 2
- 238000013518 transcription Methods 0.000 description 2
- 230000000052 comparative effect Effects 0.000 description 1
- 125000004122 cyclic group Chemical group 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
Landscapes
- Input From Keyboards Or The Like (AREA)
Description
Vynález se týká zapojení pro zpracování jednopovelových údajů s vyovláním sekvenční funkce systémem sekvenčního uložení a výběru s prvotními povely od tlačítkové volby.
Jsou známa logická zapojení pro uložení daj posledně zvolené adresní funkce a pro výběr dat nově zvolené adresní funkce vyvolané tlačítkovou volbou. Tato zapojení jsou sestavena ze skupiny tlačítek elektronicky vzájemně vybavovacích a z logického obvodu, za kterého se těmito tlačítky vyvolává žádaná adresa. Dále zapojení obsahuje dvě tlačítka a další dva logické obvody, kterými se určuje jedna z funkcí,ato buď výběr dat nebo uložení dat zvolené adresy. Nevýhodou těchto zapojení je, že vyžadují dvě kompletní nezávislá logická zapojení, a to jedno pro výběr dat a jedno pro uložení dat. Další zapojení, která se používají, využívají cyklického oběhu vstupních veličin. Nevýhodné je, že musí být vybavena čítačem adres, kodérem a složitým řadičem, oož snižuje spolehlivost zapojení.
Tyto nedostatky odstraňuje zapojení pro zpracování jednopovelových údajů sestávající ze sčítacího obvodu, první paměti, druhé paměti, hradlovacího obvodu, porovnávajícího obvodu a řadiče, podle vynálezu, jehož podstata spočívá v tom, že první přepisovací výstup řadiče je spojen s přepisovacím vstupem první paměti. Řadič je dále opatřen časovacím vstupem, skupinovým vstupem a skupinovým výstupem. Skupinový vstup první pamě200 903
200 903 - 2 ti je epojen s vnějším skupinovým vstupem a se skupinovým vstupem sěítacího obvodu· Výstup sčítaoího obvodu je spojen se startovacím vstupem řadiěe· Druhý přepisovací výstup řadiče je spojen s přepisovacím vstupem druhé paměti. Přímý skupinový vstup druhé paměti je spojen s přímým skupinovým výstupem první paměti. Inversní skupinový výetup je spojen s druhým skupinovým vstupem porovnávacího obvodu. První skupinový vstup porovnávacího obvodu je spojen se skupinovým výstupem druhé paměti a se skupinovým vstupem hradlovaciho obvodu, který je opatřen skupinovým výstupem, Hradlovaci vstup hradlovacího obvodu je spojen s prvním hradlovacim výstupem řadiče. Druhý hradlovaoí výstup řadiče je spojen a hradlovacim vetupem porovnávaoího obvodu, který je opatřen skupinovým výstupem.
Výhodou vynálezu je, že obsahuje jenom jednu sadu tlačítek určujících adresy. Obsahuje jediný logický obvod. Při změně adresy, která se provádí stisknutím tlačítka, dojde automatioky k vložení dat předchozí zvolené adresy a k vybrání dat nově zvolené adresy. Tímto uspořádáním se odstraní jak čítač adres, tak kodér se složitým řadičem.
Podstatně se zjednodušší funkce obsluhy, která se redukuje jen na stisknutí tlačítka adresy. Zapojení je přitom spolehlivé, obvodově jednoduché a levné.
Příklad uspořádání podle vynálezu je schematicky znázorněn na připojeném výkrese.
První přepisovací výstup 25 řadiče 6. je spojen s přepisovacím vstupem 11 první paměti 2, Řadič £ se skládá z JK klopných obvodů zapojených jako posuvný register a z hradel. Řadič 6, je dále opatřen časovacím vstupem 29« skupinovým vstupem 30 a skupinovým výstupem gg. Skupinový vstup 8 první paměti- 2 je spojen s vnějším skupinovým vstupem g zapojení a se skupinovým vstupem 22 sčítaoího obvodu g, První paměť 2 se skládá z úrovňových klopných obvodů. Sčítací obvod g je postaven z hradel. Výetup 23 Sčítaoího obvodu g je spojen se startovacím vstupem 24 řadiče 6, Druhý přepisovací výstup 26 řadiče 6 je spojen s přepisovacím vstupem 14 druhé paměti g. Druhá paměť g je sestavena z úrovňových sklopných obvodů. Přímý skupinový vstup 12 druhé paměti g je spojen e přímým skupinovým výstupem 10 první paměti 2» Inversní skupinový výetup g první paměti 2 je spojen a druhým skupinovým vstupem 16 porovnávacího obvodu g. Porovnávací obvod g je sestaven z hradel. První skupinový vstup 15 porovnávaoího obvodu g je spojen se skupinovým výstupem Jg druhé paměti g a se skupinovým vstupem 21 hradlovaciho obvodu g, který je opatřen skupinovým výstupem gg, Hradlovaci vstup 20 hradlovaciho obvodu g je spojen s prvním hradlovacim výstupem 27 řadiče 6. Druhý hradlovaoí výstup 28 řadiče 6, je spojen s hradlovacim vstupem 18 porovnávacího obvodu g, který je opatřen skupinovým výstupem 12·
Zapojení pro zpracování jednopovelových údajů ukládá data posledně zvolené adresní funkce a vybírá data nově zvolené adresní funkce. Nová adresa se volí stisknutím jednoho ze sady tlačítek, která nejsou na výkrese znázorněna* Údaj o adrese přichází do zapojení přes jeho vnější skupinový vstup g. Odtud přichází na skupinový vstup 22 sčítaciho obvodu g a na skupinový vstup 8 první paměti 2. První paměť 2 svým přímým skupi3
200 903 novým výstupem 10 stále sleduje stav na svém skupinovém vstupu 8» V okamžiku, kdy dojde ke změně stavu na skupinovém vstupu 8 první paměti 2, dojde také ke změně stavu na výstupu 23 sčítacího obvodu £. Touto změnou přes startovací vstup 24 řadiče 6 se řadič 6 spustí a generuje postupně signály na všech svých výstupech 25.26.27.28.31« Nejdříve vygeneruje signál na svém prvém přepisovacím výstupu 25. Tímto signálem se zablokuje přepis do první paměti 2. To znamená, že do první paměti 2 se přepíše a zůstane zapamatován nový změněný stav signálů vnějšího skupinového vstupu 2· Dále vygeneruje řadič 6 pulsní signál na prvním hradlovacím výstupu 27. Tímto signálem odhradluje starý stav uložený v druhé paměti J před změnou adresy a signál o tomto stavu přechází ze skupinového výstupu 13 druhé paměti £ přes skupinový vstup 21 hradlovacího obvodu £ na jeho skupinový výstup 19« Dále řadiě 6 vygeneruje pulsní signál na svém druhém hradlovacím výstupu 28. Tímto pulsním signálem se přes vstup 18 porovnávacího obvodu £ odhradluje signál o neshodě na skupinový výstup 17 porovnávacího obvodu £. Porovnávací obvod £ porovnává stav obsahu první paměti 2 a druhé paměti £. Potom řadič & vygeneruje pulsní signál na svém druhém přepisovacím výstupu 26. Tímto signálem se přepíše obsah první paměti 2, to je nový změněný stav, do druhé paměti £. Dále řadič 6 opět vygeneruje pulsní signál na svém prvním hradlovacím výstupu 27. Tímto signálem se odhradluje na skupinový výstup 19 hradlovacího obvodu £ nový obsah druhé paměti J. Poté řadič 6 odblokuje signálem na svém prvním přepisovacím výstupu £ přepis do první paměti 2 a čeká na nový startovací povel, který se objeví na startovacím vstupu 24 řadiče 6 po další nové změně stavu signálů na vnějším skupinovém vstupu 2 zapojení.
Zapojení podle vynálezu se využije při číslicovém řízení obráběcích strojů.
Claims (1)
- PŘEDMĚT VYNÁLEZU , Zapojení pro zpracování jednopovelových údajů, sestávající ze sčítacího obvodu, dvou pamětí, hradlovacího obvodu, porovnávacího obvodu a řadiče, vyznačující se tím, že první přepisovací výstup (25) řadiče (6), jenž je opatřen oasovacím vstupem (29)’, skupinovým vstupem (30) a skupinovým výstupem (31) je spojen s přepisovacím vstupem (11) první paměti (2), jejíž skupinový vstup (8) je spojen s vnějším skupinovým vstupem (7) zapojení a se skupinovým vstupem (22) sčítacího obvodu (1), jehož výstup (23) je spojen se startovacím vstupem (24) řadiče (6), jehož druhý přepisovací výstup (26) je spojen s přepisovacím vstupem (14) druhé paměti (3), jejíž přímý skupinový vstup (12) je spo jen s přímým skupinovým výstupem (10) první paměti (2), jejíž inversní skupinový výstup (9) je spojen s druhým skupinovým vstupem (16) porovnávacího obvodu (5), jehož první skupinový vstup (15) je spojen se skupinovým výstupem (13) druhé paměti (3) a se skupinovým vstupem (21) hradlovacího obvodu (4) opatřeného skupinovým výstupem (19) a hradlovací vstup (20) hradlovacího obvodu (4) je spojen s prvním hradlovacím výstupem (27) řadiče (6), jehož druhý hradlovací výstup (28) je spojen s hradlovacím vstupem (18) porovnávacího obvodu (5) opatřeného skupinovým výstupem (17).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS657678A CS200903B1 (cs) | 1978-10-10 | 1978-10-10 | Zapojení pro zpracování jednopovelových údajů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS657678A CS200903B1 (cs) | 1978-10-10 | 1978-10-10 | Zapojení pro zpracování jednopovelových údajů |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS200903B1 true CS200903B1 (cs) | 1980-10-31 |
Family
ID=5413156
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS657678A CS200903B1 (cs) | 1978-10-10 | 1978-10-10 | Zapojení pro zpracování jednopovelových údajů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS200903B1 (cs) |
-
1978
- 1978-10-10 CS CS657678A patent/CS200903B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2755580B2 (ja) | デジタルデータ処理システム | |
| US4219875A (en) | Digital event input circuit for a computer based process control system | |
| US4271480A (en) | Apparatus enabling the transfer of data blocks of variable lengths between two memory interfaces of different widths | |
| JP3309361B2 (ja) | 高速カウンター回路 | |
| CS200903B1 (cs) | Zapojení pro zpracování jednopovelových údajů | |
| US3753237A (en) | Electronic structure for and method of random tool selection | |
| JPS603771A (ja) | プログラマブルコントロ−ラのインタ−フエ−ス回路 | |
| US4188617A (en) | System for converting analog signals to multiplexed digital data | |
| US5155826A (en) | Memory paging method and apparatus | |
| KR900003742A (ko) | 마이크로제어기를 이용한 다목적 제어시스템 | |
| JPS6230462B2 (cs) | ||
| JPS6135580B2 (cs) | ||
| Barrett | Arduino platforms | |
| GB1237600A (en) | Storage arrangements for injection moulding machines | |
| JPS6152486B2 (cs) | ||
| RU2106676C1 (ru) | Устройство для программного логического управления электроприводами, электронными ключами и сигнализацией | |
| US5630108A (en) | Frequency independent PCMCIA control signal timing | |
| RU2117978C1 (ru) | Программируемое устройство для логического управления электроприводами и сигнализацией | |
| US4866662A (en) | Memory connected state detecting circuit | |
| SU1756894A1 (ru) | Устройство дл контрол цифровых узлов | |
| US4458332A (en) | Method of executing an address-jump command in a stored-program sequential-control system for processing machines, and in particular for industrial sewing machines, and sequential-control circuitry for the practice of the method | |
| SU758162A1 (ru) | Устройство управления комплексной системой 1 | |
| SU1177819A1 (ru) | Устройство дл ввода-вывода информации | |
| JP2648003B2 (ja) | タイマカウンタ | |
| HK9596A (en) | Serial data interface |