CS197433B1 - Určující blok pro řídící procesory - Google Patents
Určující blok pro řídící procesory Download PDFInfo
- Publication number
- CS197433B1 CS197433B1 CS814275A CS814275A CS197433B1 CS 197433 B1 CS197433 B1 CS 197433B1 CS 814275 A CS814275 A CS 814275A CS 814275 A CS814275 A CS 814275A CS 197433 B1 CS197433 B1 CS 197433B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- output
- input
- inputs
- selection logic
- block
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
Vynález řeší určující blok pro řídicí procesory, který obsahuje výběrové logické členy, součtový člen a výstupní součtový člen, je vhodný pro věeohny binární automatiky, které musí umožňovat kromě své řídicí funkce provoz automatiky jako trenažéru pro obsluhu zařízení a které musí umožňovat ruční výběr určeného cílového- stavu řídicího procesoru.
Řešení příslušných částí podobných automatických zařízení je v současné době podmíněno charakterem koncepčního řešení automatik* Obdobné určující logické bloky zajišťují určení cílového stavu řídicího pochodu, ale svou vnitřní strukturou neumožňují takovou činnost zařízení, která by dovolovala výběr určeného stavu i v provozních stavech, kdy je možný provoz automatiky pouze v omezeném rozsahu. Dále neumožňují provoz v těch stavech, kdy je nutný ruční zásah do automatického řízení se zajištěním funkce zařízení ve všech fázích technologického procesu.
Uvedené nedostatky do značné míry odstraňuje určující blok pro řídicí procesory podle vynálezu, jehož podstata spočívá v tom, že s výjimkou konečného výběrového logického členu je u všeoh ostatních výběrových logických členů ovládací vstup připojen na přívod ovládacího signálu. Ovládací vstup konečného výběrového logického členu je napojen na výstup vstupního součtového členu, jehož vstup je připojen na výstup součtového členu. Blokovací paměťový výstup každého výběrového logického členu je připojen na některý z množiny blokovacích paměťových vstupů ostatních výběrových logických členů. Aktivační výstup každého výběrového logického členu je připojen na jeden z množiny vstupů součtového členu.
197 433
197 433
U všech výběrových logických členů jsou vždy paralelně propojeny všechny vnější podmiňovací vstupy, všechny pulsační vstupy a všechny vnější kvitovaoí vstupy·
Určující blok podle vynálezu umožňuje svým vnitřním členěním, skladbou výběrových logických členů a návaznostmi na další bloky řídicího procesoru výběr určeného stavu zařízení ve všech fázích teohnologiokého prooesu· Dále umožňuje automatickou volbu cílového stavu a blokovací funkci výběru určeného stavu při nesprávné ruční volbě.
Na přiloženém výkrese je schematicky znázorněn příklad uspořádání určujloího bloku podle vynálezu.
Určující blok se skládá z množiny výběrových logických členů Α» £ až N, součtového členu £ a vstupního součtového členu Z. Jednotlivé výběrové logické členy A. £ až N, součtový člen £ a vstupní součtový člen £ jsou vnějšími návaznostmi připojeny na další bloky řídicího procesoru. Množina prvních vnějšíoh krokovaeich vstupů £lfi, 21b a 21n každého výběrového logického členu A* £ až £ je určena pro přívod signálů z krokovaoíoh jednotek krokovaoího bloku řídicího procesoru. Množina druhých vnějšíoh krokovaoíoh vstupů 41a. 41b až 41n každého výběrového logického členu A, £ až £ je určena pro přívod dalšíoh signálů z krokovaoího bloku, které slouží pro signalizaci určeného stavu. Příslušný signál je pak do ovládaoí dozorny vyveden vnějším signalizačním výstupem 44. Každý výběrový logický člen A· £ až N obsahuje vnější pulsační vstup 43. sloužíoí pro přívod kmitavého signálu z centrálního zdroje. Vnější podmiňovací vstup 32 je určen pro přívod signálu z operačního bloku. Vhějším blokovaoím výstupem 53 je do operačního bloku vyveden signál pro automatické zastavení dalšího průběhu najíždění. Vnější uvolňovací vstup 61 slouží pro přívod signálu z krokovaoího bloku a vnější zábranový výstup ££ slouží pro vyvedení signálu do krokovaoího bloku. S výjimkou konečného výběrového logiokého členu £ je u všeoh ostatníoh výběrovýoh logických členů £* £ až M ovládací vstup 11 připojen na přívod ovládacího signálu z ovládaoí dozorny. U konečného výběrového logiokého členu £ je ovládaoí vstup 11 napojen na výstup Z3 vstupního součtového členu £ na jehož konečný vnější ovládaoí vstup Z1 je přiveden signál z ovládaoí dozorny. Kromě vnějšíoh návazností jsou jednotlivé členy uvnitř určujíoího bloku propojeny vnitřními přenosovými oestami. Blokovací paměťový výstup 14· každého výběrového logického členu Α» £ až £ je vždy připojen na některý z množiny blokovaoíoh paměťových vstupů 22a. 22b až 22q ostatníoh výběrových logických členů £» £ až £· Aktivační výstup 35 každého výběrového logiokého členu A, £ až N je připojen na jeden z množiny vstupů Qa. Qb až On součtového členu £· Jeho výstup Qz je napojen na vstup Z2 vstupního součtového členu £.
Slxfnost určujícího bloku je především dána činností jeho jednotlivýoh výběrovýoh logiokýoh členů A* £ až £. Neaktivování jednotlivých paměťových členů v příslušném výběrovém logiokém členu A* £ až £ se provádí prostřednictvím ovládacího vetupu 11. blokovaoím paměťovým výstupem 14 se smaže paměťový člen dříve předvoleného výběrového logiokého členu A* £ až £· Příslušný výběrový logioký člen A* £ až £ svým vnějším zábranovým výstupem 63 zajišťuje blokování následujícího kroku po určeném cíli najíždění v krokovacím bloku. Po příchodu signálu z cílového kroku určeného stavu se vnějším blokovaoím výstupem ££ zastaví postup najíždění a je možno dále jej uvolnit prostřednictvím vnějšího kvizováoího vstupu 51
197 433 signálem z operačního bloku· Aktivní signály na blokovacím paměťovém výstupu 14 se objevují pouze tehdy, kdy je možno provést předvolbu vyššího cílového úseku v postupu najíždění, kdy paměťový člen příslušného výběrového logického členu Α» Β až N neaktivuje a současně zruší dříve předvolený úsek· Při nesprávné ruční volbě, například při pokusu o předvolení cílového stavu, který byl již splněn, aktivační člen příslušného výběrového logického členu A, g až N nezruší dříve předvolený úsek a rovněž součtový člen tohoto výběrového logiokého členu A, 2 až £ zablokuje neaktivování jeho paměťového členu· Pokud není předvolen žádný dílčí cíl najíždění, navolí se automaticky prostřednictvím součtového členu £ a vstupního součtového členu Z konečný cílový stav neaktivováním konečného výběrového logického členu S·
Možnost použití určujíoího bloku podle vynálezu je u všeoh binárníoh automatik se složitější vnitřní strukturou, kde je nutno zajistit bezpečnou předvolbu dílčího oíle řídicího procesu během provozu automatiky.
Claims (1)
- Určující blok pro řídicí procesory obsahující výběrové logické členy, součtový člen a výstupní součtový člen, vyznačený tím, že s výjimkou konečného výběrového logického členu (N) je u všeoh ostatních výběrovýoh logických členů (A, B až N-1) ovládací vstup (11) připojen na přívod ovládacího signálu, zatímoo ovládaoí vstup (11) konečného výběrového logiokého členu (N) je napojen na výstup (Z3) vstupního součtového členu (Z), jehož vstup (Z2) je připojen na výstup (Qz) součtového členu (Q), přičemž dále blokovací paměťový výstup (14) každého výběrového logiokého členu (A, B až N) je připojen na některý z množiny blokovaoíoh paměťovýoh vstupů (22a, 22b až 22n) ostatních výběrových logických členů (A, B až N) a dále aktivační výstup (35) každého výběrového logického členu (A, B až N) je připojen na jeden z množiny vstupů (Qa, Qb až Qn) součtového členu (Q), přičemž dále u všeoh výběrových logických členů (A, B až N) jsou vždy paralelně propojeny všeohny vnější podmlnovací vstupy (32), všechny vnější pulsační vstupy (43) a vňechny vnější kvitovaeí vstupy (51).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS814275A CS197433B1 (cs) | 1975-12-02 | 1975-12-02 | Určující blok pro řídící procesory |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS814275A CS197433B1 (cs) | 1975-12-02 | 1975-12-02 | Určující blok pro řídící procesory |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS197433B1 true CS197433B1 (cs) | 1980-05-30 |
Family
ID=5431594
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS814275A CS197433B1 (cs) | 1975-12-02 | 1975-12-02 | Určující blok pro řídící procesory |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS197433B1 (cs) |
-
1975
- 1975-12-02 CS CS814275A patent/CS197433B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4858102A (en) | Distributed logic control system and method | |
| US4321687A (en) | Timing pulse generation | |
| US4068179A (en) | Electronic cycle-select switching system | |
| SE8305520L (sv) | Sett att programmera en manipulator | |
| ES436720A1 (es) | Perfeccionamientos en controladores de secuencia modificablepor programa. | |
| KR890015097A (ko) | 다중화 제어시스템 | |
| CS197433B1 (cs) | Určující blok pro řídící procesory | |
| US3932845A (en) | Specialized digital computer with divided memory and arithmetic units | |
| GB1079385A (en) | Glass forming machine with automatic control system | |
| CS196575B1 (cs) | Zapoj^pí pro předvolbu úseku krokovací sekvence, zejména pro určující blok řídicích procesorů | |
| JPS5713567A (en) | Multiprocessor system | |
| CS195845B1 (cs) | Krokovací jednotka, zejména pro krokovací blok řídicích procesorů | |
| US3784971A (en) | Digital system for controlling traffic signals | |
| CS195846B1 (cs) | Krokovací blok pro řídicí procesory | |
| ES415010A1 (es) | Una disposicion para indicar ejecucion anormal de programa en un computador de control de tratamiento que funciona en tiempo real en diferentes niveles de prioridad. | |
| US3275810A (en) | Self-testing means for computer control signal attenuating devices | |
| SU911464A1 (ru) | Устройство дл управлени робототехнологическим комплексом | |
| SU809064A2 (ru) | Устройство дл управлени и контрол СиСТЕМ СМАзКи | |
| SU1027703A1 (ru) | Устройство дл дозировани | |
| US3077939A (en) | Program control system and apparatus | |
| SU708303A1 (ru) | Устройство дл программного управлени | |
| US2879842A (en) | Time pattern controller | |
| SU911466A1 (ru) | Устройство дл программного управлени | |
| SU491971A1 (ru) | Устройство дл дистанционного управлени и контрол | |
| CS199476B1 (cs) | Zařízení k řízení operací na brousících a leštících strojích pro výrobu bižuterních kamenu |