CN220935163U - 一种时钟产生电路及电子系统 - Google Patents
一种时钟产生电路及电子系统 Download PDFInfo
- Publication number
- CN220935163U CN220935163U CN202322437126.2U CN202322437126U CN220935163U CN 220935163 U CN220935163 U CN 220935163U CN 202322437126 U CN202322437126 U CN 202322437126U CN 220935163 U CN220935163 U CN 220935163U
- Authority
- CN
- China
- Prior art keywords
- frequency
- phase
- locked loop
- input end
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000013078 crystal Substances 0.000 claims abstract description 29
- 238000010586 diagram Methods 0.000 description 26
- 230000010355 oscillation Effects 0.000 description 14
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本实用新型提供了一种时钟产生电路及电子系统,涉及电路设计领域,包括:锁相环电路以及第一分频模块;锁相环电路的输入端用于连接预设晶振,锁相环电路的输出端连接第一分频模块的输入端,第一分频模块的至少两个输出端分别用于输出至少两个不同频率的第一时钟信号。本申请通过一个锁相环电路以及分频模块,根据所需输出的时钟信号,改变预设晶振的输入信号,保证了输入时钟信号的准确性,使用第一分频模块对整形后的信号进行分频,产生至少两个不同的时钟信号,实现系统至少两个模块的不同时钟需求,且单个锁相环电路不影响系统的工作效率,未增加系统的开销。
Description
技术领域
本实用新型涉及电路设计领域,具体而言,涉及一种时钟产生电路及电子系统。
背景技术
近年来,在电子系统使用过程中一个参考时钟无法满足系统的使用需求,电子系统如需正常使用一般需要不同信号的参考时钟。
然而一个锁相环只能提供一种时钟信号,为了实现一个电子系统中有多个信号的参考时钟,使电子系统正常工作则需要使用多个锁相环来实现。
然后,当电子系统中设置多个锁相环会降低系统性能,增大系统开销。
实用新型内容
本实用新型的目的在于提供一种时钟产生电路及电子系统,能够通过一个锁相环产生多种时钟信号。
为实现上述目的,本申请实施例提供了一种时钟产生电路,包括:锁相环电路以及第一分频模块;所述锁相环电路的输入端用于连接预设晶振,所述锁相环电路的输出端连接所述分频模块的输入端,所述第一分频模块的至少两个输出端分别用于输出至少两个不同频率的第一时钟信号。
在一种可能的实现方式中,所述第一分频模块包括:串联的至少两个第一分频器,所述第一分频模块的输入端为所述至少两个第一分频器中的第一个分频器的输入端;
所述第一分频模块的至少两个输出端为所述至少两个分频器的输出端。
在一种可能的实现方式中,所述锁相环电路包括:鉴频鉴相器、第一电荷泵电路、压控振荡器以及第二分频模块构成的第一锁相环路;
所述锁相环电路的输入端包括:所述鉴频鉴相器的第一输入端,用以连接所述预设晶振,所述鉴频鉴相器的输出端连接所述第一电荷泵电路的输入端,所述第一电荷泵电路的输出端连接所述压控振荡器的输入端,所述压控振荡器的输出端为所述锁相环电路的输出端;
所述压控振荡器的输出端连接所述第二分频模块的输入端,所述第二分频模块的输出端连接所述鉴频鉴相器的第二输入端。
在一种可能的实现方式中,所述锁相环电路还包括:鉴频器、第二电荷泵电路、所述压控振荡器以及所述第二分频模块构成的第二锁相环路;
所述锁相环电路的输入端还包括:所述鉴频器的第一输入端,用以连接所述预设晶振,所述鉴频器的输出端连接所述第二电荷泵电路的输入端,所述第二电荷泵电路的输出端连接所述压控振荡器的输入端;
所述第二分频模块的输出端还连接所述鉴频器的第二输入端。
在一种可能的实现方式中,所述锁相环电路还包括:滤波器,所述第一电荷泵电路的输出端和所述第二电荷泵电路的输出端均通过所述滤波器连接所述压控振荡器的输入端。
在一种可能的实现方式中,所述第二分频模块包括:串联的至少两个第二分频器,所述第二分频模块的输入端为所述至少两个第二分频器中的第一个分频器的输入端;所述第二分频模块的输出端为所述至少两个第二分频器中最后一个分频器的输出端。
在一种可能的实现方式中,所述至少两个第二分频器的输出端还分别用于输出至少两个不同频率的第二时钟信号。
在一种可能的实现方式中,所述至少两个第一分频器包括:串联的三分频器和二分频器。
在一种可能的实现方式中,所述至少两个第二分频器包括:串联的至少两个二分频器。
本申请实施例还提供了一种电子系统,包括:预设晶振、上述任一时钟产生电路,以及至少两个电子模块,所述预设晶振连接所述时钟产生电路中锁相环电路的输入端,所述时钟产生电路中第一分频模块的至少两个输出端分别连接所述至少两个电子模块的时钟信号端。
本实用新型提供的一种时钟产生电路及电子系统,有益效果是:本申请包括锁相环电路以及第一分频模块;锁相环电路的输入端用于连接预设晶振,锁相环电路的输出端连接第一分频模块的输入端,第一分频模块的至少两个输出端分别用于输出至少两个不同频率的第一时钟信号。本申请通过一个锁相环电路以及分频模块,产生至少两个不同的时钟信号,实现系统至少两个模块的不同时钟需求,且单个锁相环电路不影响系统的工作效率,未增加系统的开销。
附图说明
为了更清楚地说明本实用新型实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本实用新型的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本申请实施例提供的一种时钟产生电路的结构示意图;
图2为本申请实施例提供的一种第一分频模块的结构示意图;
图3为本申请实施例提供的第一种锁相环电路的结构示意图;
图4为本申请实施例提供的第二种锁相环电路的结构示意图;
图5为本申请实施例提供的第三种锁相环电路的结构示意图;
图6为本申请实施例提供的一种第二分频模块的结构示意图;
图7为本申请实施例提供的另一种第二分频模块的结构示意图;
图8为本申请实施例提供的一种第一分频模块中第一分频器的结构示意图;
图9为本申请实施例提供的一种第二分频模块中第二分频器的结构示意图。
图标:100-锁相环电路;200-第一分频模块;300-第二分频模块;101-鉴频鉴相器;102-第一电荷泵;103-压控振荡器;104-鉴频器;105-第二电荷泵;106-滤波器;201-第一分频器;301-第二分频器。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本实用新型实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本实用新型的实施例的详细描述并非旨在限制要求保护的本实用新型的范围,而是仅仅表示本实用新型的选定实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在本实用新型的描述中,需要理解的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该实用新型产品使用时惯常摆放的方位或位置关系,或者是本领域技术人员惯常理解的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的设备或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。
此外,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
在本实用新型的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。
随着对毫米波系统需求的增长,在同一毫米波系统中,不同模块通常有不同的参考时钟需求,为了实现不同的参考时钟需求,毫米波系统需要设置多个锁相环来实现,而多个锁相环会增大系统开销,多个锁相环之间相互影响也降低系统性能,基于此,本申请提出了一种时钟产生电路,仅需一个锁相环电路即可产生多个时钟信号,值得说明的是本申请不仅适用于毫米波系统,也可以适用于任何需要产生多个时钟信号的系统中,本申请的实施例仅为示例性说明,具体使用场景可以根据用户需要灵活调整,并不以此为限。
图1为本申请实施例提供的一种时钟产生电路的结构示意图。由图1所示,该时钟产生电路包括:锁相环电路100以及第一分频模块200。
锁相环电路100的输入端用于连接预设晶振,锁相环电路100的输出端连接第一分频模块200的输入端,第一分频模块200的至少两个输出端分别用于输出至少两个不同频率的第一时钟信号。
在一种可能的实现方式中,根据时钟产生电路需要产生的时钟信号改变预设晶振的输入的信号,输入的信号通过锁相环电路100,由锁相环电路100将输入的信号进行整形,使输入的信号与时钟系统需要的信号频率相同,将整形后的信号输入至第一分频模块200中,通过第一分频模块200对整形后的信号进行分频,获得至少两个不同频率的第一时钟信号。
在本实施例中,包括锁相环电路以及第一分频模块;锁相环电路的输入端用于连接预设晶振,锁相环电路的输出端连接第一分频模块的输入端,第一分频模块的至少两个输出端分别用于输出至少两个不同频率的第一时钟信号。本申请通过一个锁相环电路以及分频模块,根据所需输出的时钟信号,改变预设晶振的输入信号,保证了输入时钟信号的准确性,使用第一分频模块对整形后的信号进行分频,产生至少两个不同的时钟信号,实现系统至少两个模块的不同时钟需求,且单个锁相环电路不影响系统的工作效率,未增加系统的开销。
在本申请实施例的基础上,还提供了一种第一分频模块200的结构示意图,图2为本申请实施例提供的一种第一分频模块200的结构示意图。如图2所示,第一分频模块200包括:串联的至少两个第一分频器201,第一分频模块200的输入端为至少两个第一分频器201中的第一个分频器的输入端;第一分频模块200的至少两个输出端为至少两个第一分频器201的输出端。
其中,锁相环电路100的输出端与第一个第一分频器201的输入端相连,第一分频器201的第一输出端与第二个第一分频器201的输入端相连,第一分频器201的第一输出端,将分频后的信号输出,第二个第一分频器201的输出端将再次分频后的信号输出。
在一种可能的实现方式中,锁相环电路100对输入的信号进行整形,将整形后的信号输入第一个第一分频器201,整形后的信号经过第一个第一分频器201进行分频,产生一个时钟信号由第一个第一分频器201的输出端输入第二个第一分频器201的输入端,并由第一个第一分频器201的第二输出端输出,第二个第一分频器201接收第一个第一分频器201输出的时钟信号,并对该信号进行分频由第二个第一分频器201的输出端输出。
在本实施例中,第一个第一分频器和第二个第一分频器可以是同一型号的分频器也可以是不同型号的分频器,分频器大小的根据所需时钟进行设置,通过改变分频器的大小可以获取不同大小的时钟信号,使得时钟产生电路输出的时钟信号更加灵活。
在本申请实施例的基础上,还提供了第一种锁相环电路的结构示意图,图3为本申请实施例提供的第一种锁相环电路的结构示意图。如图3所示,锁相环电路包括:鉴频鉴相器101、第一电荷泵电路102、压控振荡器103以及第二分频模块300构成的第一锁相环路。
锁相环电路的输入端包括:鉴频鉴相器101的第一输入端,用以连接预设晶振,鉴频鉴相器101的输出端连接第一电荷泵102电路的输入端,第一电荷泵102电路的输出端连接压控振荡器103的输入端,压控振荡器103的输出端为锁相环电路的输出端;压控振荡器103的输出端连接第二分频模块300的输入端,第二分频模块300的输出端连接鉴频鉴相器101的第二输入端。
在一种可能的实现方式中,预设晶振根据时钟产生电路所需信号,将信号从鉴频鉴相器101的第一输入端输入,将第二分频模块300分频后的信号从鉴频鉴相器101的第二输入端输入,通过鉴频鉴相器101对输入的两个信号频率和相位进行比较,若频率相位一致则将识别后的信号通过鉴频鉴相器101的输出端输入至第一电荷泵102的输入端,通过第一电荷泵102产生响应电流信号,将产生的电流信号转化至电压信号输入至压控振荡器103的输入端,压控振荡器根据输入的电压信号产生相应振荡信号,通过压控振荡器103第二输出端将振荡信号输入至第二分频模块300的输入端,第二分频模块300对振荡信号进行分频,将分频后的信号通过第二分频模块300的输出端输入至鉴频鉴相器101的第二输入端。
在本实施例中,通过鉴频鉴相器对预设晶振和第二分频模块输入的信号进行频率和相位识别,确定输入为时钟产生电路所需,将该信号输入电荷泵产生电流,压控振荡器根据电荷泵输入的电流对应的电压对压控振荡器输出的信号进行改变,将改变后的信号输入至分频器,将改变后的信号进行分频,得到分频后的信号,反馈至鉴频鉴相器,若反馈信号和输入信号相同则对该始终产生电路进行锁定,通过对比使得时钟产生电路获取的信号更为准确。
在本申请实施例的基础上,还提供了第二种锁相环电路的结构示意图,图4为本申请实施例提供的第二种锁相环电路的结构示意图。如图4所示,锁相环电路还包括:鉴频器104、第二电荷泵电路105、压控振荡器103以及第二分频模块300构成的第二锁相环路。
锁相环电路的输入端还包括:鉴频器104的第一输入端,用以连接预设晶振,鉴频器104的输出端连接第二电荷泵105电路的输入端,第二电荷泵105电路的输出端连接压控振荡器103的输入端;第二分频模块300的输出端还连接鉴频器104的第二输入端。
其中,鉴频鉴相器环路始终保持工作状态,鉴频器环路在预设晶振输入频率与分频器分频后的频率相差较大时工作,若预设晶振输入频率与分频器分频后的频率相同为相差很小,则鉴频器环路不进入静默状态。若设晶振输入频率与分频器分频后的频率相差较大时,通过增加第二电荷泵的电流,使得第一电荷泵的电流与第二电荷泵的电流相差较大,加快频率响应速度。
其中,第一电荷泵和第二电荷泵可以为相同结构也可以为不同结构,若为相同结构时可以通过软件配置改变充电电流,若为不同结构可以通过改变内部电路结构实现不同的充电电流,两个电荷泵中均设置有接地线实现放电功能。
在一种可能的实现方式中,鉴频器104第一输入端接收预设晶振输出的信号和第二分频模块300分频后的信号,通过鉴频器104对输入信号的频率进行比较,将比较后的信号通过鉴频器104的输出端输入至第二电荷泵105的输入端,使得第二电荷泵105产生电流信号,使用电流电压转换器件将电流信号转换成电压信号输入压控振荡器103的第一输入端中,产生振荡信号,将产生的振荡信号通过压控振荡器103的第二输出端输出指第二分频模块300的输入端,使得对振荡信号进行分频,将分频后的信号通过第二分频模块300的输出端输入至鉴频器104的第二输入端中,将分频后的信号与晶振输入的信号进行频率比较。
在本实施例中,鉴频器通过对输入信号的识别,将输入频率与反馈频率进行对比,实现快速对频率进行锁定,若输入的频率为所需频率,则鉴频器所在环路停止工作,若输入频率与反馈频率不一致,则鉴频器环路通过对第二电荷泵充放电,通过改变两个电荷泵的电流差实现对所需频率的快速锁定。
在本申请实施例的基础上,还提供了第三种锁相环电路的结构示意图,图5为本申请实施例提供的第三种锁相环电路的结构示意图。如图5所示,锁相环电路还包括:滤波器106,第一电荷泵102电路的输出端和第二电荷泵电路105的输出端均通过滤波器106连接压控振荡器103的输入端。
在一种可能的实现方式中,第一电荷泵102的输出端和第二电荷泵105的输出端共同连接滤波器106的输入端,滤波器106的输入端接收第一电荷泵102和第二电荷泵105输入的电流信号,将电流信号转换成电压信号,通过滤波器106的输出端输出至压控振荡器103的输入端,控制压控振荡器103产生振荡信号,通过压控振荡器103的第一输出端输出至第一分频模块200,压控振荡器103的第二输出端输出至第二分频模块300。
在本实施例中,通过滤波器将电流信号转换为电压信号,控制压控振荡器产生振荡信号,本申请示例中滤波器为低通滤波器,通过设置滤波器使得获取的电压更加稳定,使得压控振荡器输出的信号更加稳定,获取的时钟信号更加准确。
在本申请实施例的基础上,还提供了一种第二分频模块的结构示意图,图6为本申请实施例提供的一种第二分频模块的结构示意图。如图6所示,第二分频模块300包括:串联的至少两个第二分频器301,第二分频模块300的输入端为至少两个第二分频器301中的第一个第二分频器301的输入端;第二分频模块的输出端为至少两个第二分频器301中最后一个第二分频器301的输出端。
在一种可能的实现方式中,压控振荡器103的输入端接收到滤波器106的输出端输出的电压信号,根据滤波器106输出的电压信号输出对应的振荡信号至第二分频模块300的第一个第二分频器301,通过第一个第二分频器301将振荡信号进行分频,将分频后的信号通过第一个第二分频器的输出端输入第二个第二分频器301的输入端,使用第二个第二分频器301对分频后的信号再次进行分频,将再次分频后的信号通过第二个第二分频器301的输出端输出。
其中,第二个分频模块300可设置多第二分频器301,第二分频器301的型号可以相同也可以不同,但至少设置两个及以上第二分频器。
在本实施例中,在第二分频模块设置多个分频器,可以保证将振荡信号产生的信号进行多次分频,产生多个分频后的信号,将分频器串联可以实现多个分频器分频后的信号不相同,保证了该锁相环电路可以产生多个时钟信号。
在本申请实施例的基础上,还提供了另一种第二分频模块的结构示意图,图7为本申请实施例提供的另一种第二分频模块的结构示意图。如图7所示,至少两个第二分频器的输出端还分别用于输出至少两个不同频率的第二时钟信号。
在一种可能的实现方式中,压控振荡器103产生的振荡信号通过第一个第二分频器301的输出端输入,经过第一个第二分频器301分频后,将分频后的信号从第一个第二分频器301的第一输出端输出至下一个第二分频器301,还通过第一个第二分频器301的第二输出端输出至系统中需要获得该时钟信号的模块中,输出值下一个第二分频器301的时钟信号,经过再次分频,再次分频的时钟信号通过下一个第二分频器301的第二输出端输出至需要该时钟信号的某一系统模块中。
其中,第二分频模块300,包括但不限于设置两个第二分频器301,第二分频器301的型号可以为相同也可以不同,根据实际系统所需时钟信号设置,被分频器分频后的信号通过第二输出端连接至系统需要改时钟的模块中。
在本实施例中,通过每个第二分频器的设置有两个输出端,其中一个输出端将分频后的信号输入下一个分频器再次分频,另一个输出端将分频后的信号直接输出,保证了输出的时钟信号为不同信号,多个分频器的设置也可根据所需时钟信号的不同而改变,保证了该时钟产生信号的灵活性。
在本申请实施例的基础上,还提供了一种第一分频模块中第一分频器的结构示意图,图8为本申请实施例提供的一种第一分频模块中第一分频器的结构示意图。如图8所示,至少两个第一分频器包括:串联的三分频器和二分频器。
在一种可能的实现方式中,当压控振荡器103产生的信号为1.28GHz时,通过压控振荡器103的第一输出端输入至第一分频模块200输入端,在第一分频模块进行分频,其中第一分频模块中设置两个串联的第一分频器201,分别为三分频器和二分频器,当该信号经过三分频器时可产生三分频426.7M的时钟信号,通过三分频器的第二输出端将该时钟信号输出至需要该时钟的系统模块中,通过三分频器的第一输出端将分频后的信号输出至二分频器中,产生6分频213.3M时钟信号并通过二分频器的输出端输出至需要该时钟的系统模块中。
在本实施例中,当振荡信号固定时,通过改变分频器的大小实现对输入信号的分频,从而改变输出的时钟信号,在该时钟产生电路中仅需改变分频器的大小即可时间输出时钟信号的改变从而满足系统不同模块对时钟信号的需求。
在本申请实施例的基础上,还提供了一种第二分频模块中第二分频器的结构示意图,图9为本申请实施例提供的一种第二分频模块中第二分频器的结构示意图。如图8所示,至少两个第二分频器包括:串联的至少两个二分频器。
在一种可能的实现方式中,当晶振输入的信号为80M、压控振荡器103产生的信号为1.28GHz时,通过压控振荡器103的第二输出端输入至第二分频模块300输入端,进入第二分频模块300进行分频,其中第二分频模块300设置有多个二分频器进行串联,其中第二分频器的设置与晶振输入信号和压控振荡器产生信号的比例有关,晶振输入的信号为80M、压控振荡器103产生的信号为1.28GHz,晶振信号与压控振荡器103产生的信号比例为16,故在第二分频模块300设置16分频器,在本申请实施例中设置四个二分频器进行串联,当压控振荡信号输出的信号经过第一个二分频器时,分频后产生的第一个分频信号为2分频640M的时钟信号,通过第一个二分频器的第二输出端输出至需要该时钟的系统模块中,通过第一个二分频器的第一输出端输入至下一个二分频器;经过第二个二分频器产生第二个分频信号为4分频320M的时钟信号,过第二个二分频器的第二输出端输出至需要该时钟的系统模块中,通过第二个二分频器的第一输出端输入至下一个二分频器;经过第三个二分频器产生第三个分频信号为8分频160M的时钟信号,过第三个二分频器的第二输出端输出至需要该时钟的系统模块中,通过第三个二分频器的第一输出端输入至下一个二分频器;经过第四个二分频器产生第四个分频信号为16分频80M的时钟信号,通过第四个二分频器的第一输出端输入至鉴频鉴相器101和鉴频器104中分别与输出信号进行频率和相位的比较,若输入信号和反馈信号相同,说明个分频模块的设定符合该系统所需分频器的要求,则对该时钟信号进行锁定。
在本实施例中,第二分频模块分频器的设定通过输入信号与压控振荡器产生信号的比例确定,通过设置多个分频器,将最后一个分频信号与输入信号进行比对实现对时钟产生电路的锁定,使得产生的时钟信号更加稳定。
本申请实施例还提供了一种电子系统,包括:预设晶振、上述实施例中任一的时钟产生电路,以及至少两个电子模块,预设晶振连接时钟产生电路中锁相环电路100的输入端,时钟产生电路中第一分频模块200的至少两个输出端分别连接至少两个电子模块的时钟信号端。
以上所述仅为本实用新型的优选实施例而已,并不用于限制本实用新型,对于本领域的技术人员来说,本实用新型可以有各种更改和变化。凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。
Claims (10)
1.一种时钟产生电路,其特征在于,包括:锁相环电路以及第一分频模块;所述锁相环电路的输入端用于连接预设晶振,所述锁相环电路的输出端连接所述第一分频模块的输入端,所述第一分频模块的至少两个输出端分别用于输出至少两个不同频率的第一时钟信号。
2.根据权利要求1所述的时钟产生电路,其特征在于,所述第一分频模块包括:串联的至少两个第一分频器,所述第一分频模块的输入端为所述至少两个第一分频器中的第一个分频器的输入端;
所述第一分频模块的至少两个输出端为所述至少两个第一分频器的输出端。
3.根据权利要求1所述的时钟产生电路,其特征在于,所述锁相环电路包括:鉴频鉴相器、第一电荷泵电路、压控振荡器以及第二分频模块构成的第一锁相环路;
所述锁相环电路的输入端包括:所述鉴频鉴相器的第一输入端,用以连接所述预设晶振,所述鉴频鉴相器的输出端连接所述第一电荷泵电路的输入端,所述第一电荷泵电路的输出端连接所述压控振荡器的输入端,所述压控振荡器的输出端为所述锁相环电路的输出端;
所述压控振荡器的输出端连接所述第二分频模块的输入端,所述第二分频模块的输出端连接所述鉴频鉴相器的第二输入端。
4.根据权利要求3所述的时钟产生电路,其特征在于,所述锁相环电路还包括:鉴频器、第二电荷泵电路、所述压控振荡器以及所述第二分频模块构成的第二锁相环路;
所述锁相环电路的输入端还包括:所述鉴频器的第一输入端,用以连接所述预设晶振,所述鉴频器的输出端连接所述第二电荷泵电路的输入端,所述第二电荷泵电路的输出端连接所述压控振荡器的输入端;
所述第二分频模块的输出端还连接所述鉴频器的第二输入端。
5.根据权利要求4所述的时钟产生电路,其特征在于,所述锁相环电路还包括:滤波器,所述第一电荷泵电路的输出端和所述第二电荷泵电路的输出端均通过所述滤波器连接所述压控振荡器的输入端。
6.根据权利要求3所述的时钟产生电路,其特征在于,所述第二分频模块包括:串联的至少两个第二分频器,所述第二分频模块的输入端为所述至少两个第二分频器中的第一个分频器的输入端;所述第二分频模块的输出端为所述至少两个第二分频器中最后一个分频器的输出端。
7.根据权利要求6所述的时钟产生电路,其特征在于,所述至少两个第二分频器的输出端还分别用于输出至少两个不同频率的第二时钟信号。
8.根据权利要求2所述的时钟产生电路,其特征在于,所述至少两个第一分频器包括:串联的三分频器和二分频器。
9.根据权利要求6所述的时钟产生电路,其特征在于,所述至少两个第二分频器包括:串联的至少两个二分频器。
10.一种电子系统,其特征在于,包括:预设晶振、上述权利要求1-9中任一所述的时钟产生电路,以及至少两个电子模块,所述预设晶振连接所述时钟产生电路中锁相环电路的输入端,所述时钟产生电路中第一分频模块的至少两个输出端分别连接所述至少两个电子模块的时钟信号端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202322437126.2U CN220935163U (zh) | 2023-09-07 | 2023-09-07 | 一种时钟产生电路及电子系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202322437126.2U CN220935163U (zh) | 2023-09-07 | 2023-09-07 | 一种时钟产生电路及电子系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN220935163U true CN220935163U (zh) | 2024-05-10 |
Family
ID=90934589
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202322437126.2U Active CN220935163U (zh) | 2023-09-07 | 2023-09-07 | 一种时钟产生电路及电子系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN220935163U (zh) |
-
2023
- 2023-09-07 CN CN202322437126.2U patent/CN220935163U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7741886B2 (en) | Frequency divider | |
US4688237A (en) | Device for generating a fractional frequency of a reference frequency | |
KR101664634B1 (ko) | 주파수 신호 생성 시스템 및 디스플레이 장치 | |
CN102832930A (zh) | 数字锁相回路系统及方法 | |
CN101694998A (zh) | 一种锁定系统及方法 | |
US8432061B2 (en) | Digital frequency divider | |
CN101114832B (zh) | 分数n锁相回路频率合成器 | |
CN201541235U (zh) | 微波信号源模块 | |
US8004320B2 (en) | Frequency synthesizer, frequency prescaler thereof, and frequency synthesizing method thereof | |
CN220935163U (zh) | 一种时钟产生电路及电子系统 | |
CN111294043A (zh) | 一种基于pll的自动恢复外部时钟的系统 | |
US20090085672A1 (en) | Frequency synthesizer | |
US6346833B1 (en) | Frequency multiplier circuit | |
CN206302402U (zh) | 一种微波模拟信号发生器 | |
CN106788421B (zh) | 一种频率合成器 | |
US6556087B2 (en) | Fractional frequency division frequency synthesizer having rounded phase control value | |
CN113114231A (zh) | 一种时钟控制电路 | |
US20110215847A1 (en) | Frequency synthesizer | |
CN110504961B (zh) | 一种多模预分频器及其分频方法 | |
CN110460328B (zh) | 任意整数分频器及锁相环系统 | |
CN113114237A (zh) | 一种能够实现快速频率锁定的环路系统 | |
CN217116068U (zh) | 一种改善小步进频率源整数边界杂散的装置 | |
CN218006229U (zh) | 锁相环电路及电子设备 | |
CN221240340U (zh) | 一种低相噪点频源 | |
CN113193867B (zh) | 一种兼容c波段和毫米波频段的本振锁相频率综合器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |