CN219811331U - 像素电路、显示面板及显示装置 - Google Patents

像素电路、显示面板及显示装置 Download PDF

Info

Publication number
CN219811331U
CN219811331U CN202320697870.3U CN202320697870U CN219811331U CN 219811331 U CN219811331 U CN 219811331U CN 202320697870 U CN202320697870 U CN 202320697870U CN 219811331 U CN219811331 U CN 219811331U
Authority
CN
China
Prior art keywords
module
light
capacitor
driving
emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202320697870.3U
Other languages
English (en)
Inventor
郭子栋
马志丽
靳笑阳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yungu Guan Technology Co Ltd
Hefei Visionox Technology Co Ltd
Original Assignee
Yungu Guan Technology Co Ltd
Hefei Visionox Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yungu Guan Technology Co Ltd, Hefei Visionox Technology Co Ltd filed Critical Yungu Guan Technology Co Ltd
Priority to CN202320697870.3U priority Critical patent/CN219811331U/zh
Application granted granted Critical
Publication of CN219811331U publication Critical patent/CN219811331U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开一种像素电路、显示面板及显示装置,涉及显示技术领域。像素电路包括:驱动模块、发光控制模块与发光模块串联在第一电源线与第二电源线之间,发光控制模块的控制端与发光控制信号线电连接;阈值补偿模块连接在驱动模块的控制端与驱动模块的第二端之间;补偿模块与发光控制信号线以及所述驱动模块的控制端均电连接,补偿模块用于在发光控制信号的控制下,改变驱动模块的控制端的电位。根据本申请实施例,有利于提高像素电路的补偿效果,解决显示面板存在低灰阶mura及残影问题。

Description

像素电路、显示面板及显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种像素电路、显示面板及显示装置。
背景技术
现阶段,低温多晶硅(Low Temperature Poly-silicon,LTPS)有源矩阵有机发光二极体(Active-matrix organic light emitting diode,AMOLED)显示成为主流的显示技术。然而,相关技术中存在像素电路的补偿效果较差的问题,进而导致显示面板存在低灰阶mura及残影问题。
实用新型内容
本申请实施例提供一种像素电路、显示面板及显示装置,有利于提高像素电路的补偿效果,解决显示面板存在低灰阶mura及残影问题。
第一方面,本申请实施例提供一种像素电路,包括驱动模块、阈值补偿模块、补偿模块、发光控制模块和发光模块;
驱动模块、发光控制模块与发光模块串联在第一电源线与第二电源线之间,驱动模块的第一端与第一电源线电连接,驱动模块的第二端与第二电源线电连接,驱动模块用于驱动发光模块发光,发光控制模块用于控制发光模块进入发光阶段,发光控制模块的控制端与发光控制信号线电连接;
阈值补偿模块连接在驱动模块的控制端与驱动模块的第二端之间,阈值补偿模块用于补偿驱动模块的阈值电压;
补偿模块与发光控制信号线以及驱动模块的控制端均电连接,补偿模块用于在发光控制信号的控制下,改变驱动模块的控制端的电位。
在一些可选的实施方式中,补偿模块包括第一电容,第一电容的第一极板与发光控制信号线电连接,第一电容的第二极板与驱动模块的控制端电连接。
在一些可选的实施方式中,像素电路还包括存储模块,存储模块包括第二电容;
第二电容的第一极板与第一电源线电连接,第二电容的第二极板与驱动模块的控制端电连接;
第一电容的电容量小于或等于第二电容的电容量。
在一些可选的实施方式中,补偿模块包括第一晶体管,第一晶体管的栅极与驱动模块的控制端构成耦合电容。
在一些可选的实施方式中,第一晶体管的第一极和第二极均与驱动模块的控制端电连接,第一晶体管的栅极与发光控制信号线电连接。
在一些可选的实施方式中,像素电路还包括存储模块,存储模块包括第二电容;
第二电容的第一极板与第一电源线电连接,第二电容的第二极板、阈值补偿模块的第一端、第一晶体管的第一极和第一晶体管的第二极分别与驱动模块的控制端电连接。
在一些可选的实施方式中,第一晶体管的沟道宽长比为2/3。
在一些可选的实施方式中,像素电路还包括数据写入模块、第一复位模块和第二复位模块;
数据写入模块连接在数据信号线与驱动模块的第一端之间,数据写入模块用于将数据写入驱动模块;
数据写入模块与阈值补偿模块分别与第一扫描信号线电连接;
第一复位模块连接在驱动模块的控制端与第一复位信号线之间,第一复位模块用于为驱动模块的控制端提供第一复位信号线上的第一复位信号;
第二复位模块连接在发光模块的第一端与第二复位信号线之间;
第一复位模块与第二复位模块分别与第二扫描信号线电连接;
发光控制模块包括第一发光控制模块和第二发光控制模块;
第一发光控制模块连接在第一电源线与驱动模块的第一端之间;
第二发光控制模块连接在驱动模块的第二端与发光模块的第一端之间。
在一些可选的实施方式中,补偿模块包括第一电容,像素电路还包括存储模块,存储模块包括第二电容,第一电容的第一极板与第二电容的第一极板位于同一膜层,第一电容的第二极板与第二电容的第二极板位于同一膜层。
第二方面,本申请实施例提供一种显示面板,包括多个像素单元,各个像素单元均包括如第一方面的像素电路。
第三方面,本申请实施例提供一种显示装置,包括如第二方面的显示面板。
根据本申请实施例提供的像素电路、显示面板及显示装置,增加了补偿模块,在阈值补偿模块导致驱动模块的控制端的电位升高的情况下,补偿模块在发光控制信号线上的发光控制信号的控制下,可以降低驱动模块的控制端的电位;在阈值补偿模块导致驱动模块的控制端的电位降低的情况下,补偿模块在发光控制信号线上的发光控制信号的控制下,可以增加驱动模块的控制端的电位。也就是说,补偿模块对驱动模块的控制端电位的改变量,与阈值补偿模块导致的驱动模块的控制端电位的改变量可以至少部分抵消,以部分消除或全部消除驱动模块的控制端的电位变化,使得驱动模块的控制端更趋于稳定,进而在固定灰阶下,能够增大数据信号的电压范围(Vdata range),在数据补偿阶段可增加驱动模块的开启程度,从而有利于提高像素电路的补偿效果,改善显示面板存在低灰阶mura及残影问题。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1示出相关技术中像素电路的驱动晶体管栅极电位仿真结果图;
图2示出本申请一种实施例提供的像素电路的结构示意图;
图3示出本申请一种实施例提供的像素电路的驱动模块控制端电位仿真结果图;
图4示出本申请另一种实施例提供的像素电路的驱动模块控制端电位仿真结果图;
图5示出本申请另一种实施例提供的像素电路的结构示意图;
图6示出本申请一种实施例提供的像素电路的时序示意图;
图7示出本申请又一种实施例提供的像素电路的结构示意图;
图8示出本申请又一种实施例提供的像素电路的结构示意图;
图9示出本申请一种实施例提供的显示面板的结构示意图;
图10示出本申请一种实施例提供的显示装置的结构示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
术语“连接”可以是指“电连接”或“不通过中间晶体管电连接”。术语“绝缘”可以是指“电绝缘”或“电隔离”。术语“驱动”可以是指“控制”或“操作”。术语“部分”可以是指“局部”。术语“图案”可以是指“构件”。术语“端”可以是指“端段”或“端边缘”。显示面板可以是显示装置或显示装置的模块/部分。
在本申请实施例中,第一节点、第二节点和第三节点只是为了便于描述电路结构而定义的,第一节点、第二节点和第三节点并不是一个实际的电路单元。
在不脱离本申请的精神或范围的情况下,在本申请中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本申请意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本申请的修改和变化。需要说明的是,本申请实施例所提供的实施方式,在不矛盾的情况下可以相互组合。
在阐述本申请实施例所提供的技术方案之前,为了便于对本申请实施例理解,本申请首先对相关技术中存在的问题进行具体说明。
经发明人研究发现,受扫描线上导通电平的控制,像素电路可执行数据写入阶段,在数据写入阶段结束时,扫描线上的信号由导通电平跳变为截止电平,由于耦合电容的影响,像素电路的驱动晶体管的栅极电位也会受到影响。例如,像素电路的驱动晶体管为P型晶体管。如图1所示,显示面板的工作过程可以包括初始化阶段t1、数据写入阶段t2和发光阶段t3。在数据写入阶段t2结束时,扫描线上的信号由低电平(VGL)跳变为高电平(VGH),如图1中的A所示,导致驱动晶体管的栅极电位抬高。如此一来,为显示某一固定亮度下,数据信号线Vdata上的数据信号的电压要降低,所以数据信号的电压范围较低,灰阶较低时,驱动晶体管的工作区间进入深亚阈值区,补偿阶段的后期补偿电流很低,进而导致驱动晶体管的开启程度较低,像素电路的补偿效果较差,进而导致显示面板存在低灰阶mura及残影问题。本申请实施例提供一种像素电路、显示面板及显示装置,以下将结合附图对本申请实施例提供的像素电路、显示面板及显示装置进行说明。
图2示出本申请一种实施例提供的像素电路的结构示意图。
如图2所示,本申请实施例提供的像素电路10可以包括驱动模块11、阈值补偿模块12、补偿模块13、发光控制模块14和发光模块15。
其中,驱动模块11、发光控制模块14与发光模块15可以串联在第一电源线Vdd与第二电源线Vss之间,驱动模块11的第一端与第一电源线Vdd电连接,驱动模块11的第二端与第二电源线Vss电连接,驱动模块11可以用于驱动发光模块15发光,发光控制模块14可以用于控制发光模块15进入发光阶段,发光控制模块14的控制端与发光控制信号线EM电连接。阈值补偿模块12可以连接在驱动模块11的控制端与驱动模块11的第二端之间,阈值补偿模块12可以用于补偿驱动模块11的阈值电压。阈值补偿模块12可以与发光控制信号线EM以及驱动模块11的控制端均电连接,补偿模块13可以用于发光控制信号的控制下,改变驱动模块11的控制端的电位。
具体而言,补偿模块13对驱动模块11的控制端电位的改变量,至少部分抵消阈值补偿模块12导致的驱动模块11的控制端电位的改变量。
在本申请实施例中,以像素电路的驱动模块11为P型的驱动晶体管为例,如图3和图4所示,显示面板的工作过程可包括初始化阶段t1、数据写入阶段t2和发光阶段t3。在数据写入阶段t2结束时,扫描线上的信号由低电平跳变为高电平,阈值补偿模块12导致驱动晶体管栅极电位升高。在发光阶段t3,发光控制信号线上的发光控制信号由高电平跳变至低电平,如图3中的B和图4中的C所示,补偿模块13在发光控制信号的控制下,降低驱动晶体管栅极电位。如此一来,为显示某一固定亮度下,数据信号线上的数据信号的电压升高,所以数据信号的电压范围增大,在数据补偿阶段可增加驱动模块的开启程度,提高像素电路的补偿效果,进而改善显示面板存在低灰阶mura及残影问题。
在阈值补偿模块12导致驱动模块11的控制端的电位升高的情况下,补偿模块13在发光控制信号线EM上的发光控制信号的控制下,可以降低驱动模块11的控制端的电位;在阈值补偿模块12导致驱动模块11的控制端的电位降低的情况下,补偿模块13在发光控制信号线上的发光控制信号的控制下,可以增加驱动模块11的控制端的电位。也就是说,补偿模块13对驱动模块11的控制端电位的改变量,与阈值补偿模块12导致的驱动模块的控制端的电位变化,使得驱动模块11的控制端更趋于稳定,进而在固定灰阶下,能够增大数据信号的电压范围,在数据补偿阶段可增加驱动模块11的开启程度,从而有利于提高像素电路10的补偿效果,改善显示面板存在低灰阶mura及残影问题。
在一些可选的实施方式中,像素电路10还可以包括数据写入模块16、第一复位模块17和第二复位模块18;数据写入模块16可以连接在数据信号线Vdata与驱动模块11的第一端之间,数据写入模块16可以用于将数据信号写入驱动模块11;数据写入模块16的控制端与阈值补偿模块12的控制端均与第一扫描信号线Scan1电连接;第一复位模块17连接在驱动模块11的控制端与第一复位信号线Vref1之间,第一复位模块17可以用于为驱动模块11的控制端提供第一复位信号线Vref1上的第一复位信号;第二复位模块18连接在发光模块15的第一端与第二复位信号线Vref2之间;第一复位模块17与第二复位模块18分别与第二扫描信号线Scan2电连接;发光控制模块14可以包括第一发光控制模块141和第二发光控制模块142;第一发光控制模块141连接在第一电源线Vdd与驱动模块11的第一端之间;第二发光控制模块142连接在驱动模块11的第二端与发光模块15的第一端之间。
第二复位模块18可以用于为发光模块15的第一端提供第二复位信号线Vref2上的第二复位信号。
示例性地,如图5所示,驱动模块11可以包括驱动晶体管DTFT,阈值补偿模块12可以包括第二晶体管T2,第一发光控制模块141可以包括第三晶体管T3,第二发光控制模块142可以包括第四晶体管T4,发光模块15可以包括发光元件D,数据写入模块15可以包括第五晶体管T5,第一复位模块17可以包括第六晶体管T6,第二复位模块18可以包括第七晶体管T7。其中,第二晶体管T2和第六晶体管T6可以为双栅晶体管,即,第二晶体管T2可以包括第一子晶体管T21和第二子晶体管T22,第六晶体管可以包括第三子晶体管T61和第四子晶体管T62,中间节点N1为第一子晶体管T21与第二子晶体管T22之间的连接点,中间节点N2为第三子晶体管T61与第四子晶体管T62之间的连接点。当然,第二晶体管T2和第六晶体管T6也可以为单栅晶体管,在此不做限定。
需要说明的是,本申请实施例以第二晶体管T2至第七晶体管T7,以及驱动晶体管DTFT均为P型晶体管为例,P型晶体管的导通电平为低电平,P型晶体管的截止电平为高电平。在其他实施例中,第二晶体管T2至第七晶体管T7及驱动晶体管DTFT也可以均为N型晶体管。
请一并参阅图5和图6。像素电路10的工作过程可以包括初始化阶段t1、数据写入阶段t2和发光阶段t3。在初始化阶段t1,第二扫描信号Scan2由高电平跳变为低电平,以对驱动模块11和发光模块15的初始化。在数据写入阶段t2,第一扫描信号线Scan1由高电平跳变为低电平,以将数据信号线Vdata上的数据信号写入驱动模块11。第二扫描信号线Scan2的信号由低电平跳变到高电平时,第二晶体管T2的栅极电位也由低电平跳变为高电平,由于第二晶体管T2的栅极与第一中间节点N1之间存在耦合电容,导致第一中间节点N1的电位变高,例如由第一复位信号线Vref1的电位跳变为更高的高电平VGH电位,在发光阶段t3,第一中间节点N1的高电位电荷会流向驱动晶体管DTFT的栅极,导致驱动晶体管DTFT的栅极的电位变高,如此一来,为显示某一固定亮度下,数据信号线上的数据信号的电压降低,所以数据信号的电压范围减少。而本申请实施例中,在发光阶段t3,发光控制信号线EM上的发光控制信号由高电平跳变至低电平,补偿模块13在发光控制信号线EM上的发光控制信号的控制下,可以降低驱动晶体管DTFT的栅极的电位,为显示某一固定亮度下,数据信号线上的数据信号的电压升高,进而数据信号的电压范围增大,使得驱动晶体管DTFT的栅极更趋于稳定,进而在固定灰阶下,能够增大数据信号的电压范围,在数据补偿阶段可增加驱动模块的开启程度,从而有利于提高像素电路的补偿效果,解决显示面板存在低灰阶mura及残影问题。
在一些可选的实施方式中,如图7所示,补偿模块13可以包括第一电容C1,第一电容C1的第一极板可以与发光控制信号线EM电连接,第一电容C1的第二极板可以与驱动模块11的控制端电连接。
示例性地,第一电容C1的第一极板可以与发光控制信号线EM电连接,第一电容C2的第二极板可以与驱动晶体管DTFT的栅极电连接。
在本实施方式中,在发光阶段t3,发光控制信号线EM上的发光控制信号由高电平跳变至低电平,使得与发光控制信号线EM电连接的第一电容C1的第一极板上的电位降低,并在第一电容C1的耦合作用下,使得第一电容C1的第二极板上的电位降低,进而导致与第一电容C1的第二极板电连接的驱动模块11的控制端的电位降低,提高驱动模块控制端的数据电压的电位。
在一些可选的实施方式中,像素电路10还可以包括存储模块19,存储模块19可以包括第二电容C2;第二电容C2的第一极板与第一电源线Vdd电连接;第二电容C2的第二极板与驱动模块11的控制端电连接,即,第二电容C2的第二极板与驱动晶体管DTFT的栅极电连接;第一电容C1的电容量小于或等于第二电容C2的电容量。
在本实施方式中,第一电容C1的电容量小于或等于第二电容C2的电容量时,第一电容C1可以更好地抵消阈值补偿模块12导致的驱动模块11的控制端电位的增加量。
示例性地,第一电容C1的电容量可以为2飞法。当然,第一电容C1的电容量还可以为其他数值,在此不做限定。
经发明人实验发现,在像素电路10中不设置第一电容C1的情况下,驱动晶体管DTFT的栅极的电压的取值范围为【3.44,5.49】V;在像素电路10中设置电容量为2飞法的第一电容C1的情况下,驱动晶体管DTFT的栅极的电压的取值范围为【6.64,9.00】V。可见,在像素电路10中设置第一电容C1能够提高驱动晶体管DTFT栅极的数据电压的电位。
在本申请实施例中,驱动晶体管DTFT的栅极的数据电压的电位可以通过第一电容C1的电容量进行调整。利用第一电容C1的电容量和驱动晶体管DTFT的栅极的数据电压的电位变化量△Vdata满足公式(1)。
其中,△Vdata表示驱动晶体管DTFT的栅极的数据电压的电位变化量,VGH表示发光控制信号EM的高电平,VGL表示发光控制信号EM的低电平,C1表示第一电容,C2表示第二电容。
示例性地,VGH可以为+6V、+7V、+8V等,VGL可以为-6V、-7V、-8V等,当然,VGH和VGL还可以为其他数值,在此不做限定。
在一些可选的实施方式中,如图8所示,补偿模块13可以包括第一晶体管T1,第一晶体管T1的栅极与驱动模块11的控制端可以构成耦合电容。也就是说,第一晶体管T1与驱动晶体管DTFT的栅极电连接,第一晶体管T1的栅极与驱动晶体管DTFT的栅极构成耦合电容。
在一些可选的实施方式中,仍如图8所示,第一晶体管T1的第一极和第二极均可以与驱动模块11的控制端电连接,第一晶体管T1的栅极可以与发光控制信号线EM电连接。
在本实施方式中,在发光阶段t3,发光控制信号线EM上的发光控制信号由高电平跳变至低电平,使得与发光控制信号线EM电连接的第一晶体管T1的栅极的电位降低,由于第一晶体管T1的栅极与驱动模块11的控制端构成耦合电容,在该耦合电容的耦合作用下,使得驱动模块11的控制端的电位降低。
在一些可选的实施方式中,第二电容C2的第一极板与第一电源线Vdd电连接,第二电容C2的第二极板、阈值补偿模块12的第一端、第一晶体管T1的第一极和第一晶体管T1的第二极分别与驱动模块11的控制端电连接。也就是说,第二电容C2的第二极板、第二晶体管T2的第一端、第一晶体管T1的第一极和第一晶体管T1的第二极分别与驱动晶体管DTFT的栅极电连接。
在本申请实施例中,驱动晶体管DTFT的栅极的数据电压的电位可以通过第一晶体管T1的电容量进行调整。利用第一晶体管T1的电容量和驱动晶体管DTFT的栅极的数据电压的电位变化量△Vdata满足公式(2)。
其中,T1表示第一晶体管。
在一些可选的实施方式中,第一晶体管T1的沟道宽长比可以为2/3。
示例性地,第一晶体管T1的沟道宽度可以为2um,第一晶体管的沟道长度可以为3um。当然,第一晶体管T1的沟道宽度和沟道长度还可以为其他数值,在此不做限定。
经发明人实验发现,在像素电路10中不设置第一晶体管T1的情况下,驱动晶体管DTFT的栅极的电压的取值范围为【3.44,5.49】V;在像素电路10中设置沟道宽长比为2/3的第一晶体管T1的情况下,驱动晶体管DTFT的栅极的电压的取值范围为【3.65,5.77】V。可见,在像素电路10中设置第一晶体管T1能够提高驱动晶体管DTFT栅极的数据电压的电位。
本申请还提供一种显示面板。图9示出根据本申请一种实施例提供的显示面板的结构示意图。如图9所示,本申请实施例提供的显示面板1000可以包括多个像素单元100,各个像素单元100均可以包括上述任一实施例所述的像素电路10。图9所示的显示面板可以为有机发光二极管(Organic Light-Emitting Diode,OLED)显示面板。
在一些可选的实施方式中,补偿模块可包括第一电容,像素电路还可包括存储模块,存储模块可包括第二电容,第一电容的第一极板与第二电容的第一极板可以位于同一膜层,第一电容的第二极板和第二电容的第二基板可以位于同一膜层。
示例性地,第一电容的第一极板与第二电容的第一极板均可以复用为驱动模块的控制端,进而第一电容的第一极板与第二电容的第一极板可以均位于栅极金属层M1。第一电容的第二极板与第二电容的第二极板可以均位于电容金属层MC。
根据本申请实施例提供的显示面板,增加了补偿模块,在阈值补偿模块导致驱动模块的控制端的电位升高的情况下,补偿模块在发光控制信号线上的发光控制信号的控制下,可以降低驱动模块的控制端的电位;在阈值补偿模块导致驱动模块的控制端的电位降低的情况下,补偿模块在发光控制信号线上的发光控制信号的控制下,可以增加驱动模块的控制端的电位。也就是说,补偿模块对驱动模块的控制端电位的改变量,与阈值补偿模块导致的驱动模块的控制端电位的改变量可以至少部分抵消,以部分消除或全部消除驱动模块的控制端的电位变化,使得驱动模块的控制端更趋于稳定,进而在固定灰阶下,能够增大数据信号的电压范围,在数据补偿阶段可增加驱动模块的开启程度,从而有利于提高像素电路的补偿效果,改善显示面板存在低灰阶mura及残影问题。
本领域内技术人员应该理解,在本申请的其他实现方式中,显示面板还可以微型发光二极管(Micro LED)显示面板,量子点显示面板等。
本申请实施例提供的显示面板,具有本申请实施例提供的像素电路的有益效果,具体可以参考上述各实施例对于像素电路的具体说明,本实施例在此不再赘述。
本申请还提供了一种显示装置,包括本申请提供的显示面板。请参考图10,图10是本申请实施例提供的一种显示装置的结构示意图。图10提供的显示装置10000包括本申请上述任一实施例提供的显示面板1000。图10实施例仅以手机为例,对显示装置10000进行说明,可以理解的是,本申请实施例提供的显示装置,可以是可穿戴产品、电脑、电视、车载显示装置等其他具有显示功能的显示装置,本申请对此不作具体限制。本申请实施例提供的显示装置,具有本申请实施例提供的显示面板的有益效果,具体可以参考上述各实施例对于显示面板的具体说明,本实施例在此不再赘述。
依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。

Claims (11)

1.一种像素电路,其特征在于,包括驱动模块、阈值补偿模块、补偿模块、发光控制模块和发光模块;
所述驱动模块、所述发光控制模块与所述发光模块串联在第一电源线与第二电源线之间,所述驱动模块的第一端与所述第一电源线电连接,所述驱动模块的第二端与所述第二电源线电连接,所述驱动模块用于驱动所述发光模块发光,所述发光控制模块用于控制所述发光模块进入发光阶段,所述发光控制模块的控制端与发光控制信号线电连接;
所述阈值补偿模块连接在所述驱动模块的控制端与所述驱动模块的第二端之间,所述阈值补偿模块用于补偿所述驱动模块的阈值电压;
所述补偿模块与所述发光控制信号线以及所述驱动模块的控制端均电连接,所述补偿模块用于在发光控制信号的控制下,改变所述驱动模块的控制端的电位。
2.根据权利要求1所述的像素电路,其特征在于,所述补偿模块包括第一电容,所述第一电容的第一极板与所述发光控制信号线电连接,所述第一电容的第二极板与所述驱动模块的控制端电连接。
3.根据权利要求2所述的像素电路,其特征在于,所述像素电路还包括存储模块,所述存储模块包括第二电容;
所述第二电容的第一极板与所述第一电源线电连接,所述第二电容的第二极板与所述驱动模块的控制端电连接;
所述第一电容的电容量小于或等于所述第二电容的电容量。
4.根据权利要求1所述的像素电路,其特征在于,所述补偿模块包括第一晶体管,所述第一晶体管的栅极与所述驱动模块的控制端构成耦合电容。
5.根据权利要求4所述的像素电路,其特征在于,所述第一晶体管的第一极和第二极均与所述驱动模块的控制端电连接,所述第一晶体管的栅极与所述发光控制信号线电连接。
6.根据权利要求4所述的像素电路,其特征在于,所述像素电路还包括存储模块,所述存储模块包括第二电容;
所述第二电容的第一极板与所述第一电源线电连接,所述第二电容的第二极板、所述阈值补偿模块的第一端、所述第一晶体管的第一极和所述第一晶体管的第二极分别与所述驱动模块的控制端电连接。
7.根据权利要求4所述的像素电路,其特征在于,所述第一晶体管的沟道宽长比为2/3。
8.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括数据写入模块、第一复位模块和第二复位模块;
所述数据写入模块连接在数据信号线与所述驱动模块的第一端之间,所述数据写入模块用于将数据写入所述驱动模块;
所述数据写入模块与所述阈值补偿模块分别与第一扫描信号线电连接;
所述第一复位模块连接在所述驱动模块的控制端与第一复位信号线之间,所述第一复位模块用于为所述驱动模块的控制端提供所述第一复位信号线上的第一复位信号;
所述第二复位模块连接在所述发光模块的第一端与第二复位信号线之间;
所述第一复位模块与所述第二复位模块分别与第二扫描信号线电连接;
所述发光控制模块包括第一发光控制模块和第二发光控制模块;
所述第一发光控制模块连接在所述第一电源线与所述驱动模块的第一端之间;
所述第二发光控制模块连接在所述驱动模块的第二端与所述发光模块的第一端之间。
9.一种显示面板,其特征在于,包括多个像素单元,各个所述像素单元均包括如权利要求1至权利要求8中任一项所述的像素电路。
10.根据权利要求9所述的显示面板,其特征在于,所述补偿模块包括第一电容,所述像素电路还包括存储模块,所述存储模块包括第二电容,所述第一电容的第一极板与所述第二电容的第一极板位于同一膜层,所述第一电容的第二极板与所述第二电容的第二极板位于同一膜层。
11.一种显示装置,其特征在于,包括如权利要求9或10所述的显示面板。
CN202320697870.3U 2023-03-30 2023-03-30 像素电路、显示面板及显示装置 Active CN219811331U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202320697870.3U CN219811331U (zh) 2023-03-30 2023-03-30 像素电路、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202320697870.3U CN219811331U (zh) 2023-03-30 2023-03-30 像素电路、显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN219811331U true CN219811331U (zh) 2023-10-10

Family

ID=88209793

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202320697870.3U Active CN219811331U (zh) 2023-03-30 2023-03-30 像素电路、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN219811331U (zh)

Similar Documents

Publication Publication Date Title
US11270630B2 (en) Driving circuit, driving method thereof and display apparatus
US10297202B2 (en) Organic light-emitting display panel, driving method thereof, and organic light-emitting display device
CN108206008B (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
CN107665672B (zh) 像素电路及其驱动方法
US20180190194A1 (en) Pixel circuit, method for driving the same, display panel, and display device
US9773451B2 (en) Pixel circuit, method for driving pixel circuit and display apparatus
JP5459960B2 (ja) アクティブマトリクス型発光デバイスのピクセルをプログラミング及び駆動する方法並びにシステム
CN113223458B (zh) 一种像素电路及其驱动方法、显示基板和显示装置
US10964261B2 (en) Pixel circuitry, driving method thereof and display device
US9084331B2 (en) Active matrix organic light emitting diode circuit and operating method of the same
EP3257041B1 (en) Pixel compensating circuits, related display apparatus and method for driving the same
KR100692478B1 (ko) 단위 회로, 그 제어 방법, 전자 장치, 전기 광학 장치, 및전자 기기
US11282437B2 (en) Pixel circuit and driving method thereof, and display device
US10777132B2 (en) Display device, display panel, pixel driving circuit and driving method
US10770000B2 (en) Pixel circuit, driving method, display panel and display device
CN113674690B (zh) 像素驱动电路、显示面板、显示装置以及驱动方法
EP3654324A1 (en) Amoled pixel driving circuit and pixel driving method
CN113571009B (zh) 发光器件驱动电路、背光模组以及显示面板
CN111710296B (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
KR101818462B1 (ko) 유기전계발광 표시장치의 구동회로 및 구동방법
US20240127756A1 (en) Pixel Driving Circuit, Pixel Driving Method, Display Panel and Display Device
EP4336486A1 (en) Pixel driving circuit and display panel
CN111210767A (zh) 像素驱动电路及其驱动方法、显示面板
CN114627817A (zh) 像素电路、像素驱动方法及显示装置
CN114708838A (zh) 像素电路及其驱动方法和显示面板

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant