CN111210767A - 像素驱动电路及其驱动方法、显示面板 - Google Patents

像素驱动电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN111210767A
CN111210767A CN202010146591.9A CN202010146591A CN111210767A CN 111210767 A CN111210767 A CN 111210767A CN 202010146591 A CN202010146591 A CN 202010146591A CN 111210767 A CN111210767 A CN 111210767A
Authority
CN
China
Prior art keywords
node
transistor
signal
voltage
input module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010146591.9A
Other languages
English (en)
Inventor
薛炎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202010146591.9A priority Critical patent/CN111210767A/zh
Priority to US16/768,576 priority patent/US11776471B2/en
Priority to PCT/CN2020/085003 priority patent/WO2021174648A1/zh
Publication of CN111210767A publication Critical patent/CN111210767A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明公开了一种像素驱动电路及其驱动方法、显示面板,能够通过单级补偿电路降低动态功耗,提升显示面板的显示性能,像素驱动电路包括第一数据输入模块、第二数据输入模块、显示驱动模块和发光模块;第一数据输入模块用于将第一数据信号耦合到第一节点;第二数据输入模块用于将第二数据信号耦合到第一节点;显示驱动模块包括驱动晶体管,驱动晶体管由第一数据信号和第二数据信号耦合至第一节点时在第一节点产生的电位进行控制,并用于传输电源信号至第二节点;发光模块包括发光元件,发光元件的阳极连接第二节点,发光元件的阴极接地,用于在耦合至第二节点的电源信号的控制下产生工作电流并据此进行发光。

Description

像素驱动电路及其驱动方法、显示面板
技术领域
本发明涉及显示技术领域,特别涉及一种像素驱动电路及其驱动方法、显示面板。
背景技术
到目前为止,现有的显示面板更新迭代飞快,包括发光二极管(Light emittingdiode,LED)显示面板、迷你发光二极管(Mini-Light emitting diode,Mini-LED)显示面板、有机发光二极管(Organic-Light emitting diode,OLED)显示面板以及有源矩阵有机发光二极管(Active Matrix organic light-emitting diode,AMOLED)。各种显示面板都需要通过像素驱动电路来驱动显示面板中的发光二极管发光来显示图像。
通用的像素驱动电路采用的是如图1所示的2T1C的像素驱动电路结构。由图1可知,现有的2T1C结构的像素驱动电路包括晶体管T1、晶体管T2、存储电容C、发光元件D、电源信号线、低电平信号线、扫描信号线以及数据信号线;其中,晶体管T1的栅极G1与晶体管T2的第一极相连,晶体管T1的第一极与电源信号线VDD相连,晶体管的T1的第二极与发光元件D的阳极相连;发光元件的阴极接地VSS;晶体管T2的栅极与扫描信号线相连,晶体管T2的第二极与数据信号线相连;存储电容C的一端与第一节点G相连,第一节点G与晶体管T1的栅极以及晶体管T2的第一极相连,存储电容C的另一端与第二节点S相连,第二节点S与晶体管T1的第二极以及低电平信号相连。
发光元件D的亮灭是通过显示面板的该像素驱动电路的驱动方法实现的,参见图2,图2为图1的像素驱动电路的驱动方法的第一时序图,该驱动方法包括:
通过数据信号线提供数据信号,通过扫描信号线提供扫描信号,通过低电平信号线提供低电平信号,通过电源信号线提供电源信号,其中在一帧图像的显示周期内,当扫描信号线提供高电平扫描信号,且数据信号线提供高电平数据信号时,令晶体管T2打开,第一节点G获得第一高电位Vg,然后令晶体管T1打开,因存储电容会存储部分电压,因此第二节点S获得低于第一高电位的第二高电位VS,发光元件因第二节点S的第二高电位VS和低电平线的低电位VSS之间的电压差所产生电流IOLED而发光,第二高电位VS。该2T1C像素电路在对AMOLED进行驱动时,数据信号线的动态功耗I可由下述公式(1)得到:
I=fcVdata 2 (1)
其中,I为数据信号线的动态功耗,f为图像的显示频率,c为电容量,Vdata为数据信号线的电压。
然而,传统的显示面板的像素驱动电路中,驱动发光元件D发光时需要达到较大的电流,例如发光元件D的电流为1.5μA,为此,数据信号线的高电平电压则需要输出较高的电压Vdata才能够提供给发光元件D充足的电流以使其发光,例如Vdata=15V,根据动态功耗I的计算公式可知,这样导致显示面板的动态功耗较大,容易导致显示面板的相关器件温度上升较大,器件特性容易发生变化,以致显示画面出现显示反常现象,这样影响了显示面板的显示性能及其实用化。
发明内容
鉴于此,本申请实施例提供一种像素驱动电路及其驱动方法、显示面板,能够通过单级补偿电路降低动态功耗,提升显示面板的显示性能。
本发明提供一种像素驱动电路,所述像素驱动电路包括第一数据输入模块、第二数据输入模块、显示驱动模块和发光模块;
所述第一数据输入模块用于将第一数据信号耦合到第一节点;
所述第二数据输入模块用于将第二数据信号耦合到所述第一节点;
所述显示驱动模块包括驱动晶体管,所述驱动晶体管由所述第一数据信号和所述第二数据信号耦合至所述第一节点时在所述第一节点产生的电位进行控制,并用于传输电源信号至第二节点;
所述发光模块包括发光元件,所述发光元件的阳极连接所述第二节点,所述发光元件的阴极接地,用于在耦合至所述第二节点的电源信号的控制下产生工作电流并据此进行发光。
可选地,所述第一数据输入模块包括:
第一晶体管,所述第一晶体管的第一极与所述第一节点相连,所述第一晶体管的第二极接入第一数据信号,所述第一晶体管的栅极接入第一扫描信号;
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述存储电容的另一端接地。
可选地,所述第一数据输入模块包括:
第一晶体管,所述第一晶体管的第一极与第一节点相连,所述第一晶体管的第二极接入第一数据信号,所述第一晶体管的栅极接入第一扫描信号;
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述第一存储电容的另一端与所述第二节点相连。
可选地,所述第二数据输入模块包括:
第二晶体管,所述第二晶体管的第一极与第三节点相连,所述第二晶体管的第二极接入第二数据信号,所述第二晶体管的栅极接入第二扫描信号;
第二存储电容,所述第二存储电容的一端与所述第三节点相连,所述第二存储电容的另一端与所述第一节点相连。
可选地,所述驱动晶体管的第一极接入电源信号,所述驱动晶体管的第二极与所述第二节点相连,所述驱动晶体管的栅极与所述第一节点相连。
本申请实施例提供一种像素驱动电路的驱动方法,包括:
提供像素驱动电路,所述像素驱动电路包括第一数据输入模块、第二数据输入模块,显示驱动模块和发光模块;
所述显示驱动模块包括驱动晶体管,所述驱动晶体管由所述第一数据信号和第二数据信号耦合至所述第一节点时在所述第一节点产生的电位进行控制;
所述发光模块包括发光元件,所述发光元件的阳极连接所述第二节点,所述发光元件的阴极接地;
所述驱动方法在一帧图像的显示周期内包括:
所述第一数据输入模块将所述第一数据信号耦合到所述第一节点;
所述第二数据输入模块将所述第二数据信号耦合到所述第一节点;
所述显示驱动模块将所述电源信号传输至所述第二节点;
所述发光模块在耦合至所述第二节点的电源信号的控制下产生工作电流并据此进行发光。
可选地,所述第一数据输入模块包括:
第一晶体管,所述第一晶体管的第一极与所述第一节点相连,所述第一晶体管的第二极接入所述第一数据信号,所述第一晶体管的栅极接入第一扫描信号;
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述第一存储电容的另一端接地;
或者,
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述存储电容的另一端与所述第二节点相连;
其中,所述驱动方法包括:
在第一预设时长前,所述第一晶体管接入所述第一扫描信号的第一高电位,所述第一晶体管导通,在所述第一预设时长内,所述第一数据信号耦合至所述第一节点,所述第一节点的电压升至第一阈值电压。
可选地,所述第二数据输入模块包括:
第二晶体管,所述第二晶体管的第一极与第三节点相连,所述第二晶体管的第二极接入第二数据信号,所述第二晶体管的栅极接入第二扫描信号;
第二存储电容,所述第二存储电容的一端与所述第三节点相连,所述第二存储电容的另一端与所述第一节点相连;
其中,所述驱动方法包括:
在第二预设时长内,所述第一扫描信号为低电位,所述第二扫描信号为高电位,所述第一晶体管关闭,所述第二晶体管导通,所述第二数据信号耦合至所述第三节点,并通过所述第二存储电容耦合至所述第一节点,所述第一节点的电压由所述第一阈值电压升至第三阈值电压。
可选地,所述驱动方法包括:
在所述第一预设时长内,当所述第一节点的电压升至所述第一阈值电压时,所述驱动晶体管导通,所述第二节点的电压升至第二阈值电压,所述发光元件的电流升至第一阈值电流,所述第二阈值电压与所述第一阈值电压以及所述电源信号的电压成正相关;
在所述第二预设时长内,当所述第一节点的电压升至所述第三阈值电压时,所述驱动晶体管继续导通,所述第二节点的电压升至第四阈值电压,所述第四阈值电压与所述第二阈值电压以及所述电源信号成正相关,所述发光元件的电流升至第二阈值电流,令所述发光元件发光。
本申请实施例提供一种显示面板,所述显示面板包括本发明中所述的像素驱动电路及其驱动方法。
本申请实施例中的像素驱动电路,由于第一数据输入模块将第一数据信号耦合到第一节点后,第二数据输入模块再将第二数据信号耦合到第二节点,这样第二节点的电压就变为第一数据信号的电压和第二数据信号的电压的叠加,且由于该电压大于驱动晶体管的栅极和源极之间的电压,这样驱动晶体管导通,电源信号耦合至第二节点,第二节点的电压与第一节点的电压以及驱动晶体管导通后传输过来的高电平电压成正相关,发光模块中的发光元件在第二节点的电源信号的控制下产生控制电流以使发光元件发光,这样因通过两个数据信号各自的低压叠加后变为足以使发光元件发光的电压,能够大幅降低显示面板的数据电压,从而能够降低动态功耗,最终达到降低总功耗的目的,提升了显示面板的显示性能。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有的2T1C像素驱动电路的等效示意图;
图2为现有的2T1C像素驱动电路的驱动方法的第一时序图;
图3为本申请实施例中一个像素驱动电路的等效示意图;
图4为本申请实施例中另一个像素驱动电路的等效示意图;
图5为本申请实施例中一个像素驱动电路的驱动方法流程示意图;
图6为本申请实施例中一个像素驱动电路的驱动方法的第二时序图。
具体实施方式
下面结合附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请一部分实施例,而非全部实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。在不冲突的情况下,下述各个实施例及其技术特征可以相互组合。
本申请实施例提供了一种像素驱动电路及其驱动方法、显示面板,能够通过单级补偿电路降低动态功耗,提升显示面板的显示性能。
请参阅图3,图3为本申请实施例中一个像素驱动电路的等效示意图。
本申请实施例中提供一种像素驱动电路,该像素驱动电路用于驱动显示板发光,该像素驱动电路包括第一数据输入模块31、第二数据输入模块32、显示驱动模块33和发光模块34;
第一数据输入模块31用于将第一数据信号Data1耦合到第一节点G;
第二数据输入模块32用于将第二数据信号Data2耦合到第一节点G;
显示驱动模块33包括驱动晶体管T1,该驱动晶体管由第一数据信号和第二数据信号耦合至第一节点时在第一节点产生的电位进行控制,并用于传输电源信号至第二节点;
发光模块334包括发光元件D,发光元件D的阳极连接第二节点S,发光元件D的阴极接地,用于在耦合至第二节点S的电源信号的控制下产生工作电流并据此进行发光。
需要说明的是,本申请实施例中的驱动晶体管T1可以为P型晶体管,也可以为N型晶体管,具体此处不做限定。
需要说明的是,本申请实施例中的驱动晶体管T1可以为金属氧化物半导体场效应晶体管(Metal-oxide-semiconductor field-effect transistor,MOS管),也可以为薄膜晶体管(Thin Film Transistor,TFT),具体此处不做限定。
进一步地,在本申请实施例中的驱动晶体管T1为薄膜晶体管的情况下,薄膜晶体管可以为非晶硅薄膜晶体管,也可以为低温多晶硅薄膜晶体管,具体此处不做限定。
需要说明的是,本申请实施例中的发光元件可以为发光二极管LED,也可以为迷你发光二极管Mini-LED、有机发光二极管OLED或者有源矩阵有机发光二极管AMOLED,具体此处不做限定。
本申请实施例中的像素驱动电路,由于第一数据输入模块31将第一数据信号Data1耦合到第一节点G后,第二数据输入模块32再将第二数据信号Data2耦合到第二节点G,这样第二节点G的电压就变为第一数据信号Data1的电压和第二数据信号Data2的电压的叠加,且由于该电压大于驱动晶体管T1的栅极和源极之间的阈值电压,这样驱动晶体管T1导通,电源信号耦合至第二节点S,第二节点S的电压与第一节点G的电压以及驱动晶体管T1导通后传输过来的高电平电压成正相关,发光模块中的发光元件D在第二节点S的电源信号的控制下产生控制电流而发光,这样因通过两个数据信号各自的低压叠加后变为足以使发光元件发光的电压,能够大幅降低显示面板的数据电压,从而能够降低动态功耗,最终达到降低总功耗的目的,提升了显示面板的显示性能。
实现本申请上述实施例的具体方案为以下两个实施例:
优选地,参见图3,实现本申请实施例中的一个像素驱动电路的具体方案为:
如前所述,像素驱动电路包括第一数据输入模块31、第二数据输入模块32、显示驱动模块33和发光模块34;
第一数据输入模块31包括:
第一晶体管T2,第一晶体管T2的第一极与第一节点G相连,第一晶体管T2的第二极接入第一数据信号Data1,第一晶体管T2的栅极G2接入第一扫描信号Scan1;
第一存储电容C1,第一存储电容C1的一端与第一节点G相连,第一存储电容C1的另一端与第二节点S相连。
第二数据输入模块32包括:
第二晶体管T3,第二晶体管T3的第一极与第三节点M相连,第二晶体管T3的第二极接入第二数据信号Data2,第二晶体管的栅极G3接入第二扫描信号Scan2;
第二存储电容C2,第二存储电容C2的一端与第三节点M相连,第二存储电容C2的另一端与第二节点S相连。
此外,显示驱动模块33中的驱动晶体管T1的第一极接入电源信号VDD,驱动晶体管T1的第二极与第二节点S相连,驱动晶体管T1的栅极与第一节点G相连。
需要说明的是,本申请实施例中的第一数据信号Data1可以由第一数据信号线提供,第一扫描信号Scan1可以由第一扫描信号线提供,第二数据信号Data2可以由第二数据信号线提供,第二扫描信号Scan2可以由第二扫描信号线提供。
需要说明的是,本申请实施例中的驱动晶体管T1、第一晶体管T2和第二晶体管T3可以均为N型晶体管,也可以均为P型晶体管。
进一步地,当本实施例中的晶体管均为N型时,驱动晶体管T1的第一极、第一晶体管T2的第一极、第二晶体管T3的第一极均为漏极,而驱动晶体管T1的第二极、第一晶体管T2的第二极、第二晶体管T3的第二极均为源极。反之,当本实施例中的晶体管均为P型时,驱动晶体管T1的第一极、第一晶体管T2的第一极、第二晶体管T3的第一极均为源极,而驱动晶体管T1的第二极、第一晶体管T2的第二极、第二晶体管T3的第二极均为漏极。
本实施例中以N型晶体管为例对像素驱动电路以及其驱动方法进行描述。
以上是实现本申请实施例中的一个像素驱动电路的具体方案,以下参见图4,图4为本申请实施例中另一个像素驱动电路的等效示意图。
本申请实施例中提供的另一个像素驱动电路的具体方案为:
像素驱动电路包括第一数据输入模块41、第二数据输入模块42、显示驱动模块43和发光模块44;
第一数据输入模块41包括:
第一晶体管T2,第一晶体管T2的第一极与第一节点G相连,第一晶体管T2的第二极接入第一数据信号Data1,第一晶体管T2的栅极G2接入第一扫描信号Scan1;
第一存储电容C1,第一存储电容C1的一端与第一节点G相连,第一存储电容C1的另一端接地VSS。
第二数据输入模块42的结构与前述像素驱动电路中的第二数据输入模块32的结构类似,此处不再赘述。
显示驱动模块43的结构与前述像素驱动电路中的显示驱动模块42的结构类似,此处不再赘述。
基于上述像素驱动电路,本申请实施例还提供一种像素驱动方法,请参阅图5和图6,图5为本申请实施例中一个像素驱动电路的驱动方法流程示意图,图6为本申请实施例中一个像素驱动电路的驱动方法的第二时序图。
本申请实施例中,基于图3和图4的像素驱动电路的驱动方法中,在一帧图像的显示周期内,包括如下步骤:
S501、提供一像素驱动电路;
具体请参阅前述图3和图4中描述的实施例。
S502、第一数据输入模块31将第一数据信号Data1耦合到第一节点G;
S503、第二数据输入模块32将第二数据信号Data2耦合到第一节点G;
S504、显示驱动模块33将电源信号VSS传输至第二节点S;
S505、发光模块34在耦合至第二节点S的电源信号VDD的控制下产生工作电流并据此进行发光。
本申请实施例中的像素驱动电路的驱动方法,由于通过对输入的第一数据信号的电压进行补偿,得到第一数据信号的电压和第二数据信号的电压的叠加,从而能够使发光元件得到足够大的电流而发光,这样因通过两个数据信号各自的低压叠加后变为足以使发光元件发光的电压,能够大幅降低显示面板的数据电压,从而能够降低动态功耗,最终达到降低总功耗的目的,提升了显示面板的显示性能。
下面参见图6和表1,针对前述图3中的像素驱动电路对基于该像素驱动电路的驱动方法进行说明。
表1为各个信号线传输的电压幅值。
表1
Figure BDA0002400934020000111
本申请实施例中,可以通过第一数据信号线提供高电位的第一数据信号Data1或者低电位的第一数据信号Data1,可以通过第一扫描信号线提供高电位的第一扫描信号Scan1或者低电位的第一扫描信号Scan1,可以通过第二数据信号线提供高电位的第二数据信号Data1或者低电位的第二数据信号Data1,可以通过第二扫描信号线提供高电位的第二扫描信号Scan1或者低电位的第二扫描信号Scan1。
具体地,在第一预设时长N1前,第一晶体管T2接入第一扫描信号Scan1的第一高电位5V,第一晶体管T2导通,在第一预设时长N1内,第一数据信号Data1耦合至第一节点G,此时第一节点G的电压升至第一阈值电压VG1。由于第一阈值电压VG1大于驱动晶体管T1的栅极和源极之间的阈值电压,驱动晶体管T1导通,电源信号VDD耦合至第二节点S,第二节点的电压升至第二阈值电压VS1,发光元件D的电流IOLED略微抬升,升至第一阈值电流IOLED1
需要说明的是,本申请实施例中,第二节点S处的第二阈值电压不仅与电源信号的电压成正相关,也与第一节点G处的第一阈值电压成正相关。
需要说明的是,本申请实施例中关于预设时长N1前以及预设时长N1内为高电位的第一扫描信号、预设时长N1内为高电位的第一数据信号均指的是脉冲信号。
接着,在第二预设时长N2内,第一扫描信号Scan1为低电位,第二扫描信号Scan2为高电位,于是第一晶体管T2关闭,第二晶体管T3导通,此时第二数据信号Data15V耦合至第三节点M,第三节点M的电压可以由1V变为5V,然后通过第二存储电容C2耦合至第一节点G,于是第一节点G的电压由第一阈值电压VG1升至第三阈值电压VG3。理论上而言,第一节点G电压的升值,即第三阈值电压VG3与第一阈值电压VG1的差值,可由以下公式(2)得到:
VG13=4V*C2/(C1+C2) (2)
也就是说,第一节点G的第三阈值电压可由以下公式(3)得到:
VG3=5+4*C2/(C1+C2) (3)
此时,驱动晶体管T1继续保持导通,第二节点S的电压由第二阈值电压VS2升至第四阈值电压VS4,发光元件D发光的电流升至第二阈值电流IOLED11.5μA,于是发光元件D发光。
需要说明的是,第二节点S处的第四阈值电压不仅与电源信号的电压成正相关,也与第一节点G处的第三阈值电压成正相关。
根据前述公式(1)可知,第一数据信号线和第二数据信号线的动态功耗I与图像的显示频率、电容量、第一数据信号线的电压以及第二数据信号线的电压成正相关,由于本申请实施例中第一数据信号的电压大幅降低,第二数据信号的电压也比现有的2T1C像素驱动电路的数据信号的电压低很多,并且存储电容C1和存储电容C2串联从而使得总的存储电容量比现有的2T1C像素驱动电路中的存储电容量有所减少,因此使得总的数据信号线的动态功耗I大幅减少。
本申请实施例中,若采用前述图4中的像素驱动电路结构,其驱动方法也与上述驱动方法类似,只是由于第一存储电容C1不是接地,而是与第二节点S连接,因此在第一节点G的电压达到第一阈值电压VG1时,由于会有一部分电压通过第一存储电容C1耦合到第二节点S处,于是令驱动晶体管T1导通的电压会有所降低,这样就有可能造成驱动晶体管T1无法导通,而在第一节点G的电压达到第三阈值电压VG3后才能够导通,于是第二节点S的电流有可能会瞬间抬升很高,不利于保护发光元件D的正常发光。但是,本实施例的驱动方法也是本发明中的一个可选方案,而图3中的驱动方法则是最优选方案。
本实施例中的像素驱动电路的驱动方法,由于通过对输入的第一数据信号的第一阈值电压VG1进行补偿,在第一节点G处得到第一数据信号的电压和第二数据信号的电压的叠加即第三阈值电压VG3,使第二节点S的电压由第二阈值电压VS2升至VS1,从而使发光元件D的电流IOLED由IOLED1升至IOLED2而得到足够大的电流而发光,这样既保护了发光元件D不会因突然升高的电流而被烧坏以致不能正常发光,而且因通过两个数据信号各自的低压叠加后变为足以使发光元件发光的电压,能够大幅降低显示面板的数据电压,从而能够降低动态功耗,最终达到降低总功耗的目的,提升了显示面板的显示性能。
本申请实施例还提供一种显示面板,该显示面板采用的是本申请实施例中的像素驱动电路结构,能够大幅降低显示面板的数据电压,从而降低动态功耗,最终达到降低总功耗的目的,提升了显示面板的显示性能。
尽管已经相对于一个或多个实现方式示出并描述了本申请,但是本领域技术人员基于对本说明书和附图的阅读和理解将会想到等价变型和修改。本申请包括所有这样的修改和变型,并且仅由所附权利要求的范围限制。特别地关于由上述组件执行的各种功能,用于描述这样的组件的术语旨在对应于执行所述组件的指定功能(例如其在功能上是等价的)的任意组件(除非另外指示),即使在结构上与执行本文所示的本说明书的示范性实现方式中的功能的公开结构不等同。
即,以上所述仅为本申请的实施例,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,例如各实施例之间技术特征的相互结合,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。
另外,对于特性相同或相似的结构元件,本申请可采用相同或者不相同的标号进行标识。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个特征。
在本申请的其它实施例中,不会对公知的结构和过程进行详细阐述,以避免不必要的细节使本申请的描述变得晦涩。因此,本申请并非旨在限于所示的实施例,而是与符合本申请所公开的原理和特征的最广范围相一致。

Claims (10)

1.一种像素驱动电路,其特征在于,所述像素驱动电路包括第一数据输入模块、第二数据输入模块、显示驱动模块和发光模块;
所述第一数据输入模块用于将第一数据信号耦合到第一节点;
所述第二数据输入模块用于将第二数据信号耦合到所述第一节点;
所述显示驱动模块包括驱动晶体管,所述驱动晶体管由所述第一数据信号和所述第二数据信号耦合至所述第一节点时在所述第一节点产生的电位进行控制,并用于传输电源信号至第二节点;
所述发光模块包括发光元件,所述发光元件的阳极连接所述第二节点,所述发光元件的阴极接地,用于在耦合至所述第二节点的电源信号的控制下产生工作电流并据此进行发光。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一数据输入模块包括:
第一晶体管,所述第一晶体管的第一极与所述第一节点相连,所述第一晶体管的第二极接入第一数据信号,所述第一晶体管的栅极接入第一扫描信号;
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述第一存储电容的另一端接地。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述第一数据输入模块包括:
第一晶体管,所述第一晶体管的第一极与第一节点相连,所述第一晶体管的第二极接入第一数据信号,所述第一晶体管的栅极接入第一扫描信号;
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述第一存储电容的另一端与所述第二节点相连。
4.根据权利要求2或3所述的像素驱动电路,其特征在于,所述第二数据输入模块包括:
第二晶体管,所述第二晶体管的第一极与第三节点相连,所述第二晶体管的第二极接入第二数据信号,所述第二晶体管的栅极接入第二扫描信号;
第二存储电容,所述第二存储电容的一端与所述第三节点相连,所述第二存储电容的另一端与所述第一节点相连。
5.根据权利要求2或3所述的像素驱动电路,其特征在于,所述驱动晶体管的第一极接入电源信号,所述驱动晶体管的第二极与所述第二节点相连,所述驱动晶体管的栅极与所述第一节点相连。
6.一种像素驱动电路的驱动方法,其特征在于,包括:
提供像素驱动电路,所述像素驱动电路包括第一数据输入模块、第二数据输入模块,显示驱动模块和发光模块;
所述显示驱动模块包括驱动晶体管,所述驱动晶体管由所述第一数据信号和第二数据信号耦合至所述第一节点时在所述第一节点产生的电位进行控制;
所述发光模块包括发光元件,所述发光元件的阳极连接所述第二节点,所述发光元件的阴极接地;
所述驱动方法在一帧图像的显示周期内包括:
所述第一数据输入模块将所述第一数据信号耦合到所述第一节点;
所述第二数据输入模块将所述第二数据信号耦合到所述第一节点;
所述显示驱动模块将所述电源信号传输至所述第二节点;
所述发光模块在耦合至所述第二节点的电源信号的控制下产生工作电流并据此进行发光。
7.根据权利要求6所述的驱动方法,其特征在于,所述第一数据输入模块包括:
第一晶体管,所述第一晶体管的第一极与所述第一节点相连,所述第一晶体管的第二极接入所述第一数据信号,所述第一晶体管的栅极接入第一扫描信号;
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述第一存储电容的另一端接地;
或者,
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述第一存储电容的另一端与所述第二节点相连;
其中,所述驱动方法包括:
在第一预设时长前,所述第一晶体管接入所述第一扫描信号的第一高电位,所述第一晶体管导通,在所述第一预设时长内,所述第一数据信号耦合至所述第一节点,所述第一节点的电压升至第一阈值电压。
8.根据权利要求7所述的驱动方法,其特征在于,所述第二数据输入模块包括:
第二晶体管,所述第二晶体管的第一极与第三节点相连,所述第二晶体管的第二极接入第二数据信号,所述第二晶体管的栅极接入第二扫描信号;
第二存储电容,所述第二存储电容的一端与所述第三节点相连,所述第二存储电容的另一端与所述第一节点相连;
其中,所述驱动方法包括:
在第二预设时长内,所述第一扫描信号为低电位,所述第二扫描信号为高电位,所述第一晶体管关闭,所述第二晶体管导通,所述第二数据信号耦合至所述第三节点,并通过所述第二存储电容耦合至所述第一节点,所述第一节点的电压由所述第一阈值电压升至第三阈值电压。
9.根据权利要求8所述的驱动方法,其特征在于,所述驱动方法包括:
在所述第一预设时长内,当所述第一节点的电压升至所述第一阈值电压时,所述驱动晶体管导通,所述第二节点的电压升至第二阈值电压,所述发光元件的电流升至第一阈值电流,所述第二阈值电压与所述第一阈值电压以及所述电源信号的电压成正相关;
在所述第二预设时长内,当所述第一节点的电压升至所述第三阈值电压时,所述驱动晶体管继续导通,所述第二节点的电压升至第四阈值电压,所述第四阈值电压与所述第二阈值电压以及所述电源信号成正相关,所述发光元件的电流升至第二阈值电流,令所述发光元件发光。
10.一种显示面板,其特征在于,所述显示面板包括如上述权利要求1至5中任一项所述的像素驱动电路。
CN202010146591.9A 2020-03-05 2020-03-05 像素驱动电路及其驱动方法、显示面板 Pending CN111210767A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010146591.9A CN111210767A (zh) 2020-03-05 2020-03-05 像素驱动电路及其驱动方法、显示面板
US16/768,576 US11776471B2 (en) 2020-03-05 2020-04-16 Pixel driving circuit, driving method thereof, and display panel
PCT/CN2020/085003 WO2021174648A1 (zh) 2020-03-05 2020-04-16 像素驱动电路及其驱动方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010146591.9A CN111210767A (zh) 2020-03-05 2020-03-05 像素驱动电路及其驱动方法、显示面板

Publications (1)

Publication Number Publication Date
CN111210767A true CN111210767A (zh) 2020-05-29

Family

ID=70788839

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010146591.9A Pending CN111210767A (zh) 2020-03-05 2020-03-05 像素驱动电路及其驱动方法、显示面板

Country Status (3)

Country Link
US (1) US11776471B2 (zh)
CN (1) CN111210767A (zh)
WO (1) WO2021174648A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111785201A (zh) * 2020-07-02 2020-10-16 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路及其驱动方法、显示面板以及显示装置
CN112071261A (zh) * 2020-09-22 2020-12-11 禹创半导体(深圳)有限公司 一种micro LED的画素电路与驱动方法
CN113990247A (zh) * 2021-12-08 2022-01-28 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116758865A (zh) * 2023-06-29 2023-09-15 重庆惠科金渝光电科技有限公司 显示面板及其驱动方法、电子设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009117092A1 (en) * 2008-03-19 2009-09-24 Eastman Kodak Company Display panel
CN102354478A (zh) * 2011-08-30 2012-02-15 友达光电股份有限公司 显示装置及其像素电压驱动方法
CN107705755A (zh) * 2017-11-20 2018-02-16 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路、驱动方法及显示面板
CN109658868A (zh) * 2019-01-25 2019-04-19 北京大学深圳研究生院 加法器单元以及显示设备
CN109785800A (zh) * 2019-03-05 2019-05-21 北京大学深圳研究生院 一种微显示像素电路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7224342B2 (en) * 2004-06-05 2007-05-29 Vastview Technology Inc. Method and device used for eliminating image overlap blurring phenomenon between frames in process of simulating CRT impulse type image display
KR101987424B1 (ko) 2012-11-29 2019-06-11 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치, 및 그 구동 방법
CN203376957U (zh) * 2013-07-30 2014-01-01 京东方科技集团股份有限公司 像素驱动电路和显示装置
KR102109191B1 (ko) * 2013-11-14 2020-05-12 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
US20190156748A1 (en) * 2017-11-20 2019-05-23 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel driving circuit, driving method and display panel
KR20210043676A (ko) * 2018-08-21 2021-04-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
CN110021265B (zh) * 2019-04-26 2021-01-12 上海天马微电子有限公司 一种像素电路及其驱动方法、显示装置及驱动方法
WO2021026827A1 (zh) * 2019-08-14 2021-02-18 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板及显示装置
KR20220020473A (ko) * 2020-08-11 2022-02-21 삼성디스플레이 주식회사 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009117092A1 (en) * 2008-03-19 2009-09-24 Eastman Kodak Company Display panel
CN102354478A (zh) * 2011-08-30 2012-02-15 友达光电股份有限公司 显示装置及其像素电压驱动方法
CN107705755A (zh) * 2017-11-20 2018-02-16 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路、驱动方法及显示面板
CN109658868A (zh) * 2019-01-25 2019-04-19 北京大学深圳研究生院 加法器单元以及显示设备
CN109785800A (zh) * 2019-03-05 2019-05-21 北京大学深圳研究生院 一种微显示像素电路

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111785201A (zh) * 2020-07-02 2020-10-16 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路及其驱动方法、显示面板以及显示装置
CN112071261A (zh) * 2020-09-22 2020-12-11 禹创半导体(深圳)有限公司 一种micro LED的画素电路与驱动方法
CN113990247A (zh) * 2021-12-08 2022-01-28 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示装置
WO2023103050A1 (zh) * 2021-12-08 2023-06-15 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示装置
US12087210B2 (en) 2021-12-08 2024-09-10 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel-driving circuit and display device

Also Published As

Publication number Publication date
US20230090375A1 (en) 2023-03-23
WO2021174648A1 (zh) 2021-09-10
US11776471B2 (en) 2023-10-03

Similar Documents

Publication Publication Date Title
CN111445848B (zh) 像素驱动电路及其驱动方法、显示基板
US11393373B2 (en) Gate drive circuit and drive method thereof, display device and control method thereof
US20240119897A1 (en) Pixel Circuit and Driving Method Therefor and Display Panel
CN104933993B (zh) 像素驱动电路及其驱动方法、显示装置
US10777132B2 (en) Display device, display panel, pixel driving circuit and driving method
US20170263187A1 (en) Organic light-emitting pixel driving circuit, driving method thereof, and organic light-emitting display panel
KR20200057785A (ko) 구동 회로 및 그 구동 방법, 및 디스플레이 장치
CN111210767A (zh) 像素驱动电路及其驱动方法、显示面板
CN110473503B (zh) 一种像素电路、显示面板和显示装置
CN104200778B (zh) 像素电路及其驱动方法、显示面板、显示装置
US9449554B2 (en) Pixel driving circuit and driving method thereof, display apparatus
US11551606B2 (en) LED driving circuit, display panel, and pixel driving device
CN104200777B (zh) 像素电路及其驱动方法、显示面板、显示装置
US11670220B2 (en) Pixel circuit, method for driving the same, display substrate, and display device
CN113744683B (zh) 像素电路、驱动方法和显示装置
CN114582287B (zh) 显示面板及显示装置
US20180342201A1 (en) Array substrate and driving method, display panel and display device
US20180247592A1 (en) Pixel Driving Circuit and Driving Method Thereof, Array Substrate, and Display Device
WO2019174372A1 (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
JPWO2015198597A1 (ja) 表示装置及びその駆動方法
CN110544458A (zh) 一种像素电路、其驱动方法及显示装置
US11893934B2 (en) Pixel driving circuit, pixel driving method, display apparatus and method for controlling the same
CN112164375A (zh) 一种像素补偿电路及其驱动方法、显示装置
JP2006106141A (ja) 有機el画素回路
CN111653240A (zh) 像素驱动电路及其驱动方法、显示面板及其驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20200529