CN219552884U - 从芯片通讯端产生电源电压的电路 - Google Patents
从芯片通讯端产生电源电压的电路 Download PDFInfo
- Publication number
- CN219552884U CN219552884U CN202320489589.0U CN202320489589U CN219552884U CN 219552884 U CN219552884 U CN 219552884U CN 202320489589 U CN202320489589 U CN 202320489589U CN 219552884 U CN219552884 U CN 219552884U
- Authority
- CN
- China
- Prior art keywords
- chip
- pmos transistor
- power supply
- communication terminal
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 22
- 238000004146 energy storage Methods 0.000 claims abstract description 20
- 239000000758 substrate Substances 0.000 claims abstract description 14
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Direct Current Feeding And Distribution (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本实用新型公开一种从芯片通讯端产生电源电压的电路,包括内置于芯片的若干电子元件和内置于芯片或外挂于芯片的储能电容CAP,电子元件包括二极管D1、PMOS晶体管M1和电压比较器C1,二极管D1的正极、PMOS晶体管M1的漏极以及电压比较器C1的负输入端连接到芯片通讯端DATA,二极管D1的负极、PMOS晶体管M1的源极及其衬底、以及电压比较器C1的正输入端连接到芯片电源端VCC,PMOS晶体管M1的栅极和电压比较器C1的输出端连接,储能电容CAP的一端连接至芯片电源端VCC,另一端接地。其有益之处是,该方案采用芯片内置供电电路,减少了电源引脚这个芯片端口及其供电电路,大大节约了芯片面积与成本。
Description
技术领域
本实用新型涉及集成电路设计的技术领域,更具体的说,本实用新型涉及一种从芯片通讯端产生电源电压的电路。
背景技术
常规的芯片,通常采用独立的引脚引入电源的方式为芯片的内部电路进行供电,而电源引脚及其连接的供电电路占用了较大的芯片面积,使得芯片的成本居高不下。
发明内容
本实用新型的目的在于为克服上述技术的不足而提供一种从芯片通讯端产生电源电压的电路。
本实用新型的技术方案是这样实现的:一种从芯片通讯端产生电源电压的电路,包括内置于芯片的若干电子元件和内置于芯片或外挂于芯片的储能电容CAP,所述电子元件包括二极管D1、PMOS晶体管M1和电压比较器C1,所述二极管D1的正极、所述PMOS晶体管M1的漏极以及所述电压比较器C1的负输入端连接到芯片通讯端DATA,所述二极管D1的负极、所述PMOS晶体管M1的源极及其衬底、以及所述电压比较器C1的正输入端连接到芯片电源端VCC,所述PMOS晶体管M1的栅极和所述电压比较器C1的输出端连接,所述储能电容CAP的一端连接至所述芯片电源端VCC,另一端接地。
优选地,所述电子元件均设有电源输入端口,所述电源输入端口均与所述芯片电源端VCC连接并由所述芯片电源端VCC供电。
优选地,所述电子元件还包括PMOS晶体管M2、两输入与门A1,所述PMOS晶体管M2的漏极连接到所述芯片通讯端DATA,所述PMOS晶体管M2的源极及其衬底连接到所述芯片电源端VCC,所述两输入与门A1的一个输入端与所述电压比较器C1的输出端连接,所述两输入与门A1的另一个输入端为增强驱动使能信号端OD,所述两输入与门A1的输出端与所述PMOS晶体管M2的栅极连接。
优选地,所述PMOS晶体管M2的沟道宽度和沟道长度比WM2/LM2大于所述PMOS晶体管M1的沟道宽度和沟道长度比WM1/LM1,所述PMOS晶体管M2的栅电容CG_M2大于所述PMOS晶体管M1的栅电容CG_M1。
优选地,所述PMOS晶体管M1的源极和衬底间形成有体二极管D2,所述PMOS晶体管M2的源极和衬底间形成有体二极管D3。
本实用新型的有益效果如下:本实用新型提出的从芯片通讯端产生电源电压的电路方案,利用电压比较器C1检测芯片通讯端DATA和芯片电源端VCC电压的变化,可以使得芯片电源端VCC追踪芯片通讯端DATA的高电平;同时在芯片通讯端DATA为低电平时,切断芯片电源端VCC和芯片通讯端DATA的通路,由储能电容CAP供电,因此芯片电源端VCC可以持续为芯片供电;另增强型PMOS晶体管M2同时打开提供大电流可保证芯片电源端VCC提供很强的驱动能力。由于采用内置供电电路,故本实用新型减少了电源引脚这个芯片端口及其供电电路,大大节约了芯片面积与成本。
附图说明
图1为本实用新型实施例一的电路结构示意图;
图2为本实用新型实施例二的电路结构示意图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用于解释本实用新型,并不用于限定本实用新型。
本实用新型一种从芯片通讯端产生电源电压的电路,适用于给芯片提供电源电压,该芯片包括芯片通讯端DATA和芯片电源端VCC,芯片电源端VCC内置而不需要电源引脚。
实施例一
如图1所示,一种从芯片通讯端产生电源电压的电路,该电路设有电子元件包括内置于芯片的二极管D1、PMOS晶体管M1和电压比较器C1,以及内置于芯片的储能电容CAP,其中,二极管D1的正极、PMOS晶体管M1的漏极以及电压比较器C1的负输入端连接到芯片通讯端DATA,二极管D1的负极、PMOS晶体管M1的源极及其衬底、以及电压比较器C1的正输入端连接到芯片电源端VCC,PMOS晶体管M1的栅极和电压比较器C1的输出端连接,上述电子元件均设有电源输入端口,其电源输入端口均与芯片电源端VCC连接并由芯片电源端VCC供电。储能电容CAP的一端连接至芯片电源端VCC,另一端接地。
在其他实施例中,储能电容CAP也可外挂连接于芯片使用,以进一步减少芯片面积和成本。
如图1所示,本实施例的工作原理是,在芯片处于休眠状态,芯片通讯端DATA与芯片电源端VCC均为低电平。当芯片通讯端DATA输入为高电平时,电压比较器C1输出逻辑信号“0”,该逻辑信号“0”可驱动PMOS晶体管M1导通,芯片电源端VCC快速获得与芯片通讯端DATA相同的高电平,可为芯片提供电源,同时储能电容CAP充电至与芯片通讯端DATA相同的高电平。
当芯片通讯端DATA为低电平或其电平低于芯片电源端VCC的电平时,电压比较器C1输出逻辑信号“1”,该逻辑信号“1”可驱动PMOS晶体管M1快速关断,此时,芯片电源端VCC由储能电容CAP提供电压。
当芯片电源端VCC的电平低于电路工作所需最低电平时,二极管D1以及PMOS晶体管M1、PMOS晶体管M1的体二极管D2将在芯片通讯端DATA电平高于二极管D1导通电平阈值Vth时提供电路启动所需初始工作电压;并在芯片电源端VCC电平比芯片通讯端DATA电平低Vth以上时提供较大的驱动电流,使芯片电源端VCC电平快速跟随芯片通讯端DATA电平。
本实用新型提出的从芯片通讯端产生电源电压的电路方案,利用电压比较器C1检测芯片通讯端DATA和芯片电源端VCC电压的变化,可以使得芯片电源端VCC追踪芯片通讯端DATA的高电平;同时在芯片通讯端DATA为低电平时,切断芯片电源端VCC和芯片通讯端DATA的通路,由储能电容CAP供电,因此芯片电源端VCC可以持续为芯片供电。
实施例二
如图2所示,本实施例一种从芯片通讯端产生电源电压的电路,设有内置于芯片的若干电子元件和储能电容CAP,储能电容CAP内置于芯片,电子元件包括二极管D1、PMOS晶体管M1、PMOS晶体管M2、两输入与门A1和电压比较器C1。其中,二极管D1的正极、PMOS晶体管M1的漏极、PMOS晶体管M2的漏极、以及电压比较器C1的负输入端连接到芯片通讯端DATA,二极管D1的负极、PMOS晶体管M1的源极及其衬底、PMOS晶体管M2的源极及其衬底、以及电压比较器C1的正输入端连接到芯片电源端VCC,PMOS晶体管M1的栅极和电压比较器C1的输出端连接,两输入与门A1的一个输入端和电压比较器C1的输出端连接,另一个输入端为增强驱动使能信号端OD,PMOS晶体管M2的栅极和两输入与门A1的输出端连接。上述电子元件均设有电源输入端口,其电源输入端口均与芯片电源端VCC连接并由芯片电源端VCC供电。储能电容CAP的一端连接至芯片电源端VCC,另一端接地。
PMOS晶体管M2为增强型PMOS驱动晶体管,PMOS晶体管M2的沟道宽度和沟道长度比WM2/LM2大于PMOS晶体管M1的沟道宽度和沟道长度比WM1/LM1,PMOS晶体管M2的栅电容CG_M2大于PMOS晶体管M1的栅电容CG_M1。
本实施例从芯片通讯端产生电源电压的电路,PMOS晶体管M2的源极和衬底间形成有体二极管D3,PMOS晶体管M1的源极和衬底间形成有体二极管D2。
在其他实施例中,储能电容CAP也可外挂连接于芯片使用,以进一步减少芯片面积和成本。
如图2所示,本实施例的工作原理是,在芯片处于休眠状态,芯片通讯端DATA与芯片电源端VCC均为低电平。当芯片通讯端DATA输入为高电平时,电压比较器C1输出逻辑信号“0”,该逻辑信号“0”可驱动PMOS晶体管M1导通,芯片电源端VCC快速获得与芯片通讯端DATA相同的高电平,可为芯片提供电源,同时储能电容CAP充电至与芯片通讯端DATA相同的高电平。
当芯片通讯端DATA为低电平或其电平低于芯片电源端VCC的电平时,电压比较器C1输出逻辑信号“1”,该逻辑信号“1”可驱动PMOS晶体管M1快速关断,此时,芯片电源端VCC由储能电容CAP提供电压。
当芯片电源端VCC的电平低于电路工作所需最低电平时,二极管D1以及PMOS晶体管M1、PMOS晶体管M1的体二极管D2将在芯片通讯端DATA电平高于二极管D1导通电平阈值Vth时提供电路启动所需初始工作电压;并在芯片电源端VCC电平比芯片通讯端DATA电平低Vth以上时提供较大的驱动电流,使芯片电源端VCC电平快速跟随芯片通讯端DATA电平。
上述当芯片通讯端DATA输入为高电平时的同时,如果向增强驱动使能信号端OD发出使能信号“0”,两输入与门A1则输出逻辑信号“0”,驱动增强型PMOS晶体管M2同时打开,使得芯片电源端VCC具有较大的电流。电压比较器C1驱动的PMOS晶体管M2和PMOS晶体管M1,实现DATA电平到VCC电平的无损传输。
当关断驱动使能OD的使能信号时,即驱动使能信号为“1”,可关断PMOS晶体管M2,电压比较器C1输出直接驱动PMOS晶体管M1。当芯片通讯端DATA电平低于芯片电源端VCC电平时,可实现快速驱动PMOS晶体管M1关断,从而实现快速响应,防止电流倒流。
综上所述,本实用新型提出的从芯片通讯端产生电源电压的电路方案,利用电压比较器C1检测芯片通讯端DATA和芯片电源端VCC电压的变化,可以使得芯片电源端VCC追踪芯片通讯端DATA的高电平;同时在芯片通讯端DATA为低电平时,切断芯片电源端VCC和芯片通讯端DATA的通路,由储能电容CAP供电,因此芯片电源端VCC可以持续为芯片供电;另增强型PMOS晶体管M2同时打开提供大电流可保证芯片电源端VCC提供很强的驱动能力。除此之外,因本实用新型减少了电源引脚这个芯片端口及其供电电路,大大节约了芯片面积与成本。
以上所描述的仅为本实用新型的较佳实施例,上述具体实施例不是对本实用新型的限制。在本实用新型的技术思想范畴内,可以出现各种变形及修改,凡本领域的普通技术人员根据以上描述所做的润饰、修改或等同替换,均属于本实用新型所保护的范围。
Claims (5)
1.一种从芯片通讯端产生电源电压的电路,其特征在于,包括内置于芯片的若干电子元件和内置于芯片或外挂于芯片的储能电容CAP,所述电子元件包括二极管D1、PMOS晶体管M1和电压比较器C1,所述二极管D1的正极、所述PMOS晶体管M1的漏极以及所述电压比较器C1的负输入端连接到芯片通讯端DATA,所述二极管D1的负极、所述PMOS晶体管M1的源极及其衬底、以及所述电压比较器C1的正输入端连接到芯片电源端VCC,所述PMOS晶体管M1的栅极和所述电压比较器C1的输出端连接,所述储能电容CAP的一端连接至所述芯片电源端VCC,另一端接地。
2.根据权利要求1所述从芯片通讯端产生电源电压的电路,其特征在于,所述电子元件均设有电源输入端口,所述电源输入端口均与所述芯片电源端VCC连接并由所述芯片电源端VCC供电。
3.根据权利要求1所述从芯片通讯端产生电源电压的电路,其特征在于,所述电子元件还包括PMOS晶体管M2、两输入与门A1,所述PMOS晶体管M2的漏极连接到所述芯片通讯端DATA,所述PMOS晶体管M2的源极及其衬底连接到所述芯片电源端VCC,所述两输入与门A1的一个输入端与所述电压比较器C1的输出端连接,所述两输入与门A1的另一个输入端为增强驱动使能信号端OD,所述两输入与门A1的输出端与所述PMOS晶体管M2的栅极连接。
4.根据权利要求3所述从芯片通讯端产生电源电压的电路,其特征在于,所述PMOS晶体管M2的沟道宽度和沟道长度比WM2/LM2大于所述PMOS晶体管M1的沟道宽度和沟道长度比WM1/LM1,所述PMOS晶体管M2的栅电容CG_M2大于所述PMOS晶体管M1的栅电容CG_M1。
5.根据权利要求3所述从芯片通讯端产生电源电压的电路,其特征在于,所述PMOS晶体管M1的源极和衬底间形成有体二极管D2,所述PMOS晶体管M2的源极和衬底间形成有体二极管D3。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320489589.0U CN219552884U (zh) | 2023-03-07 | 2023-03-07 | 从芯片通讯端产生电源电压的电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202320489589.0U CN219552884U (zh) | 2023-03-07 | 2023-03-07 | 从芯片通讯端产生电源电压的电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN219552884U true CN219552884U (zh) | 2023-08-18 |
Family
ID=87704268
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202320489589.0U Active CN219552884U (zh) | 2023-03-07 | 2023-03-07 | 从芯片通讯端产生电源电压的电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN219552884U (zh) |
-
2023
- 2023-03-07 CN CN202320489589.0U patent/CN219552884U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7619440B2 (en) | Circuit having logic state retention during power-down and method therefor | |
EP0676865B1 (en) | Low-power-dissipation CMOS circuits | |
CN106921284B (zh) | 一种mosfet浮动驱动电路 | |
Singhal et al. | 8.3 A 10.5 μA/MHz at 16MHz single-cycle non-volatile memory access microcontroller with full state retention at 108nA in a 90nm process | |
CN110149045B (zh) | 一种高能效开关电容电源转换器 | |
CN113114026B (zh) | 用于高压同步整流系统的供电控制电路 | |
CN110446301A (zh) | 一种太阳能光控升压led功能电路 | |
WO2018000517A1 (zh) | 电源管理电路 | |
CN219552884U (zh) | 从芯片通讯端产生电源电压的电路 | |
CN108683323A (zh) | 一种低静态功耗控制电路 | |
CN103178713A (zh) | 显著降低待机功耗的低压降稳压器及方法 | |
CN208849504U (zh) | 一种控制器供电电路及振动器 | |
CN116318066A (zh) | 从芯片通讯端产生电源的电路 | |
US7345524B2 (en) | Integrated circuit with low power consumption and high operation speed | |
CN212992001U (zh) | 一种具有关断功能光控升压电路 | |
KR20080094529A (ko) | 출력증강 회로 및 이를 이용한 리모트컨트롤러 | |
CN212486384U (zh) | 一种零功耗启动电路 | |
CN209180451U (zh) | 发射筒的阀门驱动电路 | |
CN102832807A (zh) | 用于电荷泵中的电流控制电路 | |
US8659442B2 (en) | Power-saving reminder circuit for computer | |
CN201118441Y (zh) | 高性能、高可靠性负电压产生电路 | |
CN218630738U (zh) | 一种低功耗单片机电源电路 | |
CN215729653U (zh) | 一种低功耗充电延时唤醒电路 | |
CN215186679U (zh) | 电子设备的控制电路 | |
CN217056522U (zh) | 一种单管脚控制阀门开关的电路及智能仪表 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20240614 Address after: No. 24, Longshan 7th Road, Dayawan West District, Huizhou City, Guangdong Province, 516000 Patentee after: HUIZHOU HAPPY VAPING TECHNOLOGY Ltd. Country or region after: China Address before: 518000, 6th Floor, Building 16, Gonghe 8th Industrial Zone, Gonghe Community, Shajing Street, Bao'an District, Shenzhen City, Guangdong Province Patentee before: Zhang Xiyong Country or region before: China |