CN218996329U - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN218996329U
CN218996329U CN202222998479.5U CN202222998479U CN218996329U CN 218996329 U CN218996329 U CN 218996329U CN 202222998479 U CN202222998479 U CN 202222998479U CN 218996329 U CN218996329 U CN 218996329U
Authority
CN
China
Prior art keywords
voltage
transistor
pam
gray scale
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202222998479.5U
Other languages
English (en)
Inventor
黄定桓
金玄俊
李启旭
郑浚琦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Application granted granted Critical
Publication of CN218996329U publication Critical patent/CN218996329U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/32Pulse-control circuits
    • H05B45/325Pulse-width modulation [PWM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

提供了一种显示装置。所述显示装置包括:脉冲幅度调制数据线,接收脉冲幅度调制数据电压;脉冲宽度调制数据线,接收脉冲宽度调制数据电压;以及子像素,连接到脉冲幅度调制数据线和脉冲宽度调制数据线。子像素包括:发光元件;第一像素驱动器,根据脉冲宽度调制数据电压中的一个来将控制电流供应到节点;第二像素驱动器,根据脉冲幅度调制数据电压中的一个来生成驱动电流;以及第三像素驱动器,根据节点的电压来调节驱动电流在其期间供应到发光元件的时段。显示装置通过调节驱动电流的时段即使当发射光的波长根据施加到无机发光二极管的驱动电流而变化时也能够具有提高的图像质量。

Description

显示装置
技术领域
本公开的实施例涉及一种显示装置和驱动显示装置的方法。
背景技术
显示装置可以是诸如液晶显示器、场发射显示器和发光显示器的平板显示装置。这种显示装置比传统的阴极射线管显示装置轻得多并且薄得多。
发光显示装置可以包括有机发光显示装置或发光二极管显示装置,有机发光显示装置包括有机发光二极管作为发光元件,发光二极管显示装置包括无机发光二极管(诸如发光二极管(LED))作为发光元件。由于从无机发光二极管发射的光的波长根据驱动电流而变化,因此当通过调节施加到无机发光二极管的驱动电流的大小来调节无机发光二极管的光的亮度或灰度级时,图像质量会劣化。
实用新型内容
本实用新型的目的在于提供一种显示装置和驱动显示装置的方法,该显示装置即使当发射光的波长根据施加到无机发光二极管的驱动电流而变化时也具有提高的图像质量。
根据本公开的实施例,一种显示装置包括:脉冲幅度调制(PAM)数据线,分别被施加有PAM数据电压;脉冲宽度调制(PWM)数据线,分别被施加有PWM数据电压;以及多个子像素,分别连接到PWM数据线和PAM数据线。多个子像素之中的子像素包括:发光元件;第一像素驱动器,被构造为根据PWM数据电压中的一个PWM数据电压来将控制电流供应到第一节点;第二像素驱动器,被构造为根据PAM数据电压中的一个PAM数据电压来生成驱动电流;以及第三像素驱动器,被构造为根据第一节点的电压来调节驱动电流在其期间供应到发光元件的时段。第二像素驱动器被构造为生成具有第一峰值电流值的驱动电流使得子像素发射与低灰度级区域对应的光,并且被构造为生成具有比第一峰值电流值大的第二峰值电流值的驱动电流使得子像素发射与比低灰度级区域高的高灰度级区域对应的光。
在实施例中,低灰度级区域可以是黑色灰度级区域,并且高灰度级区域可以包括灰色灰度级区域和白色灰度级区域。
根据本公开的实施例,一种显示装置包括:显示面板,包括脉冲幅度调制(PAM)数据线、脉冲宽度调制(PWM)数据线以及分别连接到PWM数据线和PAM数据线的多个子像素;源极驱动器,被构造为将PWM数据电压施加到PWM数据线;电源单元,被构造为将PAM数据电压施加到PAM数据线;以及数字数据转换器,被构造为确定数字视频数据之中的与低灰度级区域对应的数字视频数据,并且增大与低灰度级区域对应的数字视频数据的值,以输出转换数字数据。在实施例中,显示装置还可以包括:时序控制器,被构造为从数字数据转换器接收转换数字数据,并且将转换数字数据和源极控制信号输出到源极驱动器。源极驱动器可以被构造为将转换数字数据转换为PWM数据电压。
在实施例中,电源单元可以被构造为根据从数字数据转换器输入的PAM控制信号来将高PAM数据电压和低PAM数据电压中的一个输出到PAM数据线中的每条。
在实施例中,电源单元可以被构造为响应于第一电平电压的第一PAM控制信号而将高PAM数据电压输出到PAM数据线之中的第一PAM数据线,并且被构造为响应于第二电平电压的第一PAM控制信号而将低PAM数据电压输出到第一PAM数据线。
在实施例中,数字数据转换器可以被构造为将与低灰度级区域对应的PAM控制信号作为第一电平电压输出,并且被构造为将与比低灰度级区域高的高灰度级区域对应的PAM控制信号作为第二电平电压输出。
在实施例中,低灰度级区域可以是黑色灰度级区域,并且高灰度级区域可以包括灰色灰度级区域和白色灰度级区域。
在实施例中,多个子像素中的一个子像素可以被构造为根据具有第一峰值电流值的驱动电流来发射与低灰度级区域对应的光,并且被构造为根据具有比第一峰值电流值大的第二峰值电流值的驱动电流来发射与比低灰度级区域高的高灰度级区域对应的光。
在实施例中,源极驱动器可以被构造为根据从时序控制器输出的转换数字数据来生成在低灰度级区域中从第一低灰度级电压上升到第二低灰度级电压并且在比低灰度级区域高的高灰度级区域中从第一高灰度级电压上升到第二高灰度级电压的PWM数据电压。
根据本公开的实施例,一种显示装置包括:脉冲幅度调制(PAM)数据线,分别被施加有PAM数据电压;脉冲宽度调制(PWM)数据线,分别被施加有PWM数据电压;以及多个子像素,分别连接到PWM数据线和PAM数据线。多个子像素之中的子像素包括:发光元件;第一像素驱动器,被配置为根据PWM数据电压中的一个将控制电流供应到第一节点;第二像素驱动器,被配置为根据PAM数据电压中的一个来生成驱动电流;以及第三像素驱动器,被配置为根据第一节点的电压调节驱动电流在其期间供应到发光元件的时段。当子像素发射与低灰度级区域对应的光时的驱动电流的峰值电流值比当子像素发射与比低灰度级区域高的高灰度级区域对应的光时的驱动电流的峰值电流值小。
在实施例中,低灰度级区域是黑色灰度级区域,并且高灰度级区域包括灰色灰度级区域和白色灰度级区域。
在实施例中,PWM数据电压在低灰度级区域中从第一低灰度级电压上升到第二低灰度级电压,并且在高灰度级区域中从第一高灰度级电压上升到第二高灰度级电压。
在实施例中,第二低灰度级电压比第一低灰度级电压大。
在实施例中,PAM数据电压在低灰度级区域中具有高PAM数据电压,并且在高灰度级区域中具有比高PAM数据电压低的低PAM数据电压。
根据本公开的实施例,一种显示装置包括显示面板、源极驱动器、电源单元和数字数据转换器。显示面板包括PAM数据线、PWM数据线以及分别连接到PWM数据线和PAM数据线的多个子像素。源极驱动器被配置为将PWM数据电压施加到PWM数据线。电源单元被配置为将PAM数据电压施加到PAM数据线。数字数据转换器被配置为确定数字视频数据之中的与低灰度级区域对应的数字视频数据,并且增大与低灰度级区域对应的数字视频数据的值,以输出转换数字数据。
在实施例中,显示装置还包括:时序控制器,被配置为从数字数据转换器接收转换数字数据,并且将转换数字数据和源极控制信号输出到源极驱动器。源极驱动器将转换数字数据转换为PWM数据电压。
在实施例中,电源单元根据从数字数据转换器输入的PAM控制信号来将高PAM数据电压和低PAM数据电压中的一个输出到PAM数据线中的每条。
在实施例中,高PAM数据电压具有比低PAM数据电压的电平高的电平。
在实施例中,电源单元响应于第一电平电压的第一PAM控制信号而将高PAM数据电压输出到PAM数据线之中的第一PAM数据线,并且响应于第二电平电压的第一PAM控制信号而将低PAM数据电压输出到第一PAM数据线。
在实施例中,数字数据转换器将与低灰度级区域对应的PAM控制信号作为第一电平电压输出,并且将与比低灰度级区域高的高灰度级区域对应的PAM控制信号作为第二电平电压输出。
在实施例中,低灰度级区域是黑色灰度级区域,并且高灰度级区域包括灰色灰度级区域和白色灰度级区域。
在实施例中,当多个子像素中的一个子像素发射与低灰度级区域对应的光时的驱动电流的峰值电流值比当子像素发射与比低灰度级区域高的高灰度级区域对应的光时的驱动电流的峰值电流值小。
在实施例中,PWM数据电压在低灰度级区域中从第一低灰度级电压上升到第二低灰度级电压,并且在比低灰度级区域高的高灰度级区域中从第一高灰度级电压上升到第二高灰度级电压。
在实施例中,第二低灰度级电压比第一低灰度级电压大。
根据本公开的实施例,一种驱动显示装置的方法包括:确定数字视频数据之中的与低灰度级区域对应的数字视频数据;通过增大低灰度级区域的数字视频数据的值来输出调制数字数据;将与低灰度级区域对应的PAM控制信号作为第一电平电压输出,并且将与除了低灰度级区域之外的高灰度级区域对应的PAM控制信号作为第二电平电压输出;根据调制数字数据来生成PWM数据电压,并且将PWM数据电压输出到PWM数据线;以及根据PAM控制信号来将PAM数据电压输出到PAM数据线。
在实施例中,根据PAM控制信号来将PAM数据电压输出到PAM数据线的步骤包括:根据PAM控制信号来将高PAM数据电压和低PAM数据电压中的一个输出到PAM数据线中的每条。
在实施例中,根据PAM控制信号来将PAM数据电压输出到PAM数据线的步骤包括:当输入第一电平电压的第一PAM控制信号时,将高PAM数据电压输出到PAM数据线之中的第一PAM数据线,并且当输入第二电平电压的第一PAM控制信号时,将低PAM数据电压输出到第一PAM数据线。
在实施例中,PWM数据电压在低灰度级区域中从第一低灰度级电压上升到第二低灰度级电压,并且在高灰度级区域中从第一高灰度级电压上升到第二高灰度级电压。
在实施例中,第二低灰度级电压比第一低灰度级电压大。
根据本公开的实施例,一种显示装置包括多个子像素。每个子像素包括发光元件、第一像素驱动器、第二像素驱动器和第三像素驱动器。第一像素驱动器被配置为根据从第一数据线接收的脉冲宽度调制(PWM)数据电压来将控制电流供应到第一节点。第二像素驱动器被配置为根据从第二数据线接收的脉冲幅度调制(PAM)数据电压来生成驱动电流。第三像素驱动器被配置为根据第一节点的电压来调节驱动电流在其期间供应到发光元件的时段。当发光元件针对具有在第一级与第二级之间的灰度级的图像数据发光时的驱动电流的峰值电流值比当发光元件针对具有在第二级与比第二级高的第三级之间的灰度级的图像数据发光时的驱动电流的峰值电流值小。在实施例中,第一级为0,并且第三级是由显示装置支持的最大灰度级。
在根据至少一个实施例的显示装置和驱动方法中,通过在将施加到无机发光二极管的驱动电流保持在恒定水平的同时调节施加有驱动电流的时段来控制从无机发光二极管发射的光的亮度。因此,能够减少或者防止由于发射的光的波长根据施加到无机发光二极管的驱动电流变化而引起的图像质量的劣化。
此外,在根据至少一个实施例的显示装置和驱动方法中,通过在低灰度级区域中增大驱动电流施加到发光元件的时段而不是降低驱动电流的峰值电流值的大小,能够使低灰度级区域中的驱动电流的峰值电流值恒定或者减小峰值电流值的变化。因此,能够防止或者减少由于低灰度级区域中的驱动电流的峰值电流值的变化而引起的在低灰度级区域中由显示面板显示的图像的颜色坐标的变化。此外,能够防止或者减少显示面板的子像素中的每个的发光效率根据低灰度级区域中的驱动电流而变化。
附图说明
通过参照附图详细地描述本公开的实施例,本公开的上述和其它特征将变得更清楚,在附图中:
图1是示出根据实施例的显示装置的框图;
图2是示出根据实施例的第一子像素的电路图;
图3展示了分别示出根据实施例响应于驱动电流而从第一子像素的发光元件发射的光的波长、从第二子像素的发光元件发射的光的波长和从第三子像素的发光元件发射的光的波长的曲线图;
图4展示了分别示出根据实施例响应于驱动电流的第一子像素的发光元件的发光效率、第二子像素的发光元件的发光效率和第三子像素的发光元件的发光效率的曲线图;
图5示出了显示装置在第N帧周期至第N+2帧周期期间的操作的示例;
图6示出了显示装置在第N帧周期至第N+2帧周期期间的操作的示例;
图7是示出根据实施例在第N帧周期中施加到设置在第k行线至第k+5行线上的子像素的扫描初始化信号、扫描写入信号、扫描控制信号、PWM发射信号、PAM发射信号和扫频信号(sweep signal)的波形图;
图8是示出根据实施例在第N帧周期中施加到设置在第k行线中的子像素中的每个的第k扫描初始化信号、第k扫描写入信号、第k扫描控制信号、第k PWM发射信号、第k PAM发射信号和第k扫频信号、第三节点的电压以及驱动电流施加到发光元件的时段的波形图;
图9是示出根据实施例在第五时段和第六时段期间第k扫频信号、第一晶体管的栅电极的电压、第一晶体管的导通时序和第十五晶体管的导通时序的时序图;
图10至图13是示出第一子像素在图8的第一时段、第二时段、第三时段和第六时段期间的操作的电路图;
图14是示出第j PWM数据线的PWM数据电压和第一PAM数据电压根据灰度级的示例的曲线图;
图15是示出根据实施例响应于将发射的灰度级驱动电流的发射时段的波形图;
图16是示出根据实施例的显示装置的框图;
图17是详细地示出图16的数字数据转换器的框图;
图18是示出一条水平线的数字视频数据、低灰度级映射数据和调制数字数据的示例图;
图19是详细地示出图16的电源单元的电路图;
图20是示出第j PWM数据线的PWM数据电压和第一PAM数据电压根据灰度级的示例的曲线图;
图21是示出根据实施例在低灰度级区域中响应于驱动电流的发射时段的波形图;
图22是示出根据实施例在高灰度级区域中响应于驱动电流的发射时段的波形图;
图23是示出根据实施例的显示装置的透视图;
图24是示出根据实施例的显示装置的平面图;以及
图25是示出包括图24中所示的显示装置的拼接显示装置的平面图。
具体实施方式
在下文中,将参照附图更充分地描述本公开的实施例。在整个说明书和附图中,同样的附图标记可以指同样的元件。
这里,应当理解的是,当两个或更多个元件或值被描述为彼此基本相同或者大约相等时,元件或值彼此相同,元件或值在测量误差内彼此相等,或者如本领域普通技术人员将理解的是,如果可测量地不相等,那么在值上足够接近以彼此功能地相等。例如,如这里使用的术语“约(大约)”包括所陈述值,并且意味着在如本领域普通技术人员考虑到所讨论的测量和与特定量的测量相关的误差(例如,测量系统的局限性)而确定的特定值的可接受偏差范围内。例如,“约”可以意味着在如本领域普通技术人员所理解的一个或更多个标准偏差内。此外,应当理解的是,虽然这里可以将参数描述为具有“约”某个值,但是根据示例性实施例,参数可以是精确的某个值或者可以是如本领域普通技术人员将理解的测量误差内的近似的某个值。这些术语和用于描述组件之间的关系的类似术语的其它使用应以同样的方式解释。
将理解的是,当诸如膜、区域、层或元件的组件被称为“在”另一组件“上”、“连接到”、“结合到”或者“邻近于”另一组件时,它可以直接在所述另一组件上、连接到、结合到或者邻近于所述另一组件,或者可以存在居间组件。也将理解的是,当组件被称为“在”两个组件“之间”时,它可以是两个组件之间的唯一组件,或者也可以存在一个或更多个居间组件。也将理解的是,当组件被称为“覆盖”另一组件时,它可以是覆盖所述另一组件的唯一组件,或者一个或更多个居间组件也可以覆盖所述另一组件。用于描述元件之间的关系的其它词语可以以同样的方式解释。
还将理解的是,除非上下文另有明确说明,否则每个实施例中的特征或方面的描述可用于其它实施例中的其它类似特征或方面。因此,这里描述的所有特征和结构可以以任何期望的方式来混合和匹配。
如这里使用的,除非上下文另有明确说明,否则单数形式“一”、“一个(种/者)”和“该(所述)”也意图包括复数形式。
为了便于描述,这里可以使用诸如“在……下方”、“下(下部)”、“在……上方”、“上(上部)”等的空间相对术语,以描述如附图中所示的一个元件或特征与另一元件(多个元件)或特征(多个特征)的关系。将理解的是,除了附图中描绘的方位外,空间相对术语意图涵盖装置在使用或操作中的不同方位。例如,如果附图中的装置被翻转,那么被描述为“在”其它元件或特征“下方”的元件随后将定位为“在”其它元件或特征“上方”。因此,术语“在……下方”可以涵盖上方和下方两种方位。
将理解的是,当特征被称为沿着某个方向延伸、突出或者以其它方式遵循某个方向时,该特征可以在负方向(即,相反方向)上遵循所述方向。因此,除非上下文另有明确说明,否则所述特征不限于恰好遵循一个方向,并且可以遵从由所述方向形成的轴。
图1是示出根据实施例的显示装置的框图。
参照图1,显示装置10包括显示面板100、扫描驱动器110(例如,栅极驱动器或驱动器电路)、源极驱动器200(例如,驱动器电路)、时序控制器(例如,控制电路)300和电源单元(例如,电源或电源电路)400。
显示面板100的显示区域DA可以包括用于显示图像的子像素RP、GP和BP、连接到子像素RP、GP和BP的扫描写入线GWL、扫描初始化线GIL、扫描控制线GCL、扫频(sweep)信号线SWPL、脉冲宽度调制(PWM)发射线PWEL、脉冲幅度调制(PAM)发射线PAEL、PWM数据线DL、第一PAM数据线RDL、第二PAM数据线GDL和第三PAM数据线BDL。例如,RP子像素可以输出红色光,GP子像素可以输出绿色光,BP子像素可以输出蓝色光,但是实用新型构思的实施例不限于此。
扫描写入线GWL、扫描初始化线GIL、扫描控制线GCL、扫频信号线SWPL、PWM发射线PWEL和PAM发射线PAEL可以在第一方向DR1(X轴方向)上延伸,并且可以设置在与第一方向DR1(X轴方向)相交的第二方向DR2(Y轴方向)上。PWM数据线DL、第一PAM数据线RDL、第二PAM数据线GDL和第三PAM数据线BDL可以在第二方向DR2(Y轴方向)上延伸,并且可以设置在第一方向DR1(X轴方向)上。第一PAM数据线RDL可以彼此电连接,第二PAM数据线GDL可以彼此电连接,第三PAM数据线BDL可以彼此电连接。
子像素RP、GP和BP可以包括发射第一光的第一子像素RP、发射第二光的第二子像素GP和发射第三光的第三子像素BP。第一光可以指示红色波段的光,第二光可以指示绿色波段的光,第三光可以指示蓝色波段的光。例如,第一光的主峰波长可以在约600nm至约750nm的范围内,第二光的主峰波长可以在约480nm至约560nm的范围内,第三光的主峰波长可以在约370nm至约460nm的范围内。
子像素RP、GP和BP中的每个可以连接到扫描写入线GWL中的任何一条、扫描初始化线GIL中的任何一条、扫描控制线GCL中的任何一条、扫频信号线SWPL中的任何一条、PWM发射线PWEL中的任何一条和PAM发射线PAEL中的任何一条。此外,第一子像素RP中的每个可以连接到PWM数据线DL中的任何一条和第一PAM数据线RDL中的任何一条。此外,第二子像素GP中的每个可以连接到PWM数据线DL中的任何一条和第二PAM数据线GDL中的任何一条。此外,第三子像素BP中的每个可以连接到PWM数据线DL中的任何一条和第三PAM数据线BDL中的任何一条。
在显示面板100的非显示区域NDA中,可以设置用于将信号施加到扫描写入线GWL、扫描初始化线GIL、扫描控制线GCL、扫频信号线SWPL、PWM发射线PWEL和PAM发射线PAEL的扫描驱动器110。非显示区域NDA可以围绕显示区域DA。在实施例中,子像素RP、GP和BP都不存在于非显示区域NDA中。尽管图1示出了扫描驱动器110设置在显示面板100的一个边缘处,但是本公开不限于此。扫描驱动器110可以设置在显示面板100的两个边缘处。例如,扫描驱动器110可以由第一驱动器电路和第二驱动器电路实施,其中,第一驱动器电路设置在显示面板100的第一边缘,第二驱动器电路设置在显示面板100的可以与第一边缘相对的第二其它边缘。例如,第一驱动器电路可以驱动奇数线,而第二驱动器电路驱动偶数线,反之亦然。
扫描驱动器110可以包括第一扫描信号驱动器111、第二扫描信号驱动器112、扫频信号驱动器113和发射信号驱动器114。
第一扫描信号驱动器111可以从时序控制器300接收第一扫描驱动控制信号GDCS1。第一扫描信号驱动器111可以响应于第一扫描驱动控制信号GDCS1而将扫描初始化信号输出到扫描初始化线GIL,并且可以将扫描写入信号输出到扫描写入线GWL。也就是说,第一扫描信号驱动器111可以输出两种类型的扫描信号(即,扫描初始化信号和扫描写入信号)。
第二扫描信号驱动器112可以从时序控制器300接收第二扫描驱动控制信号GDCS2。第二扫描信号驱动器112可以响应于第二扫描驱动控制信号GDCS2而将扫描控制信号输出到扫描控制线GCL。
扫频信号驱动器113可以从时序控制器300接收第一发射控制信号ECS1和扫频控制信号SWCS。扫频信号驱动器113可以响应于第一发射控制信号ECS1而将PWM发射信号输出到PWM发射线PWEL,并且可以响应于扫频控制信号SWCS而将扫频信号输出到扫频信号线SWPL。也就是说,扫频信号驱动器113可以输出PWM发射信号和扫频信号。
发射信号驱动器114可以从时序控制器300接收第二发射控制信号ECS2。发射信号驱动器114可以响应于第二发射控制信号ECS2而将PAM发射信号输出到PAM发射线PAEL。
时序控制器300接收数字视频数据DATA和时序信号TS。时序控制器300可以响应于时序信号TS而生成用于控制扫描驱动器110的操作时序的扫描时序控制信号。时序控制器300可以从扫描时序控制信号生成第一扫描驱动控制信号GDCS1、第二扫描驱动控制信号GDCS2、第一发射控制信号ECS1、第二发射控制信号ECS2和扫频控制信号SWCS。此外,时序控制器300可以生成用于控制源极驱动器200的操作时序的源极控制信号DCS。
时序控制器300将第一扫描驱动控制信号GDCS1、第二扫描驱动控制信号GDCS2、第一发射控制信号ECS1、第二发射控制信号ECS2和扫频控制信号SWCS输出到扫描驱动器110。时序控制器300将数字视频数据DATA和源极控制信号DCS输出到源极驱动器200。
源极驱动器200将数字视频数据DATA转换为模拟PWM数据电压,并且将模拟PWM数据电压输出到PWM数据线DL。因此,可以通过扫描驱动器110的扫描写入信号来选择子像素RP、GP和BP,并且可以将PWM数据电压供应到选择的子像素RP、GP和BP。
电源单元400可以将第一PAM数据电压共同地输出到第一PAM数据线RDL,将第二PAM数据电压共同地输出到第二PAM数据线GDL,并且将第三PAM数据电压共同地输出到第三PAM数据线BDL。此外,电源单元400可以生成多个电力电压,并且将它们输出到显示面板100。
电源单元400可以将第一电力电压VDD1、第二电力电压VDD2、第三电力电压VSS、初始化电压VINT、栅极导通电压VGL和栅极截止电压VGH输出到显示面板100。第一电力电压VDD1和第二电力电压VDD2可以是用于驱动子像素RP、GP和BP中的每个的发光元件的高电位驱动电压。初始化电压VINT可以是用于驱动子像素RP、GP和BP中的每个的发光元件的低电位驱动电压。初始化电压VINT和栅极截止电压VGH可以施加到子像素RP、GP和BP中的每个,栅极导通电压VGL和栅极截止电压VGH可以施加到扫描驱动器110。
源极驱动器200、时序控制器300和电源单元400中的每个可以由集成电路形成。此外,源极驱动器200可以由多个集成电路形成。
图2是示出根据实施例的第一子像素的电路图。
参照图2,根据实施例的第一子像素RP可以连接到第k(k是正整数)扫描写入线GWLk、第k扫描初始化线GILk、第k扫描控制线GCLk、第k扫频信号线SWPLk、第k PWM发射线PWELk和第k PAM发射线PAELk。此外,第一子像素RP可以连接到第j PWM数据线DLj和第一PAM数据线RDL。此外,第一子像素RP可以连接到被施加有第一电力电压VDD1的第一电力线VDL1、被施加有第二电力电压VDD2的第二电力线VDL2、被施加有第三电力电压VSS的第三电力线VSL、被施加有初始化电压VINT的初始化电压线VIL和被施加有栅极截止电压VGH的栅极截止电压线VGHL。为了简化描述,第j PWM数据线DLj可以被称为第一数据线,第一PAM数据线RDL可以被称为第二数据线。
第一子像素RP可以包括发光元件EL、第一像素驱动器PDU1、第二像素驱动器PDU2和第三像素驱动器PDU3。
发光元件EL响应于由第二像素驱动器PDU2生成的驱动电流Ids而发光。发光元件EL可以设置在第十七晶体管T17与第三电力线VSL之间。发光元件EL的第一电极可以连接到第十七晶体管T17的第二电极,发光元件EL的第二电极可以连接到第三电力线VSL。发光元件EL的第一电极可以是阳极电极,发光元件EL的第二电极可以是阴极电极。发光元件EL可以是包括第一电极、第二电极以及设置在第一电极与第二电极之间的无机半导体的无机发光元件。例如,发光元件EL可以是由无机半导体形成的微型发光二极管,但是不限于此。
第一像素驱动器PDU1响应于第j PWM数据线DLj的第j PWM数据电压而生成控制电流Ic,以控制第三像素驱动器PDU3的第三节点N3的电压。由于可以通过第一像素驱动器PDU1的控制电流Ic来调节流过发光元件EL的驱动电流Ids的脉冲宽度,因此第一像素驱动器PDU1可以是用于对流过发光元件EL的驱动电流Ids进行脉冲宽度调制的脉冲宽度调制(PWM)单元。
第一像素驱动器PDU1可以包括第一晶体管T1至第七晶体管T7以及第一电容器PC1。
第一晶体管T1响应于施加到栅电极的电压来控制在第二电极与第一电极之间流动的控制电流Ic。
第二晶体管T2通过第k扫描写入线GWLk的第k扫描写入信号导通,以将第j PWM数据线DLj的PWM数据电压供应到第一晶体管T1的第一电极。第二晶体管T2的栅电极可以连接到第k扫描写入线GWLk,第二晶体管T2的第一电极可以连接到第j PWM数据线DLj,第二晶体管T2的第二电极可以连接到第一晶体管T1的第一电极。
第三晶体管T3通过第k扫描初始化线GILk的第k扫描初始化信号导通,以将初始化电压线VIL连接到第一晶体管T1的栅电极。因此,在第三晶体管T3的导通时段期间,第一晶体管T1的栅电极可以放电到初始化电压线VIL的初始化电压VINT。在这种情况下,第k扫描初始化信号的栅极导通电压VGL可以不同于初始化电压线VIL的初始化电压VINT。具体地,由于栅极导通电压VGL与初始化电压VINT之间的电压差比第三晶体管T3的阈值电压大,因此第三晶体管T3即使在初始化电压VINT施加到第一晶体管T1的栅电极之后也可以稳定地导通。因此,当第三晶体管T3导通时,无论第三晶体管T3的阈值电压如何,初始化电压VINT都可以稳定地施加到第一晶体管T1的栅电极。
第三晶体管T3可以包括串联连接的多个晶体管。例如,第三晶体管T3可以包括第一子晶体管T31和第二子晶体管T32。因此,能够防止第一晶体管T1的栅电极的电压通过第三晶体管T3泄漏。第一子晶体管T31的栅电极可以连接到第k扫描初始化线GILk,第一子晶体管T31的第一电极可以连接到第一晶体管T1的栅电极,第一子晶体管T31的第二电极可以连接到第二子晶体管T32的第一电极。第二子晶体管T32的栅电极可以连接到第k扫描初始化线GILk,第二子晶体管T32的第一电极可以连接到第一子晶体管T31的第二电极,第二子晶体管T32的第二电极可以连接到初始化电压线VIL。
第四晶体管T4通过第k扫描写入线GWLk的第k扫描写入信号导通,以将第一晶体管T1的栅电极和第二电极连接。因此,在第四晶体管T4的导通时段期间,第一晶体管T1可以作为二极管操作。
第四晶体管T4可以包括串联连接的多个晶体管。例如,第四晶体管T4可以包括第三子晶体管T41和第四子晶体管T42。因此,能够防止第一晶体管T1的栅电极的电压通过第四晶体管T4泄漏。第三子晶体管T41的栅电极可以连接到第k扫描写入线GWLk,第三子晶体管T41的第一电极可以连接到第一晶体管T1的第二电极,第三子晶体管T41的第二电极可以连接到第四子晶体管T42的第一电极。第四子晶体管T42的栅电极可以连接到第k扫描写入线GWLk,第四子晶体管T42的第一电极可以连接到第三子晶体管T41的第二电极,第四子晶体管T42的第二电极可以连接到第一晶体管T1的栅电极。
第五晶体管T5通过第k PWM发射线PWELk的第k PWM发射信号导通,以将第一晶体管T1的第一电极连接到第一电力线VDL1。第五晶体管T5的栅电极可以连接到第k PWM发射线PWELk,第五晶体管T5的第一电极可以连接到第一电力线VDL1,第五晶体管T5的第二电极可以连接到第一晶体管T1的第一电极。
第六晶体管T6通过第k PWM发射线PWELk的第k PWM发射信号导通,以将第一晶体管T1的第二电极连接到第三像素驱动器PDU3的第三节点N3。第六晶体管T6的栅电极可以连接到第k PWM发射线PWELk,第六晶体管T6的第一电极可以连接到第一晶体管T1的第二电极,第六晶体管T6的第二电极可以连接到第三像素驱动器PDU3的第三节点N3。
第七晶体管T7通过第k扫描控制线GCLk的第k扫描控制信号导通,以将栅极截止电压线VGHL的栅极截止电压VGH供应到与第k扫频信号线SWPLk连接的第一节点N1。因此,能够防止在其中初始化电压VINT施加到第一晶体管T1的栅电极的时段期间且在其中对第j PWM数据线DLj的PWM数据电压和第一晶体管T1的阈值电压Vth1进行编程的时段期间通过第一电容器PC1将第一晶体管T1的栅电极的电压的变化反映在第k扫频信号线SWPLk的第k扫频信号中。第七晶体管T7的栅电极可以连接到第k扫描控制线GCLk,第七晶体管T7的第一电极可以连接到栅极截止电压线VGHL,第七晶体管T7的第二电极可以连接到第一节点N1。
第一电容器PC1可以设置在第一晶体管T1的栅电极与第一节点N1之间。第一电容器PC1的一个电极可以连接到第一晶体管T1的栅电极,第一电容器PC1的另一电极可以连接到第一节点N1。
第一节点N1可以是第k扫频信号线SWPLk、第七晶体管T7的第二电极和第一电容器PC1的所述另一电极的接触点。
第二像素驱动器PDU2响应于第一PAM数据线RDL的第一PAM数据电压而生成将施加到发光元件EL的驱动电流Ids。第二像素驱动器PDU2可以是用于执行脉冲幅度调制的脉冲幅度调制(PAM)单元。第二像素驱动器PDU2可以是用于响应于第一PAM数据电压而生成恒定的驱动电流Ids的恒定电流生成器。
此外,无论第一子像素RP的亮度如何,第一子像素RP中的每个的第二像素驱动器PDU2都可以接收相同的第一PAM数据电压,以生成相同的驱动电流Ids。类似地,无论第二子像素GP的亮度如何,第二子像素GP中的每个的第二像素驱动器PDU2都可以接收相同的第二PAM数据电压,以生成相同的驱动电流Ids。无论第三子像素BP的亮度如何,第三子像素BP中的每个的第三像素驱动器PDU3都可以接收相同的第三PAM数据电压,以生成相同的驱动电流Ids。
第二像素驱动器PDU2可以包括第八晶体管T8至第十四晶体管T14以及第二电容器PC2。
第八晶体管T8响应于施加到栅电极的电压来控制流到发光元件EL的驱动电流Ids。
第九晶体管T9通过第k扫描写入线GWLk的第k扫描写入信号导通,以将第一PAM数据线RDL的第一PAM数据电压供应到第八晶体管T8的第一电极。第九晶体管T9的栅电极可以连接到第k扫描写入线GWLk,第九晶体管T9的第一电极可以连接到第一PAM数据线RDL,第九晶体管T9的第二电极可以连接到第八晶体管T8的第一电极。
第十晶体管T10通过第k扫描初始化线GILk的第k扫描初始化信号导通,以将初始化电压线VIL连接到第八晶体管T8的栅电极。因此,在第十晶体管T10的导通时段期间,第八晶体管T8的栅电极可以放电到初始化电压线VIL的初始化电压VINT。在这种情况下,第k扫描初始化信号的栅极导通电压VGL可以不同于初始化电压线VIL的初始化电压VINT。具体地,由于栅极导通电压VGL与初始化电压VINT之间的电压差比第十晶体管T10的阈值电压大,因此第十晶体管T10即使在初始化电压VINT施加到第八晶体管T8的栅电极之后也可以稳定地导通。因此,当第十晶体管T10导通时,无论第十晶体管T10的阈值电压如何,初始化电压VINT都可以稳定地施加到第八晶体管T8的栅电极。
第十晶体管T10可以包括串联连接的多个晶体管。例如,第十晶体管T10可以包括第五子晶体管T101和第六子晶体管T102。因此,可以防止第八晶体管T8的栅电极的电压通过第十晶体管T10泄漏。第五子晶体管T101的栅电极可以连接到第k扫描初始化线GILk,第五子晶体管T101的第一电极可以连接到第八晶体管T8的栅电极,第五子晶体管T101的第二电极可以连接到第六子晶体管T102的第一电极。第六子晶体管T102的栅电极可以连接到第k扫描初始化线GILk,第六子晶体管T102的第一电极可以连接到第五子晶体管T101的第二电极,第六子晶体管T102的第二电极可以连接到初始化电压线VIL。
第十一晶体管T11通过第k扫描写入线GWLk的第k扫描写入信号导通,以将第八晶体管T8的栅电极和第二电极连接。因此,在第十一晶体管T11的导通时段期间,第八晶体管T8可以作为二极管操作。
第十一晶体管T11可以包括串联连接的多个晶体管。例如,第十一晶体管T11可以包括第七子晶体管T111和第八子晶体管T112。因此,能够防止第八晶体管T8的栅电极的电压通过第十一晶体管T11泄漏。第七子晶体管T111的栅电极可以连接到第k扫描写入线GWLk,第七子晶体管T111的第一电极可以连接到第八晶体管T8的第二电极,第七子晶体管T111的第二电极可以连接到第八子晶体管T112的第一电极。第八子晶体管T112的栅电极可以连接到第k扫描写入线GWLk,第八子晶体管T112的第一电极可以连接到第七子晶体管T111的第二电极,第八子晶体管T112的第二电极可以连接到第八晶体管T8的栅电极。
第十二晶体管T12通过第k PWM发射线PWELk的第k PWM发射信号导通,以将第八晶体管T8的第一电极连接到第二电力线VDL2。第十二晶体管T12的栅电极可以连接到第k PWM发射线PWELk,第十二晶体管T12的第一电极可以连接到第二电力线VDL2,第十二晶体管T12的第二电极可以连接到第八晶体管T8的第一电极。
第十三晶体管T13通过第k扫描控制线GCLk的第k扫描控制信号导通,以将第一电力线VDL1连接到第二节点N2。第十三晶体管T13的栅电极可以连接到第k扫描控制线GCLk,第十三晶体管T13的第一电极可以连接到第一电力线VDL1,第十三晶体管T13的第二电极可以连接到第二节点N2。
第十四晶体管T14通过第k PWM发射线PWELk的第k PWM发射信号导通,以将第二电力线VDL2连接到第二节点N2。因此,当第十四晶体管T14导通时,第二电力线VDL2的第二电力电压VDD2可以供应到第二节点N2。第十四晶体管T14的栅电极可以连接到第k PWM发射线PWELk,第十四晶体管T14的第一电极可以连接到第二电力线VDL2,第十四晶体管T14的第二电极可以连接到第二节点N2。
第二电容器PC2可以设置在第八晶体管T8的栅电极与第二节点N2之间。第二电容器PC2的一个电极可以连接到第八晶体管T8的栅电极,第二电容器PC2的另一电极可以连接到第二节点N2。
第二节点N2可以是第十三晶体管T13的第二电极、第十四晶体管T14的第二电极和第二电容器PC2的所述另一电极的接触点。
第三像素驱动器PDU3响应于第三节点N3的电压来调节驱动电流Ids施加到发光元件EL的时段。
第三像素驱动器PDU3可以包括第十五晶体管T15至第十九晶体管T19以及第三电容器PC3。
第十五晶体管T15根据第三节点N3的电压导通或者截止。当第十五晶体管T15导通时,第八晶体管T8的驱动电流Ids可以供应到发光元件EL,而当第十五晶体管T15截止时,第八晶体管T8的驱动电流Ids不供应到发光元件EL。因此,第十五晶体管T15的导通时段可以与发光元件EL的发射时段基本相同。第十五晶体管T15的栅电极可以连接到第三节点N3,第十五晶体管T15的第一电极可以连接到第八晶体管T8的第二电极,第十五晶体管T15的第二电极可以连接到第十七晶体管T17的第一电极。
第十六晶体管T16通过第k扫描控制线GCLk的第k扫描控制信号导通,以将初始化电压线VIL连接到第三节点N3。因此,在第十六晶体管T16的导通时段期间,第三节点N3可以放电到初始化电压线VIL的初始化电压VINT。
第十六晶体管T16可以包括串联连接的多个晶体管。例如,第十六晶体管T16可以包括第九子晶体管T161和第十子晶体管T162。因此,能够防止第三节点N3(例如,第十五晶体管T15的栅电极)的电压通过第十六晶体管T16泄漏。第九子晶体管T161的栅电极可以连接到第k扫描控制线GCLk,第九子晶体管T161的第一电极可以连接到第三节点N3,第九子晶体管T161的第二电极可以连接到第十子晶体管T162的第一电极。第十子晶体管T162的栅电极可以连接到第k扫描控制线GCLk,第十子晶体管T162的第一电极可以连接到第九子晶体管T161的第二电极,第十子晶体管T162的第二电极可以连接到初始化电压线VIL。
第十七晶体管T17通过第k PAM发射线PAELk的第k PAM发射信号导通,以将第十五晶体管T15的第二电极连接到发光元件EL的第一电极。第十七晶体管T17的栅电极可以连接到第k PAM发射线PAELk,第十七晶体管T17的第一电极可以连接到第十五晶体管T15的第二电极,第十七晶体管T17的第二电极可以连接到发光元件EL的第一电极。
第十八晶体管T18通过第k扫描控制线GCLk的第k扫描控制信号导通,以将初始化电压线VIL连接到发光元件EL的第一电极。因此,在第十八晶体管T18的导通时段期间,发光元件EL的第一电极可以放电到初始化电压线VIL的初始化电压VINT。第十八晶体管T18的栅电极可以连接到第k扫描控制线GCLk,第十八晶体管T18的第一电极可以连接到发光元件EL的第一电极,第十八晶体管T18的第二电极可以连接到初始化电压线VIL。
第十九晶体管T19通过测试信号线TSTL的测试信号导通,以将发光元件EL的第一电极连接到第三电力线VSL。第十九晶体管T19的栅电极可以连接到测试信号线TSTL,第十九晶体管T19的第一电极可以连接到发光元件EL的第一电极,第十九晶体管T19的第二电极可以连接到第三电力线VSL。
第三电容器PC3可以设置在第三节点N3与初始化电压线VIL之间。第三电容器PC3的一个电极可以连接到第三节点N3,第三电容器PC3的另一电极可以连接到初始化电压线VIL。
第三节点N3可以是第六晶体管T6的第二电极、第十五晶体管T15的栅电极、第九子晶体管T161的第一电极和第三电容器PC3的所述一个电极的接触点。
第一晶体管T1至第十九晶体管T19中的每个的第一电极和第二电极中的任何一个可以是源电极,而另一个可以是漏电极。第一晶体管T1至第十九晶体管T19中的每个的有源层(active layer)可以由多晶硅、非晶硅和氧化物半导体中的任何一种形成。当第一晶体管T1至第十九晶体管T19中的每个的有源层是多晶硅时,它可以通过低温多晶硅(LTPS)工艺形成。
此外,尽管图2主要描述了其中第一晶体管T1至第十九晶体管T19中的每个形成为P型金属氧化物半导体场效应晶体管(MOSFET)的情况,但是该该说明书的实施例不限于此。例如,第一晶体管T1至第十九晶体管T19中的每个可以形成为N型MOSFET。
可选地,在实施例中,为了通过阻断泄漏电流来提高发光元件EL的黑色显示(black display)能力,在第一子像素RP中,第三晶体管T3的第一子晶体管T31和第二子晶体管T32、第四晶体管T4的第三子晶体管T41和第四子晶体管T42、第十晶体管T10的第五子晶体管T101和第六子晶体管T102以及第十一晶体管T11的第七子晶体管T111和第八子晶体管T112可以形成为N型MOSFET。在这种情况下,第四晶体管T4的第三子晶体管T41的栅电极和第四子晶体管T42的栅电极以及第十一晶体管T11的第七子晶体管T111的栅电极和第八子晶体管T112的栅电极可以连接到第k扫描写入线GWLk。第k扫描初始化信号GIk(见图7)和第k扫描写入信号GWk(见图7)可以具有由栅极截止电压VGH生成的脉冲。此外,第三晶体管T3的第一子晶体管T31和第二子晶体管T32、第四晶体管T4的第三子晶体管T41和第四子晶体管T42、第十晶体管T10的第五子晶体管T101和第六子晶体管T102以及第十一晶体管T11的第七子晶体管T111和第八子晶体管T112的有源层可以由氧化物半导体形成,而其它晶体管的有源层可以由多晶硅形成。
可选地,在实施例中,第三晶体管T3的第一子晶体管T31和第二子晶体管T32中的任何一个可以形成为N型MOSFET,而另一个可以形成为P型MOSFET。在这种情况下,在第三晶体管T3的第一子晶体管T31与第二子晶体管T32之中,形成为N型MOSFET的晶体管可以由氧化物半导体形成,而形成为P型MOSFET的晶体管可以由多晶硅形成。
可选地,在实施例中,第四晶体管T4的第三子晶体管T41和第四子晶体管T42中的任何一个可以形成为N型MOSFET,而另一个可以形成为P型MOSFET。在这种情况下,在第四晶体管T4的第三子晶体管T41与第四子晶体管T42之中,形成为N型MOSFET的晶体管可以由氧化物半导体形成,而形成为P型MOSFET的晶体管可以由多晶硅形成。
可选地,在实施例中,第十晶体管T10的第五子晶体管T101和第六子晶体管T102中的任何一个可以形成为N型MOSFET,而另一个可以形成为P型MOSFET。在这种情况下,在第十晶体管T10的第五子晶体管T101与第六子晶体管T102之中,形成为N型MOSFET的晶体管可以由氧化物半导体形成,而形成为P型MOSFET的晶体管可以由多晶硅形成。
可选地,在实施例中,第十一晶体管T11的第七子晶体管T111和第八子晶体管T112中的任何一个可以形成为N型MOSFET,而另一个可以形成为P型MOSFET。在这种情况下,在第十一晶体管T11的第七子晶体管T111与第八子晶体管T112之中,形成为N型MOSFET的晶体管可以由氧化物半导体形成,而形成为P型MOSFET的晶体管可以由多晶硅形成。
根据实施例的第二子像素GP和第三子像素BP可以与结合图2描述的第一子像素RP基本相同。因此,将省略根据实施例的第二子像素GP和第三子像素BP的描述。
图3展示了分别示出根据实施例响应于驱动电流而从第一子像素的发光元件发射的光的波长、从第二子像素的发光元件发射的光的波长和从第三子像素的发光元件发射的光的波长的曲线图。
在图3中,(a)示出了在第一子像素RP的发光元件EL包括无机材料(例如,氮化镓(GaN))的情况下响应于施加到第一子像素RP的发光元件EL的驱动电流Ids而从第一子像素RP的发光元件EL发射的光的波长。在图3中,(b)示出了在第二子像素GP的发光元件EL包括无机材料(例如,GaN)的情况下响应于施加到第二子像素GP的发光元件EL的驱动电流Ids而从第二子像素GP的发光元件EL发射的光的波长。在图3中,(c)示出了在第三子像素BP的发光元件EL包括无机材料(例如,GaN)的情况下响应于施加到第三子像素BP的发光元件EL的驱动电流Ids而从第三子像素BP的发光元件EL发射的光的波长。在图3的(a)、(b)和(c)的曲线图中的每个中,X轴代表驱动电流Ids,Y轴代表从发光元件EL发射的光的波长。
参照图3,当施加到第一子像素RP的发光元件EL的驱动电流Ids为1μA到300μA时,从第一子像素RP的发光元件EL发射的光的波长恒定在约618nm。随着施加到第一子像素RP的发光元件EL的驱动电流Ids从300μA增大到1000μA,从第一子像素RP的发光元件EL发射的光的波长从约618nm增大到约620nm。
随着施加到第二子像素GP的发光元件EL的驱动电流Ids从1μA增大到1000μA,从第二子像素GP的发光元件EL发射的光的波长从约536nm减小到约520nm。
随着施加到第三子像素BP的发光元件EL的驱动电流Ids从1μA增大到1000μA时,从第三子像素BP的发光元件EL发射的光的波长从约464nm减小到约461nm。
总之,即使当驱动电流Ids改变时,从第一子像素RP的发光元件EL发射的光的波长和从第三子像素BP的发光元件EL发射的光的波长也几乎不改变。相反,从第二子像素GP的发光元件EL发射的光的波长与驱动电流Ids成反比。因此,在调节施加到第二子像素GP的发光元件EL的驱动电流Ids的情况下,可以改变从第二子像素GP的发光元件EL发射的光的波长,并且可以改变由显示面板100显示的图像的颜色坐标(color coordinate)。
图4展示了分别示出根据一个实施例响应于驱动电流第一子像素的发光元件的发光效率、第二子像素的发光元件的发光效率和第三子像素的发光元件的发光效率的曲线图。
在图4中,(a)示出了,在第一子像素RP的发光元件EL由无机材料形成的情况下,第一子像素RP的发光元件EL响应于施加到第一子像素RP的发光元件EL的驱动电流Ids的发光效率,(b)示出了,在第二子像素GP的发光元件EL由无机材料形成的情况下,第二子像素GP的发光元件EL响应于施加到第二子像素GP的发光元件EL的驱动电流Ids的发光效率,(c)示出了,在第三子像素BP的发光元件EL由无机材料形成的情况下,第三子像素BP的发光元件EL响应于施加到第三子像素BP的发光元件EL的驱动电流Ids的发光效率。
参照图4,当施加到第一子像素RP的发光元件EL的驱动电流Ids为10μA时,第一子像素RP的发光元件EL的发光效率为约8.5cd/A。当施加到第一子像素RP的发光元件EL的驱动电流Ids为50μA时,第一子像素RP的发光元件EL的发光效率为约18cd/A。也就是说,当施加到第一子像素RP的发光元件EL的驱动电流Ids为50μA时,发光效率与当驱动电流Ids为10μA时相比增加至约2.1倍。
当施加到第二子像素GP的发光元件EL的驱动电流Ids为10μA时,第二子像素GP的发光元件EL的发光效率为约72cd/A。当施加到第二子像素GP的发光元件EL的驱动电流Ids为50μA时,第二子像素GP的发光元件EL的发光效率为约80cd/A。也就是说,当施加到第二子像素GP的发光元件EL的驱动电流Ids为50μA时,发光效率与当驱动电流Ids为10μA时相比增加至约1.1倍。
当施加到第三子像素BP的发光元件EL的驱动电流Ids为10μA时,第三子像素BP的发光元件EL的发光效率为约13.2cd/A。当施加到第三子像素BP的发光元件EL的驱动电流Ids为50μA时,第三子像素BP的发光元件EL的发光效率为约14cd/A。也就是说,当施加到第三子像素BP的发光元件EL的驱动电流Ids为50μA时,发光效率与当驱动电流Ids为10μA时相比增加至约1.06倍。
总之,第一子像素RP的发光元件EL的发光效率、第二子像素GP的发光元件EL的发光效率和第三子像素BP的发光元件EL的发光效率可以根据驱动电流Ids而变化。
如图3和图4中所示,当调节施加到第二子像素GP的发光元件EL的驱动电流Ids时,可以改变由显示面板100显示的图像的颜色坐标。此外,第一子像素RP的发光元件EL的发光效率、第二子像素GP的发光元件EL的发光效率和第三子像素BP的发光元件EL的发光效率可以根据驱动电流Ids而变化。因此,有益的是:将由显示面板100显示的图像的颜色坐标保持在恒定值;将第一子像素RP、第二子像素GP和第三子像素BP中的每个中的驱动电流Ids保持在恒定水平,使得第一子像素RP的发光元件EL、第二子像素GP的发光元件EL和第三子像素BP的发光元件EL具有最佳发光效率;通过调节施加有驱动电流Ids的时段来调节第一子像素RP、第二子像素GP和第三子像素BP中的每个的亮度。
也就是说,如图2中所示,第一子像素RP的第二像素驱动器PDU2生成驱动电流Ids,使得响应于第一PAM数据线RDL的第一PAM数据电压而以最佳发光效率驱动第一子像素RP的发光元件EL。第一子像素RP的第一像素驱动器PDU1响应于PWM数据线DL的PWM数据电压而生成控制电流Ic,以控制第三像素驱动器PDU3的第三节点N3的电压,并且第一子像素RP的第三像素驱动器PDU3响应于第三节点N3的电压而调节驱动电流Ids施加到发光元件EL的时段。因此,在第一子像素RP中,能够生成恒定的驱动电流Ids,使得以最佳发光效率驱动第一子像素RP的发光元件EL,并且也能够通过调节发光元件EL的占空比(即,驱动电流Ids施加到发光元件EL的时段)来调节从发光元件EL发射的光的亮度。
此外,第二子像素GP的第二像素驱动器PDU2生成驱动电流Ids,使得响应于第二PAM数据线GDL的第二PAM数据电压而以最佳发光效率驱动第二子像素GP的发光元件EL。第二子像素GP的第一像素驱动器PDU1响应于PWM数据线DL的PWM数据电压而生成控制电流Ic,以控制第三像素驱动器PDU3的第三节点N3的电压,并且第二子像素GP的第三像素驱动器PDU3响应于第三节点N3的电压而调节驱动电流Ids施加到发光元件EL的时段。因此,在第二子像素GP中,能够生成恒定的驱动电流Ids,从而以最佳发光效率驱动第二子像素GP的发光元件EL,并且也能够通过调节发光元件EL的占空比(即,驱动电流Ids施加到发光元件EL的时段)来调节从发光元件EL发射的光的亮度。
此外,第三子像素BP的第二像素驱动器PDU2生成驱动电流Ids,使得响应于第三PAM数据线BDL的第三PAM数据电压而以最佳发光效率驱动第三子像素BP的发光元件EL。第三子像素BP的第一像素驱动器PDU1响应于PWM数据线DL的PWM数据电压而生成控制电流Ic,以控制第三像素驱动器PDU3的第三节点N3的电压,并且第三子像素BP的第三像素驱动器PDU3响应于第三节点N3的电压而调节驱动电流Ids施加到发光元件EL的时段。因此,在第三子像素BP中,能够生成恒定的驱动电流Ids,从而以最佳发光效率驱动第三子像素BP的发光元件EL,并且也能够通过调节发光元件EL的占空比(即,驱动电流Ids施加到发光元件EL的时段)来调节从发光元件EL发射的光的亮度。
因此,能够减小(减少)或者防止由于发射的光的波长根据施加到发光元件EL的驱动电流Ids变化而导致的图像质量的劣化。此外,第一子像素RP的发光元件EL、第二子像素GP的发光元件EL和第三子像素BP的发光元件EL中的每个可以以最佳发光效率发光。
图5示出了显示装置在第N帧周期至第N+2帧周期期间的操作的示例。
参照图5,第N帧周期至第N+2帧周期中的每个可以包括有效时段ACT和空白时段VB。有效时段ACT可以包括寻址时段ADDR和多个发射时段EP1、EP2、EP3、EP4、EP5、……、EPn,在寻址时段ADDR中PWM数据电压和第一/第二/第三PAM数据电压供应到第一子像素至第三子像素RP、GP和BP中的每个,子像素RP、GP和BP中的每个的发光元件EL在多个发射时段EP1、EP2、EP3、EP4、EP5、……、EPn中发光。空白时段VB可以是显示面板100的子像素RP、GP和BP空闲的时段。例如,子像素RP、GP和BP可以在空白时段VB期间不发光。在图5中,X轴可以代表被划分为帧周期的时间,Y轴可以代表显示面板100的像素行。例如,Y轴上的最高点可以对应于第一像素行,Y轴上的最低点可以对应于最后像素行。
寻址时段ADDR和第一发射时段EP1可以比第二发射时段至第n发射时段EP2、EP3、EP4、EP5、……、EPn中的每个短。例如,寻址时段ADDR和第一发射时段EP1可以为约5个水平时段,而第二发射时段至第n发射时段EP2、EP3、EP4、EP5、……、EPn中的每个可以为约12个水平时段,但是该说明书的实施例不限于此。在实施例中,单个水平时段可以是一个像素行在其期间被驱动的时段。此外,有效时段ACT可以包括25个发射时段,但是有效时段ACT的发射时段EP1、EP2、EP3、EP4、EP5、……、EPn的数量不限于此。
在寻址时段ADDR期间,PWM数据电压和第一/第二/第三PAM数据电压可以针对每行线顺序地输入到显示面板100的子像素RP、GP和BP。例如,PWM数据电压和第一/第二/第三PAM数据电压可以以从设置在第一行线上的子像素RP、GP和BP到设置在作为最后行线的第n行线上的子像素RP、GP和BP的顺序来顺序地输入到子像素RP、GP和BP。
显示面板100的子像素RP、GP和BP可以在多个发射时段EP1、EP2、EP3、EP4、EP5、……、EPn中的每个中针对每行线顺序地发光。例如,子像素RP、GP和BP可以以从设置在第一行线上的子像素RP、GP和BP到设置在最后行线上的子像素RP、GP和BP的顺序来顺序地发光。
寻址时段ADDR可以与发射时段EP1、EP2、EP3、EP4、……、EPn中的至少一个重叠(叠置)。例如,如图5中所示,寻址时段ADDR可以与第一发射时段至第三发射时段EP1、EP2和EP3重叠。在这种情况下,当设置在第p(p是正整数)行线上的子像素RP、GP和BP接收PWM数据电压和第一/第二/第三PAM数据电压时,设置在第q(q是小于p的正整数)行线上的子像素RP、GP和BP可以发光。
此外,发射时段EP1、EP2、EP3、EP4、……、EPn中的每个可以和与其相邻的发射时段重叠。例如,第二发射时段EP2可以与第一发射时段EP1和第三发射时段EP3重叠。在这种情况下,设置在第p行线上的子像素RP、GP和BP可以在第二发射时段EP2中发光,而设置在第q行线上的子像素RP、GP和BP可以在第一发射时段EP1中发光。
图6示出了显示装置在第N帧周期至第N+2帧周期期间的操作的另一示例。
图6的实施例与图5的实施例的不同之处在于:显示面板100的子像素RP、GP和BP在多个发射时段EP1、EP2、EP3、EP4、EP5、……、EPn中的每个中同时发光。在图6中,X轴可以代表被划分为帧周期的时间,Y轴可以代表显示面板100的像素行。例如,Y轴上的最高点可以对应于第一像素行,Y轴上的最低点可以对应于最后像素行。
参照图6,寻址时段ADDR不与多个发射时段EP1、EP2、EP3、EP4、……、EPn重叠。第一发射时段EP1可以在寻址时段ADDR已经完全结束之后发生。
多个发射时段EP1、EP2、EP3、EP4、……、EPn彼此不重叠。在多个发射时段EP1、EP2、EP3、EP4、EP5、……、EPn中的每个中,设置在所有行线中的子像素RP、GP和BP可以同时发光。
图7是示出根据实施例在第N帧周期中施加到设置在第k行线至第k+5行线上的子像素的扫描初始化信号、扫描写入信号、扫描控制信号、PWM发射信号、PAM发射信号和扫频信号的波形图。
参照图7,设置在第k行线上的子像素RP、GP和BP指示连接到第k扫描初始化线GILk、第k扫描写入线GWLk、第k扫描控制线GCLk、第k PWM发射线PWELk、第k PAM发射线PAELk和第k扫频信号线SWPLk的子像素RP、GP和BP。第k扫描初始化信号GIk指示施加到第k扫描初始化线GILk的信号,第k扫描写入信号GWk指示施加到第k扫描写入线GWLk的信号。第k扫描控制信号GCk指示施加到第k扫描控制线GCLk的信号,第k PWM发射信号PWEMk指示施加到第k PWM发射线PWELk的信号。第kPAM发射信号PAEMk指示施加到第k PAM发射线PAELk的信号,第k扫频信号SWPk指示施加到第k扫频信号线SWPLk的信号。
扫描初始化信号GIk至GIk+5、扫描写入信号GWk至GWk+5、扫描控制信号GCk至GCk+5、PWM发射信号PWEMk至PWEMk+5、PAM发射信号PAEMk至PAEMk+5和扫频信号SWPk至SWPk+5可以顺序地移位一个水平时段(1H)。第k扫描写入信号GWk可以是通过将第k扫描初始化信号GIk移位一个水平时段而获得的信号,第k+1扫描写入信号GWk+1可以是通过将第k+1扫描初始化信号GIk+1移位一个水平时段而获得的信号。在这种情况下,由于第k+1扫描初始化信号GIk+1是通过将第k扫描初始化信号GIk移位一个水平时段而获得的信号,因此第k扫描写入信号GWk和第k+1扫描初始化信号GIk+1可以基本相同。
图8是示出根据实施例在第N帧周期中施加到设置在第k行线中的子像素中的每个的第k扫描初始化信号、第k扫描写入信号、第k扫描控制信号、第k PWM发射信号、第k PAM发射信号和第k扫频信号、第三节点的电压以及驱动电流施加到发光元件的时段的波形图。
参照图8以及图2,第k扫描初始化信号GIk是用于控制子像素RP、GP和BP中的每个的第三晶体管T3和第十晶体管T10的导通和截止的信号。第k扫描写入信号GWk是用于控制子像素RP、GP和BP中的每个的第二晶体管T2、第四晶体管T4、第九晶体管T9和第十一晶体管T11的导通和截止的信号。第k扫描控制信号GCk是用于控制子像素RP、GP和BP中的每个的第七晶体管T7、第十三晶体管T13、第十六晶体管T16和第十八晶体管T18的导通和截止的信号。第k PWM发射信号PWEMk是用于控制子像素RP、GP和BP中的每个的第五晶体管T5、第六晶体管T6、第十二晶体管T12和第十四晶体管T14的导通和截止的信号。第k PAM发射信号PAEMk是用于控制子像素RP、GP和BP中的每个的第十七晶体管T17的导通和截止的信号。可以以一个帧周期为循环来生成第k扫描初始化信号GIk、第k扫描写入信号GWk、第k扫描控制信号GCk、第k PWM发射信号PWEMk、第k PAM发射信号PAEMk和第K扫频信号SWPk。
寻址时段ADDR包括第一时段t1至第四时段t4。第一时段t1和第四时段t4是用于使发光元件EL的第一电极和第三节点N3的电压(例如,V_N3)初始化的第一初始化时段。第二时段t2是用于使第一晶体管T1的栅电极和第八晶体管T8的栅电极初始化的第二初始化时段。第三时段t3是用于在第一晶体管T1的栅电极处对第j PWM数据线DLj的PWM数据电压Vdata(见图12)和第一晶体管T1的阈值电压Vth1(见图12)进行采样并且在第八晶体管T8的栅电极处对第一PAM数据线RDL的第一PAM数据电压Rdata(见图12)和第八晶体管T8的阈值电压Vth8(见图12)进行采样的时段。
第一发射时段EP1包括第五时段t5和第六时段t6。第一发射时段EP1是用于根据控制电流Ic来控制第十五晶体管T15的导通时段并且将驱动电流Ids供应到发光元件EL的时段。
第二发射时段EP2至第n发射时段EPn中的每个包括第七时段t7至第九时段t9。第七时段t7是用于使第三节点N3初始化的第三初始化时段,第八时段t8与第五时段t5基本相同,第九时段t9与第六时段t6基本相同。
在第一发射时段EP1至第n发射时段EPn之中,彼此相邻的发射时段可以彼此间隔开约几个水平时段至几十个水平时段。
第k扫描初始化信号GIk可以在第二时段t2期间具有栅极导通电压VGL,并且可以在剩余时段期间具有栅极截止电压VGH。也就是说,第k扫描初始化信号GIk可以在第二时段t2期间具有由栅极导通电压VGL生成的扫描初始化脉冲。栅极截止电压VGH可以是具有比栅极导通电压VGL的电平高的电平的电压。
第k扫描写入信号GWk可以在第三时段t3期间具有栅极导通电压VGL,并且可以在剩余时段期间具有栅极截止电压VGH。也就是说,第k扫描写入信号GWk可以在第三时段t3期间具有由栅极导通电压VGL生成的扫描写入脉冲。
第k扫描控制信号GCk可以在第一时段t1至第四时段t4以及第七时段t7期间具有栅极导通电压VGL,并且可以在剩余时段期间具有栅极截止电压VGH。也就是说,第k扫描控制信号GCk可以在第一时段t1至第四时段t4以及第七时段t7期间具有由栅极导通电压VGL生成的扫描控制脉冲。
第k扫频信号SWPk可以在第六时段t6和第九时段t9期间具有三角波扫频脉冲,并且可以在剩余时段期间具有栅极截止电压VGH。例如,第k扫频信号SWPk的扫频脉冲可以在第六时段t6和第九时段t9中的每个中具有从栅极截止电压VGH线性减小到栅极导通电压VGL的三角波脉冲,并且在第六时段t6结束时和在第九时段t9结束时从栅极导通电压VGL立即增大到栅极截止电压VGH。
第k PWM发射信号PWEMk可以在第五时段t5和第六时段t6以及第八时段t8和第九时段t9期间具有栅极导通电压VGL,并且可以在剩余时段期间具有栅极截止电压VGH。也就是说,第k PWM发射信号PWEMk可以在第五时段t5和第六时段t6以及第八时段t8和第九时段t9期间包括由栅极导通电压VGL生成的PWM脉冲。
第k PAM发射信号PAEMk可以在第六时段t6和第九时段t9期间具有栅极导通电压VGL,并且可以在剩余时段期间具有栅极截止电压VGH。也就是说,第k PAM发射信号PAEMk可以在第六时段t6和第九时段t9期间包括由栅极导通电压VGL生成的PAM脉冲。在实施例中,第k PWM发射信号PWEMk的PWM脉冲宽度比第k扫频信号SWPk的扫频脉冲宽度大。例如,第kPWM发射信号PWEMk在第六时段t6期间的脉冲宽度可以比三角波扫频脉冲的脉冲宽度大。
图9是示出根据实施例在第五时段和第六时段期间第k扫频信号、第一晶体管的栅电极的电压、第一晶体管的导通时序和第十五晶体管的导通时序的时序图。图10至图13是示出第一子像素在图8的第一时段、第二时段、第三时段和第六时段期间的操作的电路图。
在下文中,将结合图9至图13来详细地描述根据实施例的第一子像素RP在第一时段t1至第九时段t9期间的操作。
第一,在第一时段t1期间,如图10中所示,第七晶体管T7、第十三晶体管T13、第十六晶体管T16和第十八晶体管T18通过具有栅极导通电压VGL的第k扫描控制信号GCk导通。
由于第七晶体管T7的导通,栅极截止电压线VGHL的栅极截止电压VGH施加到第一节点N1。由于第十三晶体管T13的导通,第一电力线VDL1的第一电力电压VDD1施加到第二节点N2。
由于第十六晶体管T16的导通,第三节点N3被初始化为初始化电压线VIL的初始化电压VINT,并且第十五晶体管T15通过第三节点N3的初始化电压VINT导通。由于第十八晶体管T18的导通,发光元件EL的第一电极被初始化为初始化电压线VIL的初始化电压VINT。
第二,在第二时段t2期间,如图11中所示,第七晶体管T7、第十三晶体管T13、第十六晶体管T16和第十八晶体管T18通过具有栅极导通电压VGL的第k扫描控制信号GCk导通。此外,在第二时段t2期间,第三晶体管T3和第十晶体管T10通过具有栅极导通电压VGL的第k扫描初始化信号GIk导通。
第七晶体管T7、第十三晶体管T13、第十五晶体管T15、第十六晶体管T16和第十八晶体管T18与第一时段t1中描述的晶体管基本相同。
由于第三晶体管T3的导通,第一晶体管T1的栅电极被初始化为初始化电压线VIL的初始化电压VINT。此外,由于第十晶体管T10的导通,第八晶体管T8的栅电极被初始化为初始化电压线VIL的初始化电压VINT。
在这种情况下,由于栅极截止电压线VGHL的栅极截止电压VGH施加到第一节点N1,因此能够防止由于第一晶体管T1的栅电极的电压变化通过第一电容器PC1反映在第k扫频信号线SWPLk中而导致的第k扫频信号SWPk的栅极截止电压VGH的变化。
第三,在第三时段t3期间,如图12中所示,第七晶体管T7、第十三晶体管T13、第十六晶体管T16和第十八晶体管T18通过具有栅极导通电压VGL的第k扫描控制信号GCk导通。此外,在第三时段t3期间,第二晶体管T2、第四晶体管T4、第九晶体管T9和第十一晶体管T11通过具有栅极导通电压VGL的第k扫描写入信号GWk导通。
第七晶体管T7、第十三晶体管T13、第十五晶体管T15、第十六晶体管T16和第十八晶体管T18与第一时段t1中描述的晶体管基本相同。
由于第二晶体管T2的导通,第j PWM数据线DLj的PWM数据电压Vdata施加到第一晶体管T1的第一电极。由于第四晶体管T4的导通,第一晶体管T1的栅电极和第二电极彼此连接,使得第一晶体管T1作为二极管操作。
在这种情况下,由于第一晶体管T1的栅电极与第一电极之间的电压差(Vgs=VINT-Vdata)比阈值电压Vth1大,因此第一晶体管T1导通以形成电流路径,直到栅电极与第一电极之间的电压差(Vgs)达到阈值电压Vth1。因此,第一晶体管T1的栅电极的电压可以从“VINT”增大到“Vdata+Vth1”。当第一晶体管T1是P型MOSFET时,第一晶体管T1的阈值电压Vth1可以小于0V。
此外,由于栅极截止电压线VGHL的栅极截止电压VGH施加到第一节点N1,因此能够防止由于第一晶体管T1的栅电极的电压变化通过第一电容器PC1反映在第k扫频信号线SWPLk中而导致的第k扫频信号SWPk的栅极截止电压VGH的变化。
由于第九晶体管T9的导通,第一PAM数据线RDL的第一PAM数据电压Rdata施加到第八晶体管T8的第一电极。由于第九晶体管T9的导通,第八晶体管T8的栅电极和第二电极彼此连接,使得第八晶体管T8作为二极管操作。
此时,由于第八晶体管T8的栅电极与第一电极之间的电压差(Vgs=VINT-Rdata)比阈值电压Vth8大,因此第八晶体管T8导通以形成电流路径,直到栅电极与第一电极之间的电压差(Vgs)达到阈值电压Vth8。因此,第八晶体管T8的栅电极的电压可以从“VINT”增大到“Rdata+Vth8”。
第四,在第四时段t4期间,第七晶体管T7、第十三晶体管T13、第十六晶体管T16和第十八晶体管T18通过具有栅极导通电压VGL的第k扫描控制信号GCk导通。
第七晶体管T7、第十三晶体管T13、第十六晶体管T16和第十八晶体管T18与第一时段t1中描述的晶体管基本相同。
第五,在第五时段t5期间,如图13中所示,第五晶体管T5、第六晶体管T6、第十二晶体管T12和第十四晶体管T14通过具有栅极导通电压VGL的第k PWM发射信号PWEMk导通。
由于第五晶体管T5的导通,第一电力电压VDD1施加到第一晶体管T1的第一电极。此外,由于第六晶体管T6的导通,第一晶体管T1的第二电极连接到第三节点N3。
在第五时段t5期间,响应于第一晶体管T1的栅电极的电压(Vdata+Vth1)而流动的控制电流Ic不取决于第一晶体管T1的阈值电压Vth1,如等式1中所示。
[等式1]
Ic=k″×(Vgs-Vth1)2=k″×(Vdata+Vth1-VDD1-Vth1)2=k″V(Vdata-VDD1)2
在等式1中,k″指示由第一晶体管T1的结构和物理特性确定的比例系数,Vth1指示第一晶体管T1的阈值电压,VDD1指示第一电力电压,Vdata指示PWM数据电压。
此外,由于第十二晶体管T12的导通,第八晶体管T8的第一电极可以连接到第二电力线VDL2。
此外,由于第十四晶体管T14的导通,第二电力线VDL2的第二电力电压VDD2施加到第二节点N2。当第二电力线VDL2的第二电力电压VDD2由于电压降等而变化时,第一电力电压VDD1与第二电力电压VDD2之间的电压差ΔV2可以通过第二电容器PC2反映在第八晶体管T8的栅电极中。
由于第十四晶体管T14的导通,响应于第八晶体管T8的栅电极的电压(Rdata+Vth8)而流动的驱动电流Ids可以供应到第十五晶体管T15。驱动电流Ids不取决于第八晶体管T8的阈值电压Vth8,如等式2中所示。
[等式2]
Ids=k′×(Vgs-Vth8)2=k′×(Rdata+Vth8-ΔV2-VDD2-Vth8)2=k′×(Rdata-ΔV2-VDD2)2
在等式2中,K′指示由第八晶体管T8的结构和物理特性确定的比例系数,Vth8指示第八晶体管T8的阈值电压,VDD2指示第二电力电压,Rdata指示第一PAM数据电压。
第六,在第六时段t6期间,如图13中所示,第五晶体管T5、第六晶体管T6、第十二晶体管T12和第十四晶体管T14通过具有栅极导通电压VGL的第k PWM发射信号PWEMk导通。在第六时段t6期间,如图13中所示,第十七晶体管T17通过具有栅极导通电压VGL的第k PAM发射信号PAEMk导通。在第六时段t6期间,第k扫频信号SWPk从栅极截止电压VGH线性地减小到栅极导通电压VGL。
第五晶体管T5、第六晶体管T6、第十二晶体管T12和第十四晶体管T14与第五时段t5中描述的晶体管基本相同。
由于第十七晶体管T17的导通,发光元件EL的第一电极可以连接到第十五晶体管T15的第二电极。
在第六时段t6期间,第k扫频信号SWPk从栅极截止电压VGH线性地减小到栅极导通电压VGL,并且第k扫频信号SWPk的电压变化ΔV1通过第一电容器PC1反映在第一晶体管T1的栅电极中,使得第一晶体管T1的栅电极的电压可以为Vdata+Vth1-ΔV1。也就是说,随着第k扫频信号SWPk的电压在第六时段t6期间减小,第一晶体管T1的栅电极的电压可以线性地减小。
控制电流Ic施加到第三节点N3的时段可以根据施加到第一晶体管T1的PWM数据电压Vdata的大小(magnitude)而变化。由于第三节点N3的电压(例如,V_N3)根据施加到第一晶体管T1的PWM数据电压Vdata的大小而变化,因此可以控制第十五晶体管T15的导通时段。因此,能够通过控制第十五晶体管T15的导通时段来控制在第六时段t6期间驱动电流Ids施加到发光元件EL的时段SET(见图8)。
首先,如图8和图9中所示,当第一晶体管T1的栅电极的PWM数据电压Vdata是峰值黑色灰度级的PWM数据电压时,第一晶体管T1的栅电极的电压VG_T1由于第k扫频信号SWPk的电压减小而可以在整个第六时段t6中比作为第一晶体管T1的第一电极的电压的第一电力电压VDD1低。因此,第一晶体管T1可以在整个第六时段t6中导通。因此,第一晶体管T1的控制电流Ic可以在整个第五时段t5和第六时段t6中流到第三节点N3,第三节点N3的电压(例如,V_N3)可以在第五时段t5期间增大到高电平VH。因此,第十五晶体管T15可以在整个第六时段t6中截止。因此,由于驱动电流Ids在第六时段t6期间不施加到发光元件EL,因此发光元件EL在第六时段t6期间不发光。
此外,如图8和图9中所示,当第一晶体管T1的栅电极的PWM数据电压Vdata是灰色灰度级的PWM数据电压时,第一晶体管T1的栅电极的电压VG_T1由于第k扫频信号SWPk的电压减小而可以在第一子时段t61期间具有比第一电力电压VDD1的电平高的电平并且可以在第二子时段t62期间具有比第一电力电压VDD1的电平低的电平。因此,第一晶体管T1可以在第六时段t6的第二子时段t62期间导通。在这种情况下,由于第一晶体管T1的控制电流Ic在第二子时段t62期间流到第三节点N3,因此第三节点N3的电压(例如,V_N3)可以在第二子时段t62期间具有高电平VH。因此,第十五晶体管T15可以在第二子时段t62期间截止。因此,驱动电流Ids在第一子时段t61期间施加到发光元件EL,而在第二子时段t62期间不施加到发光元件EL。也就是说,发光元件EL可以在作为第六时段t6的一部分的第一子时段t61期间发光。当第一子像素RP发射与接近峰值黑色灰度级的灰度级对应的光时,可以缩短发光元件EL的发射时段SET。此外,当第一子像素RP发射与接近峰值白色灰度级的灰度级对应的光时,可以增大发光元件EL的发射时段SET。
此外,如图8和图9中所示,当第一晶体管T1的栅电极的PWM数据电压Vdata是峰值白色灰度级的PWM数据电压时,尽管第k扫频信号SWPk的电压减小,但是第一晶体管T1的栅电极的电压VG_T1在第六时段t6期间也可以比第一电力电压VDD1高。因此,第一晶体管T1可以在整个第六时段t6中截止。在这种情况下,由于第一晶体管T1的控制电流Ic在整个第六时段t6中不流到第三节点N3,因此第三节点N3的电压(例如,V_N3)可以保持在初始化电压VINT。因此,第十五晶体管T15可以在整个第六时段t6中导通。因此,驱动电流Ids可以在整个第六时段t6中施加到发光元件EL,并且发光元件EL可以在整个第六时段t6中发光。
此外,因为第k扫频信号SWPk在第六时段t6结束时从栅极导通电压VGL上升到栅极截止电压VGH,所以第一晶体管T1的栅电极的电压VG_T1可以在第六时段t6结束时增大到与第五时段t5中的电平基本相同的电平。
如上所述,可以通过调节施加到第一晶体管T1的栅电极的PWM数据电压来调节发光元件EL的发射时段。因此,可以通过在将施加到发光元件EL的驱动电流Ids保持在恒定水平的同时调节驱动电流Ids施加到发光元件EL的时段而不是通过调节施加到发光元件EL的驱动电流Ids的大小来调节将由第一子像素RP发射的灰度级。
同时,当转换为PWM数据电压的数字视频数据为8比特(bit)时,峰值黑色灰度级的数字视频数据可以为0,并且峰值白色灰度级的数字视频数据可以为255。此外,黑色灰度级区域的数字视频数据可以为0至63(例如,在第一级与第二级之间),灰色灰度级区域的数字视频数据可以为64至191(例如,在第二级与第三级之间),白色灰度级区域的数字视频数据可以为192至255(例如,在第三级与由显示装置支持的最大级之间)。
此外,第二发射时段EP2至第n发射时段EPn中的每个的第七时段t7、第八时段t8和第九时段t9分别与上述第一时段t1、第五时段t5和第六时段t6基本相同。也就是说,在第二发射时段EP2至第n发射时段EPn中的每个中,在第三节点N3被初始化之后,响应于写入第八晶体管T8的栅电极中的第一PAM数据电压Rdata而生成的驱动电流Ids施加到发光元件EL的时段可以基于在寻址时段ADDR期间写入第一晶体管T1的栅电极中的PWM数据电压Vdata来调节。
此外,由于测试信号线TSTL的测试信号在第N帧周期的有效时段ACT期间以栅极截止电压VGH施加,因此第十九晶体管T19可以在第N帧周期的有效时段ACT期间截止。
同时,由于第二子像素GP和第三子像素BP可以以与结合图8至图12描述的第一子像素RP基本相同的方式操作,因此将省略第二子像素GP和第三子像素BP的操作的描述。
图14是示出第j PWM数据线的PWM数据电压和第一PAM数据电压根据灰度级的示例的曲线图。在图14中,X轴代表将由第一子像素RP发射的灰度级,Y轴代表电压。
参照图14,PWM数据电压Vdata可以随着灰度级增大而增大。也就是说,PWM数据电压Vdata可以与灰度级成比例。此外,第j PWM数据线DLj的PWM数据电压Vdata可以随着灰度级增大而增大。也就是说,PWM数据电压Vdata可以与灰度级成比例。此外,无论灰度级如何,第一PAM数据电压Rdata都可以是恒定的。因此,无论灰度级如何,施加到发光元件LE的驱动电流Ids都可以是恒定的。
可以通过调节施加到第一子像素RP的第一晶体管T1的栅电极的PWM数据电压Vdata来调节发光元件EL的发射时段。因此,可以在将施加到发光元件EL的驱动电流Ids保持在恒定水平的同时通过调节驱动电流Ids施加到发光元件EL的时段来调节将由第一子像素RP发射的灰度级。
由于施加到第二子像素GP的PWM数据电压和第二PAM数据电压以及施加到第三子像素BP的PWM数据电压和第三PAM数据电压与结合图14描述的施加到第一子像素RP的PWM数据电压和第一PAM数据电压基本相同,因此将省略其描述。
图15是示出根据实施例响应于将发射的灰度级驱动电流的发射时段的波形图。
在图15中,X轴代表驱动电流Ids施加到发光元件EL的时段(即,发光元件EL的发射时段),Y轴代表驱动电流Ids的大小。图15示出了在第一低灰度级LGL1至第三低灰度级LGL3以及第一高灰度级HGL1至第九高灰度级HGL9中的每个下驱动电流Ids施加到发光元件LE的时段(即,发光元件LE的发射时段)。
参照图15,可以根据灰度级来调节驱动电流Ids施加到发光元件EL的时段。例如,驱动电流Ids施加到发光元件EL的时段可以随着灰度级从第一低灰度级LGL1向第九高灰度级HGL9增大而增大。
在这种情况下,如图13中所示,通过将第k扫频信号SWPk的电压变化ΔV1反映在第一晶体管T1的栅电极中来调节第一晶体管T1的控制电流Ic施加到第三节点N3的时段,使得控制第十五晶体管T15的导通时序。在这种情况下,由于第十五晶体管T15的特性,驱动电流Ids可以具有弯曲波形(curved waveform)而不是直角方波(right-angled square wave)。由于驱动电流Ids具有弯曲波形,因此当驱动电流Ids施加到发光元件EL的时段如在低灰度级区域中短时,驱动电流Ids的峰值电流值可能无法达到期望的电流值。例如,第一低灰度级LGL1下的驱动电流Ids的第一峰值电流值Ipeak1、第二低灰度级LGL2下的驱动电流Ids的第二峰值电流值Ipeak2和第三低灰度级LGL3下的驱动电流Ids的第三峰值电流值Ipeak3可以彼此不同。此外,第一峰值电流值Ipeak1、第二峰值电流值Ipeak2和第三峰值电流值Ipeak3可以比第一高灰度级HGL1下的驱动电流Ids的第四峰值电流值Ipeak4低。相反,第一高灰度级HGL1至第九高灰度级HGL9下的驱动电流Ids的第四峰值电流值Ipeak4可以彼此基本相同或基本类似。
当驱动电流Ids的峰值电流值在低灰度级区域中变化时,显示面板100显示的图像的颜色坐标可以在低灰度级区域中变化。此外,在低灰度级区域中,第一子像素RP的发光元件EL的发光效率、第二子像素GP的发光元件EL的发光效率和第三子像素BP的发光元件EL的发光效率可以根据驱动电流Ids而变化。因此,有益的是:在低灰度级区域中将显示面板100显示的图像的颜色坐标保持为恒定值;并且在第一子像素RP、第二子像素GP和第三子像素BP中的每个中保持低灰度级区域的驱动电流Ids的峰值电流值,使得第一子像素RP的发光元件EL、第二子像素GP的发光元件EL和第三子像素BP的发光元件EL在低灰度级区域中具有最佳发光效率。
图16是示出根据实施例的显示装置的框图。
图16的实施例与图1的实施例的不同之处在于:添加了数字数据转换器500,并且第一PAM数据线RDL、第二PAM数据线GDL和第三PAM数据线BDL中的每条连接到电源单元400。
参照图16,数字数据转换器500从时序控制器300接收数字视频数据DATA。数字数据转换器500确定数字视频数据DATA之中的与低灰度级区域对应的数字视频数据。低灰度级区域可以是黑色灰度级区域,高灰度级区域可以包括灰色灰度级区域和白色灰度级区域。例如,黑色灰度级区域可以对应于0与第一级之间的灰度级,灰色灰度级区域可以对应于第一级与第二级之间的灰度级,白色灰度级区域可以对应于第二级与最大级之间的灰度级。数字数据转换器500可以通过增大与低灰度级区域对应的数字视频数据DATA的值来生成调制数字数据(或称为转换数字数据)CDATA,并且将调制数字数据CDATA输出到时序控制器300。时序控制器300将调制数字数据CDATA和源极控制信号DCS输出到源极驱动器200,并且源极驱动器200响应于调制数字数据CDATA而生成PWM数据电压并将PWM数据电压输出到PWM数据线DL。
此外,数字数据转换器500以第一电平电压输出PAM控制信号PACS之中的与低灰度级区域对应的PAM控制信号,并且以第二电平电压输出与高灰度级区域对应的PAM控制信号。
电源单元400可以响应于PAM控制信号PACS而将PAM数据电压单独地施加到第一PAM数据线RDL、第二PAM数据线GDL和第三PAM数据线BDL。例如,电源单元400响应于PAM控制信号PACS而将第一高PAM数据电压和第一低PAM数据电压中的任何一个输出到第一PAM数据线RDL。电源单元400响应于PAM控制信号PACS而将第二高PAM数据电压和第二低PAM数据电压中的任何一个输出到第二PAM数据线RDL。电源单元400响应于PAM控制信号PACS而将第三高PAM数据电压和第三低PAM数据电压中的任何一个输出到第三PAM数据线BDL。在实施例中,第一高PAM数据电压具有比第一低PAM数据电压的电平高的电平,第二高PAM数据电压具有比第二低PAM数据电压的电平高的电平,第三高PAM数据电压具有比第三低PAM数据电压的电平高的电平。
数字数据转换器500可以由集成电路形成。尽管图16示出了数字数据转换器500形成为与时序控制器300分离的组件,但是数字数据转换器500可以集成到时序控制器300中。也就是说,数字数据转换器500可以包括在时序控制器300中。
图17是详细地示出根据示例实施例的图16的数字数据转换器的框图。图18是示出一条水平线的数字视频数据、低灰度级映射数据和调制数字数据的示例图。
参照图17,数字数据转换器500可以包括存储器510、灰度级确定单元520(例如,逻辑电路)、数据调制单元530(例如,调制电路)和PAM控制信号输出单元540(例如,输出电路)。
存储器510可以是存储与一个帧周期对应的数字视频数据DATA的帧存储器或存储与一条水平线或多条水平线对应的数字视频数据DATA的线存储器。与一个帧周期对应的数字视频数据DATA指示将被写入显示面板100的所有子像素RP、GP和BP中的数字视频数据DATA。与一条水平线对应的数字视频数据DATA指示将写入布置在显示面板100的一个行中的子像素RP、GP和BP中的数字视频数据DATA。一条水平线的数字视频数据DATA可以包括第一列C1至第n列Cn的数字视频数据。
灰度级确定单元520可以如图18中所示以水平线为基础从存储器510接收数字视频数据DATA。如图18中所示,灰度级确定单元520可以用0取代数字视频数据DATA之中的与低灰度级区域对应的数字视频数据DATA,并且可以用1取代与高灰度级区域对应的数字视频数据DATA。图18示出了数字视频数据DATA为8比特数字数据,并且也示出了当数字视频数据DATA为63或更小时灰度级被确定为低灰度级区域并且当数字视频数据DATA为64或更大时灰度级被确定为高灰度级区域的情况,但是该说明书的实施例不限于此。
也就是说,灰度级确定单元520可以生成其中区分数字视频数据DATA的低灰度级区域和高灰度级区域的低灰度级映射数据(low gray level map data)MDATA。灰度级确定单元520可以将低灰度级映射数据MDATA输出到数据调制单元530和PAM控制信号输出单元540。
数据调制单元530可以以水平线为基础从存储器510接收数字视频数据DATA,并且可以以水平线为基础从灰度级确定单元520接收低灰度级映射数据MDATA。也就是说,数据调制单元530可以从存储器510接收第k水平线的数字视频数据DATA,并且可以同时从灰度级确定单元520接收第k水平线的低灰度级映射数据MDATA。
数据调制单元530可以基于低灰度级映射数据MDATA对数字视频数据DATA之中的与低灰度级区域对应的数字视频数据DATA执行上调制(up-modulation)。也就是说,数据调制单元530可以基于低灰度级映射数据MDATA将数字视频数据DATA之中的与低灰度级区域对应的数字视频数据DATA的值增大。数据调制单元530不对数字视频数据DATA之中的与高灰度级区域对应的数字视频数据DATA进行调制。
例如,如图18中所示,数据调制单元530可以将“60”添加到具有与低灰度级映射数据MDATA中的具有值“0”的列的坐标相同的坐标的数字视频数据DATA。此外,数据调制单元530不对具有与低灰度级映射数据MDATA中的具有值“1”的坐标相同的坐标的数字视频数据DATA进行调制。
数据调制单元530可以将通过执行与低灰度级区域对应的数字视频数据DATA的上调制而生成的调制数字数据CDATA输出到时序控制器300。
PAM控制信号输出单元540可以以水平线为基础从灰度级确定单元520接收低灰度级映射数据MDATA。PAM控制信号输出单元540可以基于低灰度级映射数据MDATA输出PAM控制信号PACS,PAM控制信号PACS用于控制将施加到第一PAM数据线RDL中的每条的第一PAM数据电压、将施加到第二PAM数据线GDL中的每条的第二PAM数据电压和将施加到第三PAM数据线BDL中的每条的第三PAM数据电压。将参照图19来详细地描述PAM控制信号PACS。
图19是详细地示出根据示例实施例的图16的电源单元的电路图。
参照图19,电源单元400包括高连接控制器CCU1和低连接控制器CCU2。为了简化描述,图19示出了六条PAM数据线RDL1、RDL2、GDL1、GDL2、BDL1和BDL2。
高连接控制器CCU1响应于输入到第一PAM控制线PACL1至第六PAM控制线PACL6的第一PAM控制信号至第六PAM控制信号而控制PAM数据线RDL1、RDL2、GDL1、GDL2、BDL1和BDL2与高PAM数据电压线RDHL、GDHL、BDHL之间的连接。也就是说,高连接控制器CCU1响应于第一PAM控制信号至第六PAM控制信号而将高PAM数据电压线RDHL、GDHL和BDHL的高PAM数据电压供应到PAM数据线RDL1、RDL2、GDL1、GDL2、BDL1和BDL2。
高连接控制器CCU1可以包括第一高连接晶体管HCT1至第六高连接晶体管HCT6。
当第一电平电压的第一PAM控制信号输入到第一PAM控制线PACL1时,第一高连接晶体管HCT1可以将第一PAM数据线RDL1连接到第一高PAM数据电压线RDHL。当第一电平电压的第二PAM控制信号输入到第二PAM控制线PACL2时,第二高连接晶体管HCT2可以将第二PAM数据线GDL1连接到第二高PAM数据电压线GDHL。当第一电平电压的第三PAM控制信号输入到第三PAM控制线PACL3时,第三高连接晶体管HCT3可以将第三PAM数据线BDL1连接到第三高PAM数据电压线BDHL。
当第一电平电压的第四PAM控制信号输入到第四PAM控制线PACL4时,第四高连接晶体管HCT4可以将第一PAM数据线RDL2连接到第一高PAM数据电压线RDHL。当第一电平电压的第五PAM控制信号输入到第五PAM控制线PACL5时,第五高连接晶体管HCT5可以将第二PAM数据线GDL2连接到第二高PAM数据电压线GDHL。当第一电平电压的第六PAM控制信号输入到第六PAM控制线PACL6时,第六高连接晶体管HCT6可以将第三PAM数据线BDL2连接到第三高PAM数据电压线BDHL。
高连接控制器CCU1响应于输入到第一PAM控制线PACL1至第六PAM控制线PACL6的第一PAM控制信号至第六PAM控制信号而控制PAM数据线RDL1、RDL2、GDL1、GDL2、BDL1和BDL2与高PAM数据电压线RDHL、GDHL和BDHL之间的连接。也就是说,高连接控制器CCU1响应于第一PAM控制信号至第六PAM控制信号而将高PAM数据电压线RDHL、GDHL和BDHL的高PAM数据电压供应到PAM数据线RDL1、RDL2、GDL1、GDL2、BDL1和BDL2。
低连接控制器CCU2可以包括第一低连接晶体管LCT1至第六低连接晶体管LCT6。
当第一电平电压的第一PAM反相信号(inversion signal)输入到第一PAM反相线PAIL1时,第一低连接晶体管LCT1可以将第一PAM数据线RDL1连接到第一低PAM数据电压线RDLL。当第一电平电压的第二PAM反相信号输入到第二PAM反相线PAIL2时,第二低连接晶体管LCT2可以将第二PAM数据线GDL1连接到第二低PAM数据电压线GDLL。当第一电平电压的第三PAM反相信号输入到第三PAM反相线PAIL3时,第三低连接晶体管LCT3可以将第三PAM数据线BDL1连接到第三低PAM数据电压线BDLL。
当第一电平电压的第四PAM反相信号输入到第四PAM反相线PAIL4时,第四低连接晶体管LCT4可以将第一PAM数据线RDL2连接到第一低PAM数据电压线RDLL。当第一电平电压的第五PAM反相信号输入到第五PAM反相线PAIL5时,第五低连接晶体管LCT5可以将第二PAM数据线GDL2连接到第二低PAM数据电压线GDLL。当第一电平电压的第六PAM反相信号输入到第六PAM反相线PAIL6时,第六低连接晶体管LCT6可以将第三PAM数据线BDL2连接到第三低PAM数据电压线BDLL。
PAM控制信号PACS可以包括第一PAM控制信号至第六PAM控制信号以及第一PAM反相信号至第六PAM反相信号。第一PAM反相信号至第六PAM反相信号可以分别是第一PAM控制信号至第六PAM控制信号的反相信号(inverted signal)。例如,当第一PAM控制信号具有第一电平电压时,第一PAM反相信号可以具有第二电平电压。此外,当第一PAM控制信号具有第二电平电压时,第一PAM反相信号可以具有第一电平电压。第一电平电压可以是用于导通高连接晶体管HCT1至HCT6和低连接晶体管LCT1至LCT6的栅极导通电压。第二电平电压可以是用于截止高连接晶体管HCT1至HCT6和低连接晶体管LCT1至LCT6的栅极截止电压。第一电平电压可以具有比第二电平电压的电平低的电平。因此,当输入第一PAM控制信号时,第一高连接晶体管HCT1和第一低连接晶体管LCT1中的至少一个可以导通。
PAM控制信号输出单元540可以基于第k水平线的低灰度级映射数据MDATA以第一电平电压和第二电平电压中的任何一个输出用于控制将施加到第k水平线的子像素的PAM数据电压的PAM控制信号。例如,在第k水平线的低灰度级映射数据MDATA中,第一列C1、第二列C2、第n-1列Cn-1和第n列Cn具有指示低灰度级区域的值“0”。因此,PAM控制信号输出单元540可以以第一电平电压输出与第一列C1对应的第一PAM控制信号、与第二列C2对应的第二PAM控制信号、与第n-1列Cn-1对应的第n-1PAM控制信号和与第n列Cn对应的第n PAM控制信号,并且可以以第二电平电压输出与剩余列对应的PAM控制信号。
因此,在图19中所示的第一高连接晶体管HCT1至第六高连接晶体管HCT6之中,第一高连接晶体管HCT1和第二高连接晶体管HCT2可以通过第一电平电压的第一PAM控制信号和第二PAM控制信号导通。此外,在图19中所示的第一低连接晶体管LCT1至第六低连接晶体管LCT6之中,第三低连接晶体管LCT3至第六低连接晶体管LCT6可以通过第一电平电压的第三PAM反相信号至第六PAM反相信号导通。因此,在图19中所示的六条PAM数据线RDL1、RDL2、GDL1、GDL2、BDL1和BDL2之中,第一高PAM数据电压线RDHL的第一高PAM数据电压可以施加到第一PAM数据线RDL1,第二高PAM数据电压线GDHL的第二高PAM数据电压可以施加到第二PAM数据线GDL1。相反,在六条PAM数据线RDL1、RDL2、GDL1、GDL2、BDL1和BDL2之中,第一低PAM数据电压线RDLL的第一低PAM数据电压可以施加到第一PAM数据线RDL2,第二低PAM数据电压线GDLL的第二低PAM数据电压可以施加到第二PAM数据线GDL2,第三低PAM数据电压线BDLL的第三低PAM数据电压可以施加到第三PAM数据线BDL1和BDL2中的每条。
图20是示出第j PWM数据线的PWM数据电压和第一PAM数据电压根据灰度级的另一示例的曲线图。在图20中,X轴代表将由第一子像素RP发射的灰度级,Y轴代表电压。
参照图20,由于数字数据转换器500通过在低灰度级区域LGR中执行数字视频数据DATA的上调制来生成调制数字数据CDATA,因此第j PWM数据线DLj的PWM数据电压Vdata在低灰度级区域LGR和高灰度级区域HGR中不线性地增大。例如,可以在低灰度级区域LGR和高灰度级区域HGR的边界处切断PWM数据电压Vdata。具体地,PWM数据电压Vdata可以在低灰度级区域LGR中从第一低灰度级电压LGV1线性地增大到第二低灰度级电压LGV2。此外,PWM数据电压Vdata可以在高灰度级区域HGR中从第一高灰度级电压HGV1线性地增大到第二高灰度级电压HGV2。在这种情况下,第一高灰度级电压HGV1可以比第二低灰度级电压LGV2低。
此外,第一PAM数据电压Rdata在低灰度级区域LGR中具有第一高PAM数据电压HRV,并且在高灰度级区域HGR中具有第一低PAM数据电压LRV。第一高PAM数据电压HRV可以比第一低PAM数据电压LRV高。当第一子像素RP发射与低灰度级区域LGR的灰度级对应的光时的第八晶体管T8的栅电极的电压可以比当第一子像素RP发射与高灰度级区域HGR的灰度级对应的光时的第八晶体管T8的栅电极的电压高。因此,当第一子像素RP发射与低灰度级区域LGR的灰度级对应的光时的流过第八晶体管T8的驱动电流Ids的峰值电流值可以比当第一子像素RP发射与高灰度级区域HGR的灰度级对应的光时的第八晶体管T8的驱动电流Ids的峰值电流值低。
图21是示出根据实施例在低灰度级区域中响应于驱动电流的发射时段的波形图。图22是示出根据实施例在高灰度级区域中响应于驱动电流的发射时段的波形图。
在图21和图22中,X轴代表驱动电流Ids施加到发光元件EL的时段,(即,发光元件EL的发射时段),Y轴代表驱动电流Ids的大小。图21示出了在第一低灰度级LGL1至第六低灰度级LGL6中的每个中驱动电流Ids施加到发光元件LE的时段。图22示出了在第一高灰度级HGL1至第七高灰度级HGL7中的每个中驱动电流Ids施加到发光元件LE的时段(即,发光元件LE的发射时段)。
参照图21和图22,驱动电流Ids可以在第一低灰度级LGL1至第六低灰度级LGL6中的每个下具有第一峰值电流值Ipeak1',驱动电流Ids可以在第一高灰度级HGL1下具有第二峰值电流值Ipeak2',驱动电流Ids可以在第二高灰度级HGL2至第七高灰度级HGL7中的每个下具有比第二峰值电流值Ipeak2'高的第三峰值电流值Ipeak3'。第二峰值电流值Ipeak2'与第三峰值电流值Ipeak3'之间的差可以非常小。第一峰值电流值Ipeak1'可以比第二峰值电流值Ipeak2'低。
如图21和图22中所示,通过在低灰度级区域LGR中增大驱动电流Ids施加到发光元件EL的时段而不是降低驱动电流Ids的峰值电流值的大小,能够使低灰度级区域LGR中的驱动电流Ids的峰值电流值恒定或者减小峰值电流值的变化。因此,能够防止或者减少由于低灰度级区域LGR中的驱动电流Ids的峰值电流值的变化而引起的在低灰度级区域LGR中由显示面板100显示的图像的颜色坐标的变化。此外,能够防止或者减少第一子像素RP的发光元件EL的发光效率、第二子像素GP的发光元件EL的发光效率和第三子像素BP的发光元件EL的发光效率根据低灰度级区域LGR中的驱动电流Ids而变化。
图23是示出根据实施例的显示装置的透视图。
参照图23,显示装置10是用于显示运动图像或静止图像的装置。显示装置10可以用作各种装置(诸如电视、膝上型计算机、监视器、广告牌和物联网(IOT)装置以及诸如移动电话、智能电话、平板个人计算机(PC)、智能手表、手表电话、移动通信终端、电子笔记本、电子书、便携式多媒体播放器(PMP)、导航装置和超移动PC(UMPC)的便携式电子装置)的显示屏。
显示装置10包括显示面板100、多个源极驱动电路210和多个源极电路板220。
显示面板100可以在平面图中以矩形形状形成,该矩形形状具有在第一方向DR1(X轴方向)上的长边和在与第一方向DR1(X轴方向)交叉的第二方向DR2(Y轴方向)上的短边。第一方向DR1(X轴方向)上的长边和第二方向DR2(Y轴方向)上的短边相遇的角(角部)可以是倒圆的(或圆形的)以具有预定的曲率,或者可以是直角。显示面板100的平面形状不限于矩形形状,并且可以以其它多边形形状、圆形形状或椭圆形形状形成。显示面板100可以形成为平坦的,但是不限于此。例如,显示面板100可以包括形成在左端和右端并且具有预定的曲率或变化的曲率的弯曲部。此外,显示面板100可以柔性地形成,使得它可以弯曲、弯折、折叠或者卷起。
显示面板100可以包括显示图像的显示区域DA和设置在显示区域DA周围的非显示区域NDA。显示区域DA可以占据显示面板100的大部分区域。显示区域DA可以设置在显示面板100的中心处。子像素RP、GP和BP可以设置在显示区域DA中,以显示图像。子像素RP、GP和BP中的每个可以包括包含无机半导体的无机发光元件作为发射光的发光元件。
非显示区域NDA可以设置为与显示区域DA相邻。非显示区域NDA可以是显示区域DA外部的区域。非显示区域NDA可以设置为围绕显示区域DA。非显示区域NDA可以是显示区域DA的边缘区域。
扫描驱动器110可以设置在非显示区域NDA中。尽管已经示出了其中扫描驱动器110设置在显示区域DA的两侧(例如,在显示区域DA的左侧和右侧)的情况,但是本说明书的实施例不限于此。扫描驱动器110可以设置在显示区域DA的一侧。
此外,显示垫(pad,也被称为“焊盘”)可以布置在非显示区域NDA中,以连接到多个源极电路板220。显示垫可以设置在显示面板100的一个侧边缘。例如,显示垫可以设置在显示面板100的下边缘。
多个源极电路板220可以设置在显示垫上,该显示垫设置在显示面板100的一个侧边缘。可以使用诸如各向异性导电膜的导电粘合构件将多个源极电路板220附接到显示垫。因此,多个源极电路板220可以电连接到显示面板100的信号线。多个源极电路板220可以均是柔性印刷电路板、印刷电路板或柔性膜(诸如膜上芯片)。
源极驱动器200(见图1和图16)可以包括多个源极驱动电路210。多个源极驱动电路210可以生成数据电压,并且通过多个源极电路板220将数据电压供应到显示面板100。
多个源极驱动电路210中的每个可以由集成电路(IC)形成,并且附接到多个源极电路板220。可选地,多个源极驱动电路210可以通过玻璃上芯片(chip on glass,COG)方法、塑料上芯片(chip on plastic,COP)方法或超声波接合方法来附接到显示面板100上。
控制电路板600可以通过诸如各向异性导电膜的导电粘合构件附接到多个源极电路板220。控制电路板600可以电连接到多个源极电路板220。控制电路板600可以是柔性印刷电路板或印刷电路板。
时序控制器300和电源单元400中的每个可以形成为集成电路(IC),并且附接到控制电路板600。时序控制器300可以将数字视频数据DATA和时序信号TS(见图1和图16)供应到多个源极驱动电路210。电源单元400可以生成并输出用于驱动显示面板100的子像素RP、GP和BP和多个源极驱动电路210的电压。
图24是示出根据实施例的显示装置的平面图。
图24的实施例与图23的实施例的不同之处在于:显示面板100不包括非显示区域NDA,扫描驱动器110设置在显示区域DA中,并且其上安装有源极驱动电路210的多个源极电路板220设置在显示面板100的后表面上。在图24中,将主要描述与图23的实施例的差异。
参照图24,扫描驱动器110可以设置在显示区域DA中。扫描驱动器110不与子像素RP、GP和BP叠置,并且可以设置在子像素RP、GP和BP之间。
多个源极电路板220可以设置在显示面板100的后表面上。在这种情况下,连接到多个源极电路板220的显示垫可以设置在显示面板100的后表面上。此外,在穿透显示面板100的同时分别连接到显示垫的垫连接电极可以设置在显示面板100的显示区域DA中。
图25是示出包括图24中所示的显示装置的拼接显示装置的平面图。
参照图25,拼接显示装置TD可以包括多个显示装置11、12、13和14。例如,拼接显示装置TD可以包括第一显示装置11、第二显示装置12、第三显示装置13和第四显示装置14。
多个显示装置11、12、13和14可以以网格形状布置。例如,第一显示装置11和第二显示装置12可以设置在第一方向DR1上。第一显示装置11和第三显示装置13可以设置在第二方向DR2上。第三显示装置13和第四显示装置14可以设置在第一方向DR1上。第二显示装置12和第四显示装置14可以设置在第二方向DR2上。
拼接显示装置TD中的多个显示装置11、12、13、14的数量和布置不限于图25中所示的数量和布置。拼接显示装置TD中的显示装置11、12、13和14的数量和布置可以通过显示装置10和拼接显示装置TD的尺寸以及拼接显示装置TD的形状来确定。
多个显示装置11、12、13和14可以具有相同的尺寸,但是本公开不限于此。例如,多个显示装置11、12、13和14可以具有不同的尺寸。
多个显示装置11、12、13和14中的每个可以具有包括长边和短边的矩形形状。多个显示装置11、12、13和14可以设置为使得其长边或短边彼此连接。多个显示装置11、12、13和14中的一些或全部可以设置在拼接显示装置TD的边缘处,并且可以形成拼接显示装置TD的一条边。多个显示装置11、12、13和14中的至少一个可以设置在拼接显示装置TD的至少一个角上,并且可以形成拼接显示装置TD的两条相邻边。多个显示装置11、12、13和14中的至少一个可以被其它显示装置围绕。
拼接显示装置TD可以包括设置在多个显示装置11、12、13和14之间的接缝SM。例如,接缝SM可以设置在第一显示装置11与第二显示装置12之间、第一显示装置11与第三显示装置13之间、第二显示装置12与第四显示装置14之间以及第三显示装置13与第四显示装置14之间。
接缝SM可以包括结合构件或粘合构件。在这种情况下,多个显示装置11、12、13和14可以通过接缝SM的结合构件或粘合构件彼此连接。例如,结合构件或粘合构件可以在拼接显示装置TD的区域A中具有十字形状。
当如图24中所示扫描驱动器110设置在显示区域DA中并且多个源极电路板220设置在显示面板100的后表面上时,可以在多个显示装置11、12、13和14中的每个中省略未设置子像素RP、GP和BP的非显示区域NDA,这使得能够最小化或者防止接缝SM在拼接显示装置TD中被视觉识别。因此,尽管存在接缝SM但通过允许多个显示装置11、12、13和14的图像在不断开的情况下被观看,能够提高拼接显示装置TD的图像中的沉浸感。
虽然已经参照本公开的实施例具体示出并描述了本公开,但是本领域普通技术人员将理解的是,在不脱离如由权利要求限定的本公开的精神和范围的情况下,可以对其进行形式和细节上的各种改变。这里描述的本公开的实施例应仅在描述性意义上考虑,而不是为了限制的目的。

Claims (10)

1.一种显示装置,其特征在于,所述显示装置包括:
脉冲幅度调制数据线,分别被施加有脉冲幅度调制数据电压;
脉冲宽度调制数据线,分别被施加有脉冲宽度调制数据电压;以及
多个子像素,分别连接到所述脉冲宽度调制数据线和所述脉冲幅度调制数据线,
其中,所述多个子像素之中的子像素包括:发光元件;第一像素驱动器,被构造为根据所述脉冲宽度调制数据电压中的一个脉冲宽度调制数据电压来将控制电流供应到第一节点;第二像素驱动器,被构造为根据所述脉冲幅度调制数据电压中的一个脉冲幅度调制数据电压来生成驱动电流;以及第三像素驱动器,被构造为根据所述第一节点的电压来调节所述驱动电流在其期间供应到所述发光元件的时段,
其中,所述第二像素驱动器被构造为生成具有第一峰值电流值的所述驱动电流使得所述子像素发射与低灰度级区域对应的光,并且被构造为生成具有比所述第一峰值电流值大的第二峰值电流值的所述驱动电流使得所述子像素发射与比所述低灰度级区域高的高灰度级区域对应的光。
2.根据权利要求1所述的显示装置,其特征在于,所述低灰度级区域是黑色灰度级区域,并且所述高灰度级区域包括灰色灰度级区域和白色灰度级区域。
3.一种显示装置,其特征在于,所述显示装置包括:
显示面板,包括脉冲幅度调制数据线、脉冲宽度调制数据线以及分别连接到所述脉冲宽度调制数据线和所述脉冲幅度调制数据线的多个子像素;
源极驱动器,被构造为将脉冲宽度调制数据电压施加到所述脉冲宽度调制数据线;
电源单元,被构造为将脉冲幅度调制数据电压施加到所述脉冲幅度调制数据线;以及
数字数据转换器,被构造为确定数字视频数据之中的与低灰度级区域对应的数字视频数据,并且增大与所述低灰度级区域对应的所述数字视频数据的值,以输出转换数字数据。
4.根据权利要求3所述的显示装置,其特征在于,所述显示装置还包括:时序控制器,被构造为从所述数字数据转换器接收所述转换数字数据,并且将所述转换数字数据和源极控制信号输出到所述源极驱动器,
其中,所述源极驱动器被构造为将所述转换数字数据转换为所述脉冲宽度调制数据电压。
5.根据权利要求3所述的显示装置,其特征在于,所述电源单元被构造为根据从所述数字数据转换器输入的脉冲幅度调制控制信号来将高脉冲幅度调制数据电压和低脉冲幅度调制数据电压中的一个输出到所述脉冲幅度调制数据线中的每条。
6.根据权利要求5所述的显示装置,其特征在于,所述电源单元被构造为响应于第一电平电压的第一脉冲幅度调制控制信号而将所述高脉冲幅度调制数据电压输出到所述脉冲幅度调制数据线之中的第一脉冲幅度调制数据线,并且被构造为响应于第二电平电压的第一脉冲幅度调制控制信号而将所述低脉冲幅度调制数据电压输出到所述第一脉冲幅度调制数据线。
7.根据权利要求5所述的显示装置,其特征在于,所述数字数据转换器被构造为将与所述低灰度级区域对应的脉冲幅度调制控制信号作为第一电平电压输出,并且被构造为将与比所述低灰度级区域高的高灰度级区域对应的脉冲幅度调制控制信号作为第二电平电压输出。
8.根据权利要求7所述的显示装置,其特征在于,所述低灰度级区域是黑色灰度级区域,并且所述高灰度级区域包括灰色灰度级区域和白色灰度级区域。
9.根据权利要求3所述的显示装置,其特征在于,所述多个子像素中的一个子像素被构造为根据具有第一峰值电流值的驱动电流来发射与所述低灰度级区域对应的光,并且被构造为根据具有比所述第一峰值电流值大的第二峰值电流值的所述驱动电流来发射与比所述低灰度级区域高的高灰度级区域对应的光。
10.根据权利要求4所述的显示装置,其特征在于,所述源极驱动器被构造为根据从所述时序控制器输出的所述转换数字数据来生成在所述低灰度级区域中从第一低灰度级电压上升到第二低灰度级电压并且在比所述低灰度级区域高的所述高灰度级区域中从第一高灰度级电压上升到第二高灰度级电压的所述脉冲宽度调制数据电压。
CN202222998479.5U 2021-11-16 2022-11-10 显示装置 Active CN218996329U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2021-0157661 2021-11-16
KR1020210157661A KR20230071904A (ko) 2021-11-16 2021-11-16 표시 장치와 그의 구동 방법

Publications (1)

Publication Number Publication Date
CN218996329U true CN218996329U (zh) 2023-05-09

Family

ID=84329591

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202222998479.5U Active CN218996329U (zh) 2021-11-16 2022-11-10 显示装置
CN202211404285.6A Pending CN116137133A (zh) 2021-11-16 2022-11-10 显示装置和驱动显示装置的方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202211404285.6A Pending CN116137133A (zh) 2021-11-16 2022-11-10 显示装置和驱动显示装置的方法

Country Status (5)

Country Link
US (2) US11887525B2 (zh)
EP (1) EP4181111A3 (zh)
KR (1) KR20230071904A (zh)
CN (2) CN218996329U (zh)
TW (1) TW202334929A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11810512B2 (en) * 2021-12-16 2023-11-07 Tcl China Star Optoelectronics Technology Co., Ltd. Pixel circuit and display panel
TWI831354B (zh) * 2022-08-31 2024-02-01 錼創顯示科技股份有限公司 微型發光二極體顯示裝置及其驅動方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012093590A (ja) * 2010-10-27 2012-05-17 Hitachi Displays Ltd 画像表示装置およびその制御方法
JP2014182192A (ja) * 2013-03-18 2014-09-29 Canon Inc 画像表示装置及びその制御方法
WO2019231074A1 (en) * 2018-06-01 2019-12-05 Samsung Electronics Co., Ltd. Display panel
EP3754639B1 (en) 2019-06-17 2023-09-27 Samsung Electronics Co., Ltd. Display module and driving method thereof
KR102669844B1 (ko) 2019-07-11 2024-05-29 엘지디스플레이 주식회사 표시장치
KR102620829B1 (ko) * 2019-08-27 2024-01-03 삼성전자주식회사 발광소자 패키지 및 이를 포함하는 디스플레이 장치
CN114830218A (zh) 2020-01-03 2022-07-29 三星电子株式会社 显示模块及其驱动方法
KR20210087867A (ko) 2020-01-03 2021-07-13 삼성전자주식회사 디스플레이 모듈 및 이의 구동 방법

Also Published As

Publication number Publication date
EP4181111A3 (en) 2023-08-16
KR20230071904A (ko) 2023-05-24
US20230154372A1 (en) 2023-05-18
EP4181111A2 (en) 2023-05-17
CN116137133A (zh) 2023-05-19
US20240161676A1 (en) 2024-05-16
US11887525B2 (en) 2024-01-30
TW202334929A (zh) 2023-09-01

Similar Documents

Publication Publication Date Title
US10713996B2 (en) Display panel and method for driving the display panel
CN113396452B (zh) 显示面板和显示面板的驱动方法
CN218996329U (zh) 显示装置
EP3916711B1 (en) Pixel driving circuit and driving method thereof, and display panel
US9472135B2 (en) AMOLED (active matrix organic light emitting diode) panel driving circuit and driving method
EP4170639A2 (en) Display device
KR102592306B1 (ko) 디스플레이 장치 및 그 구동 방법
JP2003263129A (ja) 表示装置
US20240071299A1 (en) Display device and method of inspecting the same
US11430390B2 (en) Display device having two data lines for outputting different data voltages
US11869415B2 (en) Sweep signal driver and display device including the same
US11100870B2 (en) Display device
CN218975116U (zh) 显示装置
KR20230082162A (ko) 표시장치 및 데이터 구동 회로
CN219105736U (zh) 显示装置
KR20230056548A (ko) 표시 장치와 그의 검사 방법
KR102682988B1 (ko) 발광 신호 구동부와 그를 포함한 표시 장치
KR101322151B1 (ko) 유기전계발광표시장치 및 그 구동방법

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant