CN217847938U - 电子器件 - Google Patents
电子器件 Download PDFInfo
- Publication number
- CN217847938U CN217847938U CN202221258619.9U CN202221258619U CN217847938U CN 217847938 U CN217847938 U CN 217847938U CN 202221258619 U CN202221258619 U CN 202221258619U CN 217847938 U CN217847938 U CN 217847938U
- Authority
- CN
- China
- Prior art keywords
- die
- electronic device
- voltage
- voltage regulator
- interposer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Direct Current Feeding And Distribution (AREA)
Abstract
本实用新型提供了一种电子器件,该电子器件包括:第一管芯;第二管芯,所述第二管芯堆叠在所述第一管芯上;第一电压调节器,所述第一电压调节器悬架在所述第一管芯和所述第二管芯中的至少一个上方,并且电连接到所述第一管芯和所述第二管芯中的所述至少一个的无源表面,以向所述第一管芯和所述第二管芯中的所述至少一个提供第一电压。上述技术方案至少可以减少电源线路对管芯的I/O端子数量的限制。
Description
技术领域
本实用新型涉及半导体技术领域,更具体地,涉及一种电子器件。
背景技术
现行堆叠管芯设计中,如图1所示,堆叠的两个管芯10、20的电源(power)和信号(signal)都是从下方管芯10的有源表面12(也称为主动面)处设置的电源连接端子和I/O端子进出。如此一来,电源线路的粗线路将限制管芯的I/O端子数量。特别是在3D堆叠结构中,对于不同功能的管芯需要不同的电源供应,如图1所示,上方管芯20所需要的多个不同电源PW1、PW2、PW3也都是从下方管芯10的有源表面12进出。这使得电源线路设计更加复杂,I/O端子数量更加受到限制。
此外,根据管芯10、20所需要的不同电源,通常设置多个VR(Voltage Regulator,电压调节器)30。VR 30的位置距离堆叠的管芯A或管芯B越近,电源损耗会越小。然而VR 30的位置也是限制I/O端子数量的重要因素之一。
实用新型内容
针对相关技术中的上述问题,本实用新型提出一种电子器件,通过将VR以悬架方式设置在堆叠的管芯上方,能够减少电源线路对堆叠管芯结构中下方管芯的I/O端子数量的限制。
根据一些实施例,提供了一种电子器件,该电子器件可以包括:第一管芯;第二管芯,第二管芯堆叠在第一管芯上;第一电压调节器,第一电压调节器悬架在第一管芯和第二管芯中的至少一个上方,并且电连接到第一管芯和第二管芯中的至少一个的无源表面,以向第一管芯和第二管芯中的至少一个提供第一电压。
在一些实施例中,第二管芯的部分突出于第一管芯的第一边缘,突出的第二管芯的一部分包含连接端子。
在一些实施例中,第一电压调节器与第一管芯和第二管芯中的每个重叠。
在一些实施例中,第一电压调节器通过不同的连接件分别连接到第一管芯的无源表面和第二管芯的无源表面。
在一些实施例中,电子器件还可以包括第二电压调节器,第二电压调节器悬架在第一管芯和第二管芯中的至少一个上方,以向第二电压调节器下方的第一管芯和第二管芯中的至少一个提供第二电压。
在一些实施例中,第二电压调节器通过不同的连接件分别连接到第一管芯的无源表面和第二管芯的无源表面。
在一些实施例中,第一电压调节器与第一管芯或第二管芯中的一个重叠,第二电压调节器与第一管芯和第二管芯均重叠。
在一些实施例中,第一电压调节器电连接到第二管芯的无源表面,并且第一管芯的有源表面处设置有电源连接端子。
在一些实施例中,第一电压调节器与第一管芯重叠而不与第二管芯重叠,第二管芯的有源表面处设置有电连接至第一电压调节器的电源连接端子。
在一些实施例中,电子器件还可以包括中介层,中介层位于第一管芯与第二管芯之间,第一电压调节器经由中介层而电连接到第一管芯的无源表面。
在一些实施例中,第二管芯经由中介层而电连接到第一电压调节器。
在一些实施例中,第一电压调节器位于中介层中。
在一些实施例中,电子器件还可以包括第三管芯,第三管芯位于中介层的表面上并且经由中介层电连接到第一电压调节器。
在一些实施例中,第二管芯的有源表面与第一管芯的无源表面相对地堆叠。
附图说明
当结合附图进行阅读时,从以下详细描述可最佳理解本实用新型的各个方面。应当注意,根据工业中的标准实践,各个部件并非按比例绘制。事实上,为了清楚讨论,各个部件的尺寸可以任意增大或减小。
图1的现行堆叠管芯设计的侧视示意图。
图2A是根据一些实施例的电子器件的部分的侧视示意图。
图2B是根据一些实施例的图2A中的电子器件的俯视示意图。
图2C是根据一些实施例的电子器件的侧视示意图。
图3A是根据另一实施例的电子器件的部分的侧视示意图。
图3B是根据另一实施例的电子器件的侧视示意图。
图4A是根据另一实施例的电子器件的部分的侧视示意图。
图4B是根据另一实施例的电子器件的侧视示意图。
图5A至图5D分别是根据不同实施例的电子器件的俯视示意图。
图6是根据另一实施例的电子器件的侧视示意图。
图7是根据另一实施例的电子器件的侧视示意图。
具体实施例
下列公开提供了许多用于实现所提供主题的不同特征的不同实施例或实例。下面将描述元件和布置的特定实例以简化本实用新型。当然这些仅仅是实例并不旨在限定本实用新型。例如,在以下描述中,在第二部件上方或上形成第一部件可以包括第一部件和第二部件直接接触的实施例,也可以包括在第一部件和第二部件之间形成额外的部件使得第一部件和第二部件可以不直接接触的实施例。而且,本实用新型在各个实例中可重复参考数字和/或字母。这种重复仅是为了简明和清楚,其自身并不表示所论述的各个实施例和/或配置之间的关系。
如本文中所使用,术语“大致”、“实质上”及“约”用以描述及说明小的变化。当与事件或情形结合使用时,所述术语可指代其中事件或情形精确发生的例子以及其中事件或情形极近似地发生的例子。
为便于描述,“第一”、“第二”、“第三”等等可在本文中用于区分一个图或一系列图的不同组件。“第一”、“第二”、“第三”等等不意欲描述对应组件。
图2A是根据一些实施例的电子器件100a的部分的侧视示意图。图2B是根据一些实施例的图2A中的电子器件100a的俯视示意图。图2C是根据一些实施例的电子器件100a的侧视示意图。图2A可以是图2C所示的电子器件100a的部分。为了简明,图2B的俯视图中只示出了各个管芯和VR。
首先参考图2A和图2B所示,电子器件100a包括第一管芯110和第二管芯120,第二管芯120堆叠在第一管芯110上。第一管芯110具有彼此相对的有源表面(也可称为主动表面)111和无源表面(也可称为被动表面)112。第一管芯110的非电源讯号连接端子(如I/O端子115)可以设置在其有源表面111上。第二管芯120具有彼此相对的有源表面121和无源表面122。第二管芯120的非电源讯号连接端子(如I/O端子125)可以设置在其有源表面121上。第二管芯120的有源表面121与第一管芯110的无源表面112相对,并且堆叠在第一管芯110的无源表面112上。第一管芯110的无源表面112的一部分由第二管芯120暴露。如图2A所示,该暴露的部分是第一管芯110的相对两侧处不与第二管芯120重叠的那部分无源表面112。该暴露的部分可用于设置第一VR 131和第二VR 132。
电子器件100a还包括第一VR 131,第一VR 131悬架在第一管芯110上方。也就是说,第一VR 131不与第一管芯110直接接触,而是通过其他连接件固定悬架于第一管芯110上方。在图2A所示的实施例中,第一VR 131通过在竖直方向上延伸的第一连接件141和第二连接件142设置于第一管芯110上方。具体的,在本实施例中,在竖直方向上,第一VR 131的一部分与第一管芯110的一部分重叠。第一VR 131未与第一管芯110重叠的底面处设置有第一连接件141,第一VR 131与第一管芯110重叠的底面处设置有第二连接件142。第二连接件142从第一VR 131的底面垂直地延伸到第一管芯110的无源表面112,第一连接件141从第一VR 131的底面垂直地延伸到第一管芯110下方的结构(如图2C中的基板190),从而通过第一连接件141和第二连接件142将第一VR 131悬架于第一管芯110上方。
第一VR 131可以通过第一连接件141电连接到电源电压,并且通过第二连接件142电连接到第一管芯110由第二管芯120暴露的无源表面112,第一VR 131可以对电源电压进行调压得到第一管芯110所需要的第一电压V11,从而第一VR 131可以从第一管芯110的无源表面112向第一管芯110提供第一电压V11。在这样的实施例中,第一管芯110中可以具有TSV(Through Silicon Via,硅贯通孔)118,以在第一管芯110内部传输来自其无源表面112的电压。
仍参考图2A和图2B所示,在本实施例中,第一VR 131仅与第一管芯110重叠而不与第二管芯120重叠。在一些实施例中,第一VR 131与第二管芯120的无源表面122实质上齐平。
第二管芯120的有源表面121处设置有电源连接端子126。电源连接端子126可以电连接至第一VR 131。电源连接端子126可以通过对应的第二连接件142电连接至第一VR131。在本实施例中,第一VR 131除了可用于向第一管芯110提供第一电压V11之外,第一VR131还可以提供用于第二管芯120的第一电压V12。第一VR 131提供给第二管芯120的第一电压V12可以与提供给第一管芯110的第一电压V11不同。第一VR 131可以对电源电压进行调压,并根据第一管芯110和第二管芯120的电压需求输出分别用于第一管芯110和第二管芯120的第一电压V11和V12。用于第一管芯110的第一电压V11经由第一管芯110的无源表面112供应给第一管芯110,用于第二管芯120的第一电压V12经由电连接至第一VR 131的电源连接端子126供应给第二管芯120。
以上技术方案提供的电子器件100a,通过以悬架方式将第一VR 131设置在第一管芯110上方,并且可以从第一管芯110的无源表面112给第一管芯110和第二管芯120供电,与均从下方管芯的有源表面供电的方式(如图1)相比,减少了电源线路对第一管芯110的有源表面111上的I/O端子数量的限制。
另外,电子器件100a还可以包括第二VR 132,第二VR 132悬架在第一管芯110上方。第二VR 132可以与第一VR 131位于第一管芯110和第二管芯120的相对两侧。第二VR132的设置方式类似于第一VR 131。第二VR 132与第一管芯110在垂直方向上部分地重叠。第二VR 132未与第一管芯110重叠的底面处设置有第一连接件141,第二VR 132与第一管芯110重叠的底面处设置有第二连接件142。第二连接件142从第二VR 132的底面垂直地延伸到第一管芯110的无源表面112,第一连接件141从第一VR 131的底面垂直地延伸到第一管芯110下方的结构(如图2C中的基板190),从而通过第一连接件141和第二连接件142将第二VR 132悬架于第一管芯110上方。在一些实施例中,第一VR 131和第二VR 132的上表面与第二管芯120的无源表面122实质上齐平。
第二VR 132可以通过对应的第一连接件141和第二连接件142而向第一管芯110的无源表面112提供第二电压V21。在一些实施例中,由第一VR 131提供给第一管芯110的第一电压V11不同于由第二VR 132提供给第一管芯110的第二电压V21。此外,与第一VR 131类似的,第二VR 132还可以通过第二管芯120的电源连接端子126向第二管芯120提供第二电压V22。在一些实施例中,第二VR 132提供给第一管芯110的第二电压V21与其提供给第二管芯120的第二电压V22不同。在一些实施例中,第二VR 132提供给第二管芯120的第二电压V22与第一VR 131提供给第二管芯120的第一电压V12不同。
参考图2B所示,除了第一VR 131和第二VR 132之外,还可以在第一管芯110上方悬架设置另外的第三VR 133和第四VR 134。第三VR 133和第四VR 134可以具有类似于第一VR131和第二VR 132的配置。通过第一VR 131、第二VR 132以及另外的第三VR 133和第四VR134,可以根据第一管芯110和第二管芯120的电压需求向第一管芯110和第二管芯120提供多种不同的电压。
此外,结合图2A、图2B和图2C所示,第二管芯120的部分可以突出于第一管芯110的第一边缘1102(见图2B),突出的第二管芯120的部分的底面处设置有连接端子129(见图2A)。如图2B,突出的第二管芯120的部分可以位于第一VR 131和第二VR 132之间。第二管芯120的另一部分可以突出于第一管芯110的与第一边缘1101相对的第二边缘1102。突出于第二边缘1102的第二管芯120的底面处也可以设置有连接端子129。在一些实施例中,连接端子129是用于传输非电源讯号的非电源讯号连接端子,如I/O端子。如图2C,连接端子129可以垂直延伸至第一管芯110下方的基板190,以进行非电源讯号的通讯。第一管芯110和第二管芯120的有源表面111、121上还设置有I/O端子115、125。
进一步参考图2C所示,电子器件100a可以包括基板190,图2A中所示的结构可以被承载在基板190上,并且第一VR 131和第二VR 132可以分别通过第一连接件141从基板190接收电源电压。基板190下方设置有焊料球192,焊料球192可用于与其他器件电连接。基板190上还设置有模塑料195,模塑料195包封基板190上的各个部件,如第一管芯110、第二管芯120、第一VR 131、第二VR 132及第一连接件141等。
图3A是根据另一实施例的电子器件100b的部分的侧视示意图。图3B是根据另一实施例的电子器件100b的侧视示意图。其中图3A可以是图3B所示的电子器件100b的部分。在图3A和图3B所示的实施例中,第一VR 131的底面高于第二管芯120的无源表面122。第一管芯110的无源表面112的一部分由第二管芯120暴露。在本实施例中,第一VR 131悬架在第一管芯110和第二管芯120上方。在垂直方向上,第一VR 131与由第二管芯120暴露的第一管芯110重叠,并且与第二管芯120部分地重叠。具体的,在竖直方向上,第一VR 131未与第一管芯110和第二管芯120重叠的底面处设置有第一连接件141,第一VR 131与第一管芯110重叠的部分的底面处设置有第二连接件142。第二连接件142从第一VR 131的底面垂直地延伸到第一管芯110的无源表面112,第一连接件141从第一VR 131的底面垂直地延伸到第一管芯110下方的结构,如图3B中的基板190。
此外,第一VR 131与第二管芯120重叠的底面处设置有第三连接件143。第三连接件143从第一VR 131的底面垂直地延伸到第二管芯120的无源表面122。这样,通过第一连接件141和靠近第一连接件141的第二连接件142a将第一VR 131悬架于第一管芯110上方,并且通过靠近第三连接件143的第二连接件142b和第三连接件143将第一VR 131悬架于第二管芯120上方。
在图3A和图3B所示的实施例中,第一VR 131通过第二连接件142从第一管芯110的无源表面112向第一管芯110提供第一电压V11。并且,第一VR 131通过第三连接件143从第二管芯120的无源表面122向第二管芯120提供第一电压V12。在这样的实施例中,第二管芯120内可以具有TSV,以在第二管芯120内部传输来自其无源表面122的电压。在一些实施例中,第一VR 131向第一管芯110提供的第一电压V11可以与其向第二管芯120提供的第一电压V12不同。
电子器件100b还可以包括第二VR 132。在本实施例中,与第一VR 131类似的,第二VR 132悬架在第一管芯110和第二管芯120上方,以向第二VR 132下方的第一管芯110和第二管芯120的无源表面112、122提供第二电压V21、V22。
在一些实施例中,第二VR 132提供给第一管芯110的第二电压V21与其提供给第二管芯120的第二电压V22不同。在一些实施例中,第一VR 131提供给第一管芯110的第一电压V11与第二VR 132提供给第一管芯110的第二电压V21不同。在一些实施例中,第一VR 131提供给第二管芯120的第一电压V12与第二VR 132提供给第二管芯120的第二电压V22不同。
在图3A和图3B中,第二管芯120也具有突出于第一管芯110的边缘(如图2B中的第一边缘1101和第二边缘1102)的部分,并且突出部分的底面处设置有连接端子129,例如非电源讯号连接端子。
进一步参考图3B所示,电子器件100b可以包括基板190,图3A中所示的结构可以被承载在基板190上。第一VR 131和第二VR 132可以分别通过第一连接件141从基板190接收电源电压。基板190上还设置有模塑料195,模塑料195包封基板190上的各个部件,如第一管芯110、第二管芯120、第一VR 131、第二VR 132及第一连接件141等。
图3A和图3B所示实施例的其他方面与以上参考图2A至图2C所描述的类似,此处不再重复描述。
图3A和图3B中的电子器件100b,通过以悬架方式将第一VR 131设置在第一管芯110和第二管芯120上方,使得可以分别从第一管芯110和第二管芯120的无源表面112、122向第一管芯110和第二管芯120供电,与均从下方管芯的有源表面供电的方式(如图1)相比,减少了电源线路对第一管芯110的有源表面111和第二管芯120的有源表面121上I/O端子数量的限制。
此外,虽然图2A和图3A所示的实施例中,第一VR 131和第二VR 132具有相同的配置并且彼此基本上对称设置,但是在其他未示出的实施例中,可以不同的配置第一VR 131和第二VR 132。例如,第一VR 131可以与第一管芯110重叠(如图2A),而第二VR 132可以与第一管芯110和第二管芯120均重叠(如图3A)。
图4A是根据另一实施例的电子器件100c的部分的侧视示意图。图4B是根据另一实施例的电子器件100c的侧视示意图。其中图4A可以是图4B所示的电子器件100c的部分。在图4A和图4B所示的实施例中,第二管芯120在一横向方向上的尺寸W2大于第一管芯110的尺寸W1。并且第一VR 131和第二VR 132在该横向方向上设置在第二管芯120的相对两侧。第一VR 131和第二VR 132均悬架于第二管芯120上方,并与尺寸较大的第二管芯120部分地重叠。对于第一VR 131,第一VR 131未与第二管芯120重叠的底面处设置有第一连接件141,第一VR 131与第二管芯120重叠的底面处设置有第二连接件142。第一连接件141垂直向下延伸而连接到第一管芯110下方的结构(如图4B中的基板190)。第二连接件142从第二VR 132的底面垂直延伸到第二管芯120的无源表面122。从而,第一VR 131通过第一连接件141接收电源电压,并对电源电压调压后,通过第二管芯120的无源表面122向第二管芯120提供第一电压V12。
第二VR 132的配置与第一VR 131类似,在此不再重复描述。第二VR 132向第二管芯120提供的第二电压V22可以与第一VR 131向第二管芯120提供的第一电压V12不同。
结合图3A和图3B所示,电子器件100b可以包括基板190,图3A中所示的结构可以被承载在基板190上。第一VR 131和第二VR 132可以分别通过第一连接件141从基板190接收电源电压。在第二管芯120尺寸较大的尺寸W1方向上,第二管芯120的一部分突出于第一管芯110的边缘,所以可以在第二管芯120的突出部分的底面处设置连接端子129,例如非电源讯号连接端子。此外,在本实施例中,第一管芯110的有源表面111处设置有电源连接端子116,第一管芯110可通过其电源连接端子116直接从基板190接收所需要的电压。
图4A和图4B所示实施例的其他方面与以上参考图2A至图2C所描述的类似,此处不再重复描述。
图4A和图4B中的电子器件100c,通过以悬架方式将第一VR 131设置在第一管芯110上,使得可以从第二管芯120的无源表面122供电,而不需要由下方的第一管芯110来为第二管芯120供电,减少了电源线路对第一管芯110的有源表面111上I/O端子数量的限制。
图5A至图5D分别是根据不同实施例的电子器件的俯视示意图。为了简明,图5A至图5D的俯视图中只示出了各个管芯和VR。
参考图5A和图5B所示,其中第一管芯110和第二管芯120具有与图3A所示相同的设置。第二管芯120堆叠于第一管芯110上方,并且第二管芯120突出于第一管芯110的相对的第一边缘1102和第二边缘1102。第二管芯120突出的部分的底面上可以设置有连接端子129(如图3A)。参考图5C和图5D所示,与图5A和图5B所示不同的是,堆叠在上方的第二管芯120不突出于第一管芯110的任一边缘。
现参考图5A和图5C,在图5A和图5C的实施例中只设置有第一VR 131,第一VR 131与第一管芯110和第二管芯120均重叠并且从第一管芯110和第二管芯120上方穿过。第一VR131突出于第一管芯110和第二管芯120的部分可以设置如图3A所示的第一连接件141。第一管芯110上方的第一VR 131的底面处可以设置如图3A所示的第二连接件142,以从第一管芯110的无源表面112向第一管芯110供电。第二管芯120上方的第一VR 131的底面处可以设置如图3A所示的第三连接件143,以从第二管芯120的无源表面122向第二管芯120供电。
参考图5B和图5D,其中第一VR 131和第二VR 132的配置可以与图2A相同。此外,在图5B和图5D中,还设置有另外的第三VR 133。第三VR 133与第一管芯110和第二管芯120均重叠并用于向第一管芯110和第二管芯120供电(如图3A中的第一VR 131)。在本实施例中,第三VR延伸跨过第一管芯110和第二管芯120。
图6是根据另一实施例的电子器件100d的侧视示意图。在图6所示的实施例中,电子器件100d还包括位于第一管芯110与第二管芯120之间的中介层150。中介层150包括硅层151和位于硅层中的TSV 152。第一VR 131和第二VR 132可以经由中介层150内的TSV 152而电连接到第一管芯110的无源表面112。
第一VR 131和第二VR 132的底面高于中介层150的顶面,并且在垂直方向上与中介层150部分地重叠。第一VR 131和第二VR 132下方对应的第一连接件141经过中介层150和第一管芯110向下垂直延伸。第二连接件142从对应的第一VR 131和第二VR 132的底面延伸到中介层150的顶面。通过第一连接件141和第二连接件142,第一VR 131和第二VR 132悬架在中介层150上方。第一VR 131和第二VR 132可以位于中介层150的相对两侧。
第一管芯110的无源表面112与中介层150之间设置有第一管芯110的电源连接端子116,第一VR 131和第二VR 132可以通过中介层150电连接至第一管芯110的电源连接端子116,并且第一VR 131和第二VR 132分别向第一管芯110供电。第二管芯120的有源表面121上设置有电源连接端子126,第一VR 131和第二VR 132可以经由中介层150而电连接到第二管芯120的电源连接端子126,从而第一VR 131和第二VR 132可以分别通过中介层150和电源连接端子126向第二管芯120供电。
在图6所示的电子器件100d中,通过设置中介层150从第一管芯110的无源表面112供电并且同时从第二管芯120的有源表面121供电,因此只需要在第一VR 131和第二VR 132下方设置两种高度的第一、第二连接件141、142,与图3A中需要在第一VR 131和第二VR 132下方设置三种高度的第一、第二、第三连接件141、142、143相比,由于多种高度的连接件会增加制程复杂度,因此图6所示的实施例可以降低制程复杂度。另外,通过设置中介层150,相比于图3A中第一VR 131和第二VR 132下方的第一、第二、第三连接件141、142、143的数量,图6所示的实施例中第一VR 131和第二VR 132下方可以设置较少数量的第一、第二连接件141、142,从而可以减小所需要的VR尺寸。
图7是根据另一实施例的电子器件100e的侧视示意图。在图7所示的实施例中,中介层150设置在第一管芯110与第二管芯120之间。在本实施例中,第一VR 131位于中介层150中。中介层150下方设置有第一连接件141。中介层150的底面与第一管芯110的无源表面112之间设置有第一管芯110的电源连接端子116。第二管芯120的有源表面121与中介层150之间设置有第二管芯120的电源连接端子126。电源电压可以通过第一连接件141传输至中介层150中的第一VR 131,第一VR 131根据第一管芯110和第二管芯120所需要的电压进行调压。然后,第一VR 131再通过中介层150向第一管芯110的无源表面112上的电源连接端子116供电,并且通过中介层150向第二管芯120的有源表面121处的电源连接端子126供压。
另外,电子器件100e还包括可以包括至少一个第三管芯,图7中示出了第三管芯160a、160b和160c。第三管芯160a、160b可以设置在中介层150上方,第三管芯160c设置在中介层150下方。
第一VR 131可以根据第三管芯160a、160b和160c所需的电压对电源电压进行调压,而得到第三管芯160a、160b和160c所需的电压。第三管芯160a、160b和160c分别通过各自的电源连接端子166a、166b和166c从中介层150中的第一VR 131接收所需要的电压。第三管芯160c可以经由引线170电连接至中介层150,以用于非电源讯号传输。
在一些实施例中,中介层150中还可以设置有另外的VR,并且可以通过第一VR 131和另外的VR来提供各个管芯所需要的不同电压。图6和图7所示实施例的其他方面与以上参考图2A至图5D所描述的类似,此处不再重复描述。
上述内容概括了几个实施例的特征使得本领域技术人员可更好地理解本公开的各个方面。本领域技术人员应该理解,可以很容易地使用本实用新型作为基础来设计或更改其他的处理和结构以用于达到与本实用新型所介绍实施例相同的目的和/或实现相同优点。本领域技术人员也应该意识到,这些等效结构并不背离本实用新型的精神和范围,并且在不背离本实用新型的精神和范围的情况下,可以进行多种变化、替换以及改变。
Claims (14)
1.一种电子器件,其特征在于,包括:
第一管芯;
第二管芯,所述第二管芯堆叠在所述第一管芯上;
第一电压调节器,所述第一电压调节器悬架在所述第一管芯和所述第二管芯中的至少一个上方,并且电连接到所述第一管芯和所述第二管芯中的所述至少一个的无源表面,以向所述第一管芯和所述第二管芯中的所述至少一个提供第一电压。
2.根据权利要求1所述的电子器件,其特征在于,所述第二管芯的一部分突出于所述第一管芯的第一边缘,突出的所述第二管芯的所述一部分包含连接端子。
3.根据权利要求1所述的电子器件,其特征在于,所述第一电压调节器与所述第一管芯和所述第二管芯中的每个重叠。
4.根据权利要求1所述的电子器件,其特征在于,所述第一电压调节器通过不同的连接件分别连接到所述第一管芯的无源表面和所述第二管芯的无源表面。
5.根据权利要求1所述的电子器件,其特征在于,还包括:
第二电压调节器,所述第二电压调节器悬架在所述第一管芯和所述第二管芯中的至少一个上方,以向所述第二电压调节器下方的所述第一管芯和所述第二管芯中的所述至少一个提供第二电压。
6.根据权利要求5所述的电子器件,其特征在于,所述第二电压调节器通过不同的连接件分别连接到所述第一管芯的无源表面和所述第二管芯的无源表面。
7.根据权利要求5所述的电子器件,其特征在于,所述第一电压调节器与所述第一管芯或所述第二管芯中的一个重叠,所述第二电压调节器与所述第一管芯和所述第二管芯均重叠。
8.根据权利要求1所述的电子器件,其特征在于,所述第一电压调节器电连接到所述第二管芯的无源表面,并且所述第一管芯的有源表面处设置有电源连接端子。
9.根据权利要求1所述的电子器件,其特征在于,所述第一电压调节器与所述第一管芯重叠而不与所述第二管芯重叠,所述第二管芯的有源表面处设置有电连接至所述第一电压调节器的电源连接端子。
10.根据权利要求1所述的电子器件,其特征在于,还包括:
中介层,位于所述第一管芯与所述第二管芯之间,所述第一电压调节器经由所述中介层而电连接到所述第一管芯的无源表面。
11.根据权利要求10所述的电子器件,其特征在于,所述第二管芯经由所述中介层而电连接到所述第一电压调节器。
12.根据权利要求10所述的电子器件,其特征在于,所述第一电压调节器位于所述中介层中。
13.根据权利要求12所述的电子器件,其特征在于,还包括:
第三管芯,位于所述中介层的表面上并且经由所述中介层电连接到所述第一电压调节器。
14.根据权利要求1所述的电子器件,其特征在于,所述第二管芯的有源表面与所述第一管芯的无源表面相对地堆叠。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202221258619.9U CN217847938U (zh) | 2022-05-24 | 2022-05-24 | 电子器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202221258619.9U CN217847938U (zh) | 2022-05-24 | 2022-05-24 | 电子器件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN217847938U true CN217847938U (zh) | 2022-11-18 |
Family
ID=84019304
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202221258619.9U Active CN217847938U (zh) | 2022-05-24 | 2022-05-24 | 电子器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN217847938U (zh) |
-
2022
- 2022-05-24 CN CN202221258619.9U patent/CN217847938U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10665579B2 (en) | Chip package assembly with power management integrated circuit and integrated circuit die | |
US10229900B2 (en) | Semiconductor memory device including stacked chips and memory module having the same | |
US9129947B2 (en) | Multi-chip packaging structure and method | |
KR20090016001A (ko) | 집적 인덕터를 포함하는 장치 및 시스템 | |
KR20200047325A (ko) | 반도체 디바이스 및 이의 제조 방법 | |
EP1818986A2 (en) | Semiconductor device | |
US20080217767A1 (en) | Stacked-Chip Semiconductor Device | |
CN104779218B (zh) | 芯片封装结构 | |
CN104865531A (zh) | 电池监视系统以及电池监视芯片 | |
US20200402959A1 (en) | Stacked semiconductor package having an interposer | |
CN102646663B (zh) | 半导体封装件 | |
US11683889B2 (en) | Processor interposer and electronic system including the processor interposer | |
CN103107171A (zh) | 一种倒装芯片的半导体器件 | |
CN101165887B (zh) | 集成电路芯片封装衬底及包括该衬底的装置及电子设备 | |
CN217847938U (zh) | 电子器件 | |
CN102891139A (zh) | 双侧倒装芯片封装 | |
CN112885808B (zh) | 封装基板以及封装结构 | |
TW486792B (en) | Ball grid array package semiconductor device having improved power line routing | |
CN110060993A (zh) | 多层芯片架构及连接方法 | |
CN114585159A (zh) | 电子组件及电子组件设置供电电路的方法 | |
CN217426744U (zh) | 电组件 | |
CN108111016A (zh) | 功率模块 | |
CN210516717U (zh) | 一种堆叠式封装集成电路装置 | |
CN217468413U (zh) | 电子器件 | |
CN105280603A (zh) | 电子封装组件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |