CN105280603A - 电子封装组件 - Google Patents
电子封装组件 Download PDFInfo
- Publication number
- CN105280603A CN105280603A CN201510542861.7A CN201510542861A CN105280603A CN 105280603 A CN105280603 A CN 105280603A CN 201510542861 A CN201510542861 A CN 201510542861A CN 105280603 A CN105280603 A CN 105280603A
- Authority
- CN
- China
- Prior art keywords
- component
- conductive pad
- electronic packaging
- packaging
- electrical contact
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73257—Bump and wire connectors
Landscapes
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Wire Bonding (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
本发明公开一种电子封装组件。此电子封装组件包括一封装基板,具有一第一表面及与其相对的一第二表面。第一表面上具有多个导电垫。一芯片组装于封装基板的第一表面上,且一盖板设置于芯片上且延伸于导电垫上方。一电路板组装于封装基板的第二表面上,电路板上具有一电连接器。多个电性接触构件,电连接器,且与导电垫及延伸于导电垫上方的盖板接触。
Description
技术领域
本发明涉及一种电子封装技术,且特别是涉及一种具有额外电性通道的电子封装组件。
背景技术
随着电子科技的不断发展,目前的半导体封装技术已发展出各种不同的封装类型,例如针栅阵列封装(pingridarray,PGA)及球栅阵列封装(ballgridarray,PGA)。在上述封装类型(例如,球栅阵列封装)中,可利用倒装(flipchip)技术,将具有球栅阵列的芯片组装于一封装基板的上表面。接着,通过封装基板的下表面所设置的球栅阵列而组装于一印刷电路板上,以构成用于电子产品的电子封装组件。
为了符合市场的需求,必须缩小电子产品体积及增加其功能。然而,增加电子产品的功能必须提高芯片内集成电路集成度,使芯片封装体的输出/输入接垫必须跟着大幅的增加。为了因应输出/输入接垫的增加,必须额外增加电子封装组件中芯片封装体及/或封装基板的尺寸结构,使电子产品体积难以朝轻、薄、短、小发展也增加了制造成本。也就是说,目前电子封装组件的结构已不敷所求。
因此,有必要寻求一种新颖的电子封装组件的结构,其能够解决或改善上述的问题。
发明内容
为解决上述问题,本发明一实施例提供一种电子封装组件,包括︰一封装基板,具有一第一表面及与其相对的一第二表面,且第一表面上具有多个导电垫;一芯片,组装于封装基板的第一表面上;一盖板,设置于芯片上,且延伸于导电垫上方;一电路板,组装于封装基板的第二表面上,电路板上具有一电连接器;以及多个电性接触构件,电连接电连接器,且与导电垫及延伸于导电垫上方的盖板接触。
本发明的另一实施例提供一种电子封装组件,包括︰一封装基板,具有一第一表面及与其相对的一第二表面;一芯片,组装于封装基板的第一表面上;一封胶层,覆盖芯片及封装基板,封胶层的一表面上具有多个导电垫电连接芯片;一盖板,设置于封胶层上;一电路板,组装于封装基板的第二表面上,电路板上具有一电连接器;以及多个电性接触构件,电连接电连接器,且与导电垫及盖板接触。
附图说明
图1为本发明一实施例的电子封装组件的剖面示意图;
图2A至图2F为本发明一些实施例的图1中区域A的放大示意图;
图3A至图3H为本发明一些实施例的图1中导电垫的平面示意图;
图4为本发明另一实施例的电子封装组件的剖面示意图;
图5为本发明又另一实施例的电子封装组件的剖面示意图。
符号说明
10、20、30电子封装组件
100封装基板
100a第一表面
100b第二表面
101、202导电垫
101a、101c、101d、101e、101f、101g、101h圆型部
101b矩型部
101c’环型部
101d’、101e’、101f’、101g’、101h’桥接部
102芯片
103、109凸块
104盖板
104a导电体
106电路板
107电连接器
108电性接触构件
108a、108f凸杆
108b焊球
108c弹簧
108d弹片
108e弹力针
108f’弹片插槽
110导线
200封胶层
具体实施方式
以下说明本发明实施例的堆叠电子装置的制造方法。然而,可轻易了解本发明所提供的实施例仅用于说明以特定方法制作及使用本发明,并非用以局限本发明的范围。
请参照图1,其绘示出根据本发明一实施例的电子封装组件10的剖面示意图。在本实施例中,电子封装组件10包括一封装基板100,其具有一第一表面100a及一第二表面100b,其中第二表面100b相对于第一表面100a。在一实施例中,封装基板100包括硅或其他半导体材料。在另一实施例中,封装基板100也包括高分子、陶瓷或其他现有的封装基板材料。在本实施例中,封装基板100的第一表面100a具有一芯片区(未绘示)。再者,封装基板100具有多个导电垫101位于芯片区外的第一表面100a上,以作为封装基板100与外部电路电连接的接点。在一实施例中,导电垫101可包括电源接垫、接地接垫或信号接垫。在本实施例中,封装基板100的第二表面100a具有多个凸块109,例如焊球,其同样作为封装基板100与外部电路电连接的接点。相似地,这些接点可包括电源接点、接地接点或信号接点。
在本实施例中,电子封装组件10还包括一芯片102,其一表面上具有多个凸块103,例如焊球。芯片102通过凸块103以倒装方式组装于封装基板100的第一表面100a的芯片区上,使芯片102内的集成电路可通过凸块103及封装基板100内的内连接结构(未绘示)而电连接至导电垫101。
在本实施例中,电子封装组件10还包括一盖板104,其设置于芯片102上且背向于凸块103。再者,延伸于导电垫101上方,用以覆盖及/或保护下方的芯片102及封装基板100。在一实施例中,盖板104可包括一散热片,且与芯片102直接或间接接触,以供芯片102散热之用。在其他实施例中,盖板104也可包括一电路板(例如,印刷电路板)或接点栅格阵列(landgridarray,LGA)插座,且与芯片102电连接,以作为芯片102与外部电路电连接的媒介。
在本实施例中,电子封装组件10还包括一电路板106,例如,印刷电路板。封装基板100通过其位于第二表面100b上的凸块109(例如,焊球)而使电路板106组装于封装基板100的第二表面100b上并形成电连接。电路板106具有一或多个电连接器107,设置于封装基板100外侧的电路板106上,以作为电路板106与外部电路电连接的媒介。
在本实施例中,电子封装组件10还包括多个电性接触构件108,其设置于封装基板104与盖板104之间。电性接触构件108的数量可取决于导电垫101的数量。在本实施例中,电性接触构件108的一端可固定于延伸于导电垫101上方的盖板104上,或与盖板104实体接触。再者,电性接触构件108的另一端可通过盖板本身的重量,使电性接触构件108与对应的导电垫101实体接触。在其他实施例中,电性接触构件108也可固定于导电垫101上。在本实施例中,每一电性接触构件108通过一导线110电连接电连接器107,使导电垫101、电性接触构件108、导线110及电连接器107构成芯片102与电路板106之间额外的导电路径。在一实施例中,导线110可包括排线、软排线或电线。
请参照图2A至图2F,绘示出根据本发明一些实施例的图1中区域A的放大示意图,其中区域A绘示出电性接触构件108的示意图。在一实施例中,电性接触构件108可为一凸杆108a,如图2A所示。在此实施例中,凸杆108a的一端可通过一导电体104a(例如,焊球)固定且连接于盖板104上。再者,通过盖板104的重量提供下压力,使凸杆108a的另一端能够接触导电垫101且不易滑脱。
在另一实施例中,电性接触构件108可为一焊球108b,如图2B所示。在此实施例中,焊球108b的一端可通过一导电体104a(例如,焊球)固定且连接于盖板104上。相似地,通过盖板104的重量提供下压力,使焊球108b的另一端能够接触导电垫101且不易滑脱。另外,上述焊球108b的另一端也能够固定且连接于导电垫101,使导电体104a通过盖板104的重量提供下压力而接触焊球108b且不易滑脱。
在另一实施例中,电性接触构件108可为一弹性构件,如图2C至图2F所示。在一范例中,电性接触构件108可为一弹簧108c,如图2C所示。弹簧108c的一端可通过一导电体104a(例如,焊球)固定且连接于盖板104上。相似地,通过盖板104的重量提供下压力加上弹簧108c本身的弹力,使弹簧108c的另一端能够接触导电垫101且不易滑脱。
在其他范例中,电性接触构件108可为一弹片108d,如图2D所示。相似于图2C所示的弹簧108c,弹片108d的一端可通过一导电体104a(例如,焊球)固定且连接于盖板104上。再者,通过盖板104的重量提供下压力加上弹片108d本身的弹力,使弹片108d的另一端能够接触导电垫101且不易滑脱。
在其他范例中,电性接触构件108可为一可伸缩的滑动件,例如弹力针108e,如图2E所示。相似于图2C所示的弹簧108c,弹力针108e的一端可通过一导电体104a(例如,焊球)固定且连接于盖板104上。再者,通过盖板104的重量提供下压力加上弹力针108e本身的弹力,使弹力针108e的另一端能够接触导电垫101且不易滑脱。
在其他范例中,电性接触构件108可为一凸杆108f与弹片插槽108f’组合的结构,如图2F所示。在此结构中,弹片插槽108f’的一端固定于导电垫101上。再者,凸杆108f的一端可通过一导电体104a(例如,焊球)固定且连接于盖板104上。通过盖板104的重量提供下压力加上弹片插槽108f’本身的弹力,使凸杆108f的另一端能够固定于弹片插槽108f’内而不易滑脱。可以理解的是,凸杆108f与弹片插槽108f’可相互对调,使弹片插槽108f’固定于盖板104上,而凸杆108f则固定于导电垫101上。再者,在其他范例中,也可采用其他类型的插槽取代弹片插槽108f’。在上述实施例中,电性接触构件108可为弹性或非弹性构件,其可增加电性接触构件的选择,进而增加电子封装组件的制造弹性。
请图3A至图3H,其绘示出根据本发明一些实施例的图1中导电垫101的平面示意图。在一实施例中,导电垫101包括一圆型部101a而具有圆型的平面轮廓,如图3A所示。在另一实施例中,导电垫101包括一矩型部101b而具有矩型的平面轮廓,如图3B所示。在另一实施例中,导电垫101包括一圆型部101c及围绕圆型部101c的一环型部101c’而具有圆型及环型的组合的平面轮廓,如图3C所示。可以理解的是在其他实施例中,导电垫101也可包括一矩型部及围绕矩型部的一环型部。在另一实施例中,导电垫101包括多个圆型部101d及连接圆型部101d的一桥接部101d’所组合而成的一字型平面轮廓,如图3D所示。在另一实施例中,导电垫101包括多个圆型部101e及连接圆型部101e的多个桥接部101e’所组合而成的三角型平面轮廓,如图3E所示。在另一实施例中,导电垫101包括多个圆型部101f及连接圆型部101f的多个桥接部101f’所组合而成的8字型平面轮廓,如图3F所示。在另一实施例中,导电垫101包括多个圆型部101g及连接圆型部101g的多个桥接部101g’所组合而成的十字型平面轮廓,如图3G所示。在另一实施例中,导电垫101包括多个圆型部101h及连接圆型部101h的多个桥接部101h’所组合而成的雪花型平面轮廓,如图3H所示。在上述实施例中,通过不同的导电垫的平面轮廓设计,可进一步改善电性接触构件108与对应导电垫101之间的接触,进而提升电子封装组件的可靠度。
请参照图4,其绘示出根据本发明另一实施例的电子封装组件20的剖面示意图,其中相同于图1的部件使用相同的标号并省略其说明。在本实施例中,电子封装组件20的结构相似于图1的电子封装组件10的结构。不同之处在于电子封装组件20还包括一封胶层200(例如,模塑成型材料),其覆盖芯片102及封装基板100。再者,封胶层200的表面上具有多个导电垫202,其取代图1的电子封装组件10中的导电垫101而与电性接触构件108接触。在本实施例中,导电垫202通过封胶层200内的内连接结构(如图4中的虚线所示)而与芯片102电连接。亦即,导电垫202未通过封装基板100来与芯片102电连接。
在本实施例中,盖板104可包括散热片或电路板。再者,可以理解的是电性接触构件108结构及配置可包括如图2A至图2F所示的实施例。相似地,导电垫202的平面轮廓可包括相同或相似于如图3A至图3H所示的导电垫101的平面轮廓。此处,为简化说明,将不再赘述。
请参照图5,其绘示出根据本发明又另一实施例的电子封装组件30的剖面示意图,其中相同于图1及图4的部件是使用相同的标号并省略其说明。在本实施例中,电子封装组件30的结构相似于图4的电子封装组件20的结构。不同之处在于电子封装组件30中,封装基板100的第一表面100a上具有多个导电垫101。再者,封胶层200的表面上的多个导电垫202通过封胶层200内的内连接结构(如图5中的虚线所示)而与封装基板100的导电垫101电连接。亦即,导电垫202通过封装基板100来与芯片102电连接。
在本实施例中,可以理解的是电性接触构件108结构及配置可包括如图2A至图2F所示的实施例。相似地,导电垫202的平面轮廓可包括相同或相似于如图3A至图3H所示的导电垫101的平面轮廓。此处,为简化说明,将不再赘述。
根据上述实施例,由于电子封装组件中封装基板及/或封胶层的一表面上具有额外设置的导电垫,因此封装基板可在不增加尺寸的情形下,仍能够因应芯片高集成化而适时增加输出/输入接垫。如此一来,电子封装组件能够在增加电子产品的功能需求下,使电子产品体积继续朝轻、薄、短、小发展,同时降低制造成本。再者,通过配置于盖板与封装基板或封胶层之间的电性接触构件,可形成高可靠度及低成本的导电路径,使芯片能够轻易与外部电路形成电连接。
虽然结合以上优选实施例公开了本发明,然而其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,可作更动与润饰,因此本发明的保护范围应当以附上的权利要求所界定的为准。
Claims (19)
1.一种电子封装组件,包括︰
封装基板,具有第一表面及与其相对的第二表面,且该第一表面上具有多个导电垫;
芯片,组装于该封装基板的该第一表面上;
盖板,设置于该芯片上,且延伸于该多个导电垫上方;
电路板,组装于该封装基板的该第二表面上,该电路板上具有一电连接器;以及
多个电性接触构件,电连接该电连接器,且与该多个导电垫及延伸于该多个导电垫上方的该盖板接触。
2.如权利要求1所述的电子封装组件,其中该盖板包括散热片、电路板或接点栅格阵列插座。
3.如权利要求1所述的电子封装组件,其中该电连接器通过排线、软排线或电线电连接该多个电性接触构件。
4.如权利要求1所述的电子封装组件,其中该多个电性接触构件包括弹性构件。
5.如权利要求4所述的电子封装组件,其中该弹性构件包括弹簧、弹片、弹力针或由凸杆与弹片插槽组合的结构。
6.如权利要求1所述的电子封装组件,其中该多个电性接触构件包括凸杆或焊球。
7.如权利要求1所述的电子封装组件,其中该多个电性接触构件的一端固定于该盖板。
8.如权利要求1所述的电子封装组件,其中每一该多个导电垫的平面轮廓为圆型、矩型或其与环型的组合。
9.如权利要求1所述的电子封装组件,其中每一该多个导电垫的平面轮廓为由多个圆型部与一或多个桥接部组合而成的一字型、8字型、十字型、三角型或雪花型。
10.一种电子封装组件,包括︰
封装基板,具有第一表面及与其相对的第二表面;
芯片,组装于该封装基板的该第一表面上;
封胶层,覆盖该芯片及该封装基板,该封胶层的一表面上具有多个导电垫电连接该芯片;
盖板,设置于该封胶层上;
电路板,组装于该封装基板的该第二表面上,该电路板上具有电连接器;以及
多个电性接触构件,电连接该电连接器,且与该多个导电垫及该盖板接触。
11.如权利要求10所述的电子封装组件,其中该盖板包括散热片或电路板。
12.如权利要求10所述的电子封装组件,其中该电连接器通过排线、软排线或电线电连接该多个电性接触构件。
13.如权利要求10所述的电子封装组件,其中该封装基板的该第一表面上具有多个第二导电垫,使该多个导电垫通过该多个第二导电垫电连接该芯片。
14.如权利要求10所述的电子封装组件,其中该多个电性接触构件包括弹性构件。
15.如权利要求14所述的电子封装组件,其中该弹性构件包括弹簧、弹片、弹力针或由凸杆与弹片插槽组合的结构。
16.如权利要求10所述的电子封装组件,其中该多个电性接触构件包括凸杆或焊球。
17.如权利要求10所述的电子封装组件,其中该多个电性接触构件的一端固定于该盖板。
18.如权利要求10所述的电子封装组件,其中每一该多个导电垫的平面轮廓为圆型、矩型或其与环型的组合。
19.如权利要求10所述的电子封装组件,其中每一该多个导电垫的平面轮廓为由多个圆型部与一或多个桥接部组合而成的一字型、8字型、十字型、三角型或雪花型。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201562145208P | 2015-04-09 | 2015-04-09 | |
US62/145,208 | 2015-04-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105280603A true CN105280603A (zh) | 2016-01-27 |
CN105280603B CN105280603B (zh) | 2018-01-26 |
Family
ID=55149365
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510542861.7A Active CN105280603B (zh) | 2015-04-09 | 2015-08-28 | 电子封装组件 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN105280603B (zh) |
TW (1) | TWI581392B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106197824A (zh) * | 2016-08-26 | 2016-12-07 | 华景传感科技(无锡)有限公司 | 压力传感器及所适用的汽车 |
CN115799196A (zh) * | 2023-02-07 | 2023-03-14 | 季华实验室 | 一种芯片封装结构、方法以及电子设备 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW491522U (en) * | 2001-04-24 | 2002-06-11 | Delta Electronics Inc | Retractable heat conduction device |
CN2562369Y (zh) * | 2002-08-02 | 2003-07-23 | 威盛电子股份有限公司 | 弹力电性接触封装结构 |
CN101752339A (zh) * | 2008-12-19 | 2010-06-23 | 日月光封装测试(上海)有限公司 | 接垫结构、导线接合结构及封装结构 |
CN102543973A (zh) * | 2012-01-05 | 2012-07-04 | 威盛电子股份有限公司 | 芯片封装结构 |
CN102576685A (zh) * | 2009-07-31 | 2012-07-11 | 阿尔特拉公司 | 接合和探针焊盘分布以及封装结构 |
US8270176B2 (en) * | 2008-08-08 | 2012-09-18 | Stats Chippac Ltd. | Exposed interconnect for a package on package system |
CN103579033A (zh) * | 2012-07-26 | 2014-02-12 | 中芯国际集成电路制造(上海)有限公司 | 一种用于晶圆可接受度测试的焊垫 |
CN103579157A (zh) * | 2012-08-02 | 2014-02-12 | 意法半导体(图尔)公司 | 表面安装芯片 |
CN103632988A (zh) * | 2012-08-28 | 2014-03-12 | 宏启胜精密电子(秦皇岛)有限公司 | 层叠封装结构及其制作方法 |
CN103698561A (zh) * | 2013-11-04 | 2014-04-02 | 威盛电子股份有限公司 | 探针卡 |
CN103871991A (zh) * | 2012-12-13 | 2014-06-18 | 台湾积体电路制造股份有限公司 | 用于具有中介层的封装件的方法和装置 |
CN103889145A (zh) * | 2014-01-09 | 2014-06-25 | 上海兆芯集成电路有限公司 | 线路板及电子总成 |
-
2015
- 2015-07-24 TW TW104124007A patent/TWI581392B/zh active
- 2015-08-28 CN CN201510542861.7A patent/CN105280603B/zh active Active
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW491522U (en) * | 2001-04-24 | 2002-06-11 | Delta Electronics Inc | Retractable heat conduction device |
CN2562369Y (zh) * | 2002-08-02 | 2003-07-23 | 威盛电子股份有限公司 | 弹力电性接触封装结构 |
US8270176B2 (en) * | 2008-08-08 | 2012-09-18 | Stats Chippac Ltd. | Exposed interconnect for a package on package system |
CN101752339A (zh) * | 2008-12-19 | 2010-06-23 | 日月光封装测试(上海)有限公司 | 接垫结构、导线接合结构及封装结构 |
CN102576685A (zh) * | 2009-07-31 | 2012-07-11 | 阿尔特拉公司 | 接合和探针焊盘分布以及封装结构 |
CN102543973A (zh) * | 2012-01-05 | 2012-07-04 | 威盛电子股份有限公司 | 芯片封装结构 |
CN103579033A (zh) * | 2012-07-26 | 2014-02-12 | 中芯国际集成电路制造(上海)有限公司 | 一种用于晶圆可接受度测试的焊垫 |
CN103579157A (zh) * | 2012-08-02 | 2014-02-12 | 意法半导体(图尔)公司 | 表面安装芯片 |
CN103632988A (zh) * | 2012-08-28 | 2014-03-12 | 宏启胜精密电子(秦皇岛)有限公司 | 层叠封装结构及其制作方法 |
CN103871991A (zh) * | 2012-12-13 | 2014-06-18 | 台湾积体电路制造股份有限公司 | 用于具有中介层的封装件的方法和装置 |
CN103698561A (zh) * | 2013-11-04 | 2014-04-02 | 威盛电子股份有限公司 | 探针卡 |
CN103889145A (zh) * | 2014-01-09 | 2014-06-25 | 上海兆芯集成电路有限公司 | 线路板及电子总成 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106197824A (zh) * | 2016-08-26 | 2016-12-07 | 华景传感科技(无锡)有限公司 | 压力传感器及所适用的汽车 |
CN115799196A (zh) * | 2023-02-07 | 2023-03-14 | 季华实验室 | 一种芯片封装结构、方法以及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
TWI581392B (zh) | 2017-05-01 |
TW201637158A (zh) | 2016-10-16 |
CN105280603B (zh) | 2018-01-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20140029201A1 (en) | Power package module and manufacturing method thereof | |
US20150022985A1 (en) | Device-embedded package substrate and semiconductor package including the same | |
CN108231701B (zh) | 无线封装模块及其制作方法 | |
US9029993B2 (en) | Semiconductor device including semiconductor chip mounted on lead frame | |
CN102646663B (zh) | 半导体封装件 | |
CN111952273A (zh) | 半导体器件封装及其制造方法 | |
US20170325333A1 (en) | Circuit module such as a high-density lead frame array power module, and method of making same | |
CN112670253B (zh) | 多裸片封装结构、芯片及方法 | |
US20120306064A1 (en) | Chip package | |
WO2008055134A2 (en) | Electronic device with inductor and integrated componentry | |
CN103426869B (zh) | 层叠封装件及其制造方法 | |
CN103037619A (zh) | 印刷电路板组件 | |
EP3132661B1 (en) | Die package comprising die-to-wire connector and a wire-to-die connector configured to couple to a die package | |
KR101565690B1 (ko) | 회로기판, 회로기판 제조방법, 전자부품 패키지 및 전자부품 패키지 제조방법 | |
US6573595B1 (en) | Ball grid array semiconductor package with resin coated metal core | |
CN105280603B (zh) | 电子封装组件 | |
US9788425B2 (en) | Electronic package assembly | |
US20040118587A1 (en) | Modular packaging arrangements and methods | |
CN112736043B (zh) | 多裸片封装模块及方法 | |
JP5404454B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
CN108511412B (zh) | 一种引线框再分布结构及其制造方法 | |
US20230369190A1 (en) | Integration package with insulating boards | |
JPH1174421A (ja) | 複合型半導体装置 | |
KR101631293B1 (ko) | 집적회로 칩의 기판 본딩 방법 | |
JP2993480B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: Room 301, 2537 Jinke Road, Zhangjiang High Tech Park, Pudong New Area, Shanghai 201203 Patentee after: Shanghai Zhaoxin Semiconductor Co.,Ltd. Address before: Room 301, 2537 Jinke Road, Zhangjiang hi tech park, Shanghai 201203 Patentee before: VIA ALLIANCE SEMICONDUCTOR Co.,Ltd. |
|
CP03 | Change of name, title or address |