CN217062123U - 一种图形化衬底及具有其的led - Google Patents

一种图形化衬底及具有其的led Download PDF

Info

Publication number
CN217062123U
CN217062123U CN202122676752.8U CN202122676752U CN217062123U CN 217062123 U CN217062123 U CN 217062123U CN 202122676752 U CN202122676752 U CN 202122676752U CN 217062123 U CN217062123 U CN 217062123U
Authority
CN
China
Prior art keywords
array
patterned substrate
patterned
pit
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202122676752.8U
Other languages
English (en)
Inventor
徐洋洋
江汉
徐志军
黎国昌
程虎
王文君
苑树伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Focus Lightings Technology Suqian Co ltd
Original Assignee
Focus Lightings Technology Suqian Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Focus Lightings Technology Suqian Co ltd filed Critical Focus Lightings Technology Suqian Co ltd
Priority to CN202122676752.8U priority Critical patent/CN217062123U/zh
Application granted granted Critical
Publication of CN217062123U publication Critical patent/CN217062123U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Led Devices (AREA)

Abstract

本实用新型揭示了一种图形化衬底及具有其的LED。所述图形化衬底包括凸起阵列以及凹坑阵列;其中,所述凹坑阵列于所述凸起阵列的C面相邻图形间底座间隙蚀刻而得。本实用新型二次蚀刻的倒图形化凹坑可以增加外延层在C面(相邻图形间底座间隙)上生长时间,生成GaN层厚度厚,应力得到释放,增加其上生长外延层晶格质量,且倒图形化凹坑侧壁是非极性面,能减少位错生成,降低位错密度,提高其上生长外延层晶格质量;并且,二次蚀刻的倒图形化凹坑,能增加光反射,提升出光率,从而提升外量子效率,且对于大底宽、高深度图形图案衬底(大底宽,高深度具有较好的取光效果,光散射降低),倒图形化凹坑设计也能提升晶格质量。

Description

一种图形化衬底及具有其的LED
技术领域
本实用新型涉一种图形化衬底及具有其的LED,尤其涉及一种生长位错密度低、出光率高的图形化衬底及具有其的LED。
背景技术
图形化衬底是在一平面衬底上利用光罩,刻蚀等工艺,形成具有图形化表面的衬底,图形化衬底一方面能够有效的降低外延结构层的位错密度,提高外延材料的晶体质量,进而提高发光二极管的内量子发光效率;另一方面,图形化结构增加的光的散射,提升外量子效率。
现有的图形化衬底中,如图1所示,在衬底1’上生长凸起阵列2,虚线框A所示,C面(相邻图形间底座间隙)上生长的外延层晶格质量较差;其次为了得到较好的取光效果,希望获得底座和高度均较大的图案,而大底座图形的图案化衬底,C面过少,其上生长的外延层晶格质量进一步变差,且大底座图形的图案化衬底对光的散射降低,降低了外量子效率。
即在目前图形化衬底中,存在下述两个问题:
1.现有的图形化衬底中,C面(相邻图形间底座间隙)上生长的外延层晶格质量较差;
2.大底座图形的图案化衬底,C面(相邻图形间底座间隙)上生长的外延层晶格质量进一步变差,且大底座图形的图案化衬底间距减小对光的散射降低,出光率低,降低了外量子效率。
实用新型内容
本实用新型的目的在于改善外延层生长晶格质量差及出光效率低的问题。
为实现上述实用新型目的之一,本实用新型提供一种图形化衬底。
所述图形化衬底包括:
凸起阵列;以及
凹坑阵列;
其中,所述凹坑阵列于所述凸起阵列的C面相邻图形间底座间隙蚀刻而得。
作为可选的技术方案,所述凸起阵列中的任一个凸起的非C面的各个表面与所述凹坑阵列对应的各个凹坑均无缝平滑衔接。
作为可选的技术方案,所述凸起阵列周期性排列,且为相同大小的图案图形。
作为可选的技术方案,所述凹坑阵列的凹坑图案为具有倒三角锥型、倒尖锥形、倒多面体锥形或倒蒙古包型的孔洞型图案。
作为可选的技术方案,所述凹坑阵列的凹坑图形图案大小、高度、间距均相同。
作为可选的技术方案,所述凹坑阵列的高度不大于2μm。
作为可选的技术方案,所述图形化衬底为镀二氧化硅衬底。
本实用新型还提供一种LED,包括上述任一项所述的图形化衬底。
与现有技术相比,本实用新型于图形化衬底的凸起阵列的C面相邻图形间底座间隙蚀刻出凹坑阵列,二次蚀刻的倒图形化凹坑可以增加外延层在C面(相邻图形间底座间隙)上生长时间,生成GaN层厚度厚,应力得到释放,增加其上生长外延层晶格质量,且倒图形化凹坑侧壁是非极性面,能减少位错生成,降低位错密度,提高其上生长外延层晶格质量,尤其对镀SiO2衬底,晶格质量改善明显;并且,二次蚀刻的倒图形化凹坑,能增加光反射,提升出光率,从而提升外量子效率,且对于大底宽、高深度图形图案衬底(大底宽,高深度具有较好的取光效果,光散射降低),倒图形化凹坑设计也能提升晶格质量。
附图说明
图1是现有技术中图形化衬底的示意图;
图2是本实用新型图形化衬底的示意图;
图3是图2中图形化衬底的光路对比示意图;
图4是图2中图形化衬底的制备流程图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请具体实施方式及相应的附图对本申请技术方案进行清楚、完整地描述。显然,所描述的实施方式仅是本申请一部分实施方式,而不是全部的实施方式。基于本申请中的实施方式,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施方式,都属于本申请保护的范围。
下面详细描述本实用新型的实施方式,实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本实用新型,而不能理解为对本实用新型的限制。
为方便说明,本文使用表示空间相对位置的术语来进行描述,例如“上”、“下”、“后”、“前”等,用来描述附图中所示的一个单元或者特征相对于另一个单元或特征的关系。空间相对位置的术语可以包括设备在使用或工作中除了图中所示方位以外的不同方位。例如,如果将图中的装置翻转,则被描述为位于其他单元或特征“下方”或“上方”的单元将位于其他单元或特征“下方”或“上方”。因此,示例性术语“下方”可以囊括下方和上方这两种空间方位。
图2是本实用新型图形化衬底的示意图,请参照图2。图形化衬底1包括凸起阵列2及凹坑阵列3,凹坑阵列3于凸起阵列2的C面相邻图形间底座间隙蚀刻而得,即凹坑阵列3的每一个凹坑位于凸起阵列2的其中两个凸起的C面之间,凹坑、凸起交错形成。图形化衬底1例如为氧化铝衬底,凸起阵列2例如为SiO2/Al2O3凸起。
如此,如图2所示,虚线框B处的C面小,而侧壁非极性,二次蚀刻的倒图形化凹坑可以增加外延层在C面(相邻图形间底座间隙)上生长时间,生成GaN层厚度厚,应力得到释放,增加其上生长外延层晶格质量,且倒图形化凹坑侧壁是非极性面,能减少位错生成,降低位错密度,提高其上生长外延层晶格质量,尤其对镀SiO2衬底,晶格质量改善明显。
并且,如图3所示的光路对比示意图,虚线箭头代表本实用新型的图形化衬底1的光路行进图,实线箭头代表现有技术中衬底1’的光路行进图,经由凹坑阵列3侧壁的非极性面反射,大多数光线经由N-GaN层4→MQW层5→P-GaN层6反射到空气中,而由于GaN中光子逃逸到空气中逃逸角23°,在现有技术中,很多光线经由衬底的C面反射后只在N-GaN层之间传播,不能反射到空气中。即由于GaN中光逃逸角为23°,二次蚀刻的倒图形化凹坑(如图3),能增加光反射,提升出光率,从而提升外量子效率,且对于大底宽、高深度图形图案衬底(大底宽,高深度具有较好的取光效果,光散射降低),倒图形化凹坑设计也能提升晶格质量。
于本实施例中,凸起阵列2中的任一个凸起的非C面的各个表面与凹坑阵列3对应的各个凹坑均无缝平滑衔接,也就是说,两者之间形成平滑曲面,不会形成曲度突变。
而为蚀刻控制方便,凸起阵列周期性排列,且为相同大小的图案图形;凹坑阵列的凹坑图形图案大小、高度、间距均相同。
凹坑阵列3的凹坑图案为具有倒三角锥型、倒尖锥形、倒多面体锥形或倒蒙古包型的孔洞型图案,并且凹坑阵列3的高度不大于2μm。
如图4所示,上述图形化衬底的制备方法包括:
步骤S1:提供一衬底;
步骤S2:于衬底上进行第一次蚀刻,得到具有第一图案的凸起的第一图形化衬底;
步骤S3:于第一图形化衬底的第一图案间C面相邻图形间底座间隙进行第二次蚀刻,得到具有第二图案的凹坑,形成具有第一图案及第二图案的第二图形化衬底。
于步骤S3中,第二图案的凹坑的深度不大于2μm。
于步骤S3中,凸起阵列中的任一个凸起的非C面的各个表面与凹坑阵列对应的各个凹坑均无缝平滑衔接。
本实用新型还提供一种LED,包括上述任一项所述的图形化衬底。
综上所述,本实用新型于图形化衬底的凸起阵列的C面相邻图形间底座间隙蚀刻出凹坑阵列,二次蚀刻的倒图形化凹坑可以增加外延层在C面(相邻图形间底座间隙)上生长时间,生成GaN层厚度厚,应力得到释放,增加其上生长外延层晶格质量,且倒图形化凹坑侧壁是非极性面,能减少位错生成,降低位错密度,提高其上生长外延层晶格质量,尤其对镀SiO2衬底,晶格质量改善明显;并且,二次蚀刻的倒图形化凹坑,能增加光反射,提升出光率,从而提升外量子效率,且对于大底宽、高深度图形图案衬底(大底宽,高深度具有较好的取光效果,光散射降低),倒图形化凹坑设计也能提升晶格质量。
应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施方式中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。
上文所列出的一系列的详细说明仅仅是针对本实用新型的可行性实施方式的具体说明,它们并非用以限制本实用新型的保护范围,凡未脱离本实用新型技艺精神所作的等效实施方式或变更均应包含在本实用新型的保护范围之内。

Claims (6)

1.一种图形化衬底,其特征在于,所述图形化衬底包括:
凸起阵列;以及
凹坑阵列;
其中,所述凸起阵列于所述衬底上刻蚀而得,所述凹坑阵列于所述凸起阵列的C面相邻图形间底座间隙蚀刻而得,所述凹坑阵列的凹坑图案为具有倒三角锥型的孔洞型图案,所述凹坑图案大小、高度、间距均相同。
2.如权利要求1所述的图形化衬底,其特征在于,所述凸起阵列中的任一个凸起的非C面的各个表面与所述凹坑阵列对应的各个凹坑均无缝平滑衔接。
3.如权利要求1所述的图形化衬底,其特征在于,所述凸起阵列周期性排列,且为相同大小的图案图形。
4.如权利要求1所述的图形化衬底,其特征在于,所述凹坑阵列的高度不大于2μm。
5.如权利要求1所述的图形化衬底,其特征在于,所述图形化衬底为镀二氧化硅衬底。
6.一种LED,其特征在于,所述LED包括权利要求1-5任一项所述的图形化衬底。
CN202122676752.8U 2021-11-03 2021-11-03 一种图形化衬底及具有其的led Active CN217062123U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202122676752.8U CN217062123U (zh) 2021-11-03 2021-11-03 一种图形化衬底及具有其的led

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202122676752.8U CN217062123U (zh) 2021-11-03 2021-11-03 一种图形化衬底及具有其的led

Publications (1)

Publication Number Publication Date
CN217062123U true CN217062123U (zh) 2022-07-26

Family

ID=82474876

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202122676752.8U Active CN217062123U (zh) 2021-11-03 2021-11-03 一种图形化衬底及具有其的led

Country Status (1)

Country Link
CN (1) CN217062123U (zh)

Similar Documents

Publication Publication Date Title
KR101533296B1 (ko) 패턴 형성 기판을 구비한 질화물 반도체 발광소자 및 그제조방법
JP5532930B2 (ja) エピタキシャル成長用基板、GaN系半導体膜の製造方法、GaN系半導体膜、GaN系半導体発光素子の製造方法およびGaN系半導体発光素子
EP2587556B1 (en) Method for manufacturing a sapphire substrate and growing a nitride semiconductor light emitting device
KR101077078B1 (ko) 질화 갈륨계 화합물 반도체 발광소자
US8044422B2 (en) Semiconductor light emitting devices with a substrate having a plurality of bumps
CN203589067U (zh) 一种图形化的蓝宝石衬底
KR20130102341A (ko) 개선된 광 추출 효율을 갖는 발광 다이오드 및 그것을 제조하는 방법
KR20110107618A (ko) 질화물 반도체 발광소자 및 그 제조방법
CN210403763U (zh) 一种图形化复合基底及led外延片
TW201946291A (zh) 發光元件
CN217062123U (zh) 一种图形化衬底及具有其的led
CN110739373B (zh) 具有复合成核层的发光二极管芯片及其制备方法
CN113851565A (zh) 一种图形化衬底、其制备方法及具有其的led
CN109192832A (zh) 一种侧壁具有纳米棱镜结构的氮化镓基发光二极管芯片及其制备方法
KR100984041B1 (ko) 반도체 소자용 기판과 그 제조방법 및 이를 이용한 반도체 소자
KR20090017945A (ko) 반도체 발광소자 및 그 제조방법
KR20140071161A (ko) 결정방향 정합성을 나타내는 패턴이 형성된 기판을 포함하는 반도체 발광소자 및 이의 제조방법
CN108269896A (zh) 一种激光刻蚀错位半球与odr结合的蓝宝石图形衬底及制备方法
CN220306274U (zh) 一种图形化复合衬底及其led外延结构
CN217405452U (zh) 一种复合图形化衬底和具有空气隙的外延结构
CN215644544U (zh) 图形化复合衬底及led外延片
JP2009176805A (ja) 発光ダイオード基板粗面処理の方法
KR101055266B1 (ko) 반도체 소자용 기판 및 이를 이용한 반도체 소자
KR100999363B1 (ko) 반도체 소자용 기판 및 이를 이용한 반도체 소자
CN117832352A (zh) 图形化衬底、外延片及制备方法、倒装发光二极管

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant