CN214587954U - 关机控制电路及显示装置 - Google Patents
关机控制电路及显示装置 Download PDFInfo
- Publication number
- CN214587954U CN214587954U CN202120372018.XU CN202120372018U CN214587954U CN 214587954 U CN214587954 U CN 214587954U CN 202120372018 U CN202120372018 U CN 202120372018U CN 214587954 U CN214587954 U CN 214587954U
- Authority
- CN
- China
- Prior art keywords
- voltage
- control circuit
- shutdown
- display device
- input voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本实用新型实施例公开了一种关机控制电路及显示装置,关机控制电路包括:分压单元,采集输入电压并根据所述输入电压生产分压电压;选择单元,与所述分压单元连接,接收使能信号,并根据所述使能信号的有效状态,将所述分压电压和所述输入电压之一作为消影控制信号输出。本实用新型提供的关机控制电路及显示装置,在设定较高的触发电压时,能够避免因输入电压波动而导致的消影控制信号误触发,不仅有效的消除关机残影现象,还避免因为消影控制信号误触发导致的显示装置工作异常。
Description
技术领域
本实用新型涉及显示技术领域,特别涉及一种关机控制电路及显示装置。
背景技术
显示装置是一种将显示数据通过传输设备显示到显示阵列上,显示装置的示例包括液晶显示器(Liquid Crystal Display,LCD)、等离子体显示器(Plasma Display Panel,PDP)、有机发光二极管(Organic Light-Emitting Diode,OLED)显示器以及电泳显示器(Electro-Phoretic Display,EPD)。
关机时,显示装置的像素电极上通常会存在残留的电荷,需要在关机过程中及时释放,以避免造成关机残影现象。
现有技术中当供电电压降低至触发关机残影消除功能的触发电压时,开启关机残影消除功能,并通过将所有像素中的薄膜晶体管 (Thin Film Transistor,TFT)打开以释放像素电极内的电荷,从而消除关机残影现象。然而,现有关机控制电路中设置的触发电压较低,导致显示装置在关机时电荷释放不充分,不仅无法有效消除关机残影现象,还会导致显示装置在多次快速开关机后出现电荷积累,进而导致画面闪烁;当将关机控制电路中的触发电压设定较高时,虽然可以充分释放电荷以有效消除关机残影现象,但显示装置在开机状态时因存在几率性大电流会导致供电电压降低,从而误触发关机残影消除功能导致显示画面异常,降低了用户体验。
实用新型内容
鉴于上述问题,本实用新型的目的在于提供一种关机控制电路及显示装置,在设定较高的触发电压时,避免消影控制信号的误触发,不仅有效的消除关机残影现象,还避免因为消影控制信号误触发导致的显示装置工作异常。
根据本实用新型的一方面,提供一种关机控制电路,其中,包括:分压单元,采集输入电压并根据所述输入电压生产分压电压;选择单元,与所述分压单元连接,接收使能信号,并根据所述使能信号的有效状态,将所述分压电压和所述输入电压之一作为消影控制信号输出。
可选地,所述选择单元被配置为,接收到第一状态的使能信号时,将所述输入电压作为消影控制信号输出,接收到第二状态的使能信号时,将所述分压电压作为消影控制信号输出。
可选地,所述使能信号选自背光使能信号。
可选地,所述分压单元包括:第一电阻和第二电阻,所述第一电阻和所述第二电阻依次串连在输入电压和地之间,所述第一电阻和所述第二电阻的中间节点为所述分压电压的输出端。
可选地,所述选择单元包括:第一开关管,所述第一开关管的第一端接收所述输入电压,所述第一开关管的控制端接收所述使能信号;第二开关管,所述第二开关管的第一端和所述第一开关管的第一端连接与第一节点,所述第二开关管的控制端与所述第一开关管的第二端连接与第二节点;第三开关管,所述第三开关管的第一端接收所述分压电压,所述第三开关管的第二端与所述第二开关管的第二端连接,所述第三开关管的控制端与所述第一开关管的控制端连接;其中,所述第二开关管的第二端输出所述消影控制信号。
可选地,所述第一开关管、所述第二开关管以及所述第三开关管选自P型场效应管。
可选地,所述选择单元还包括:第三电阻,所述第三电阻的第一端与所述第一开关管的控制端连接,所述三电阻的第二端接地。
可选地,所述第二电阻选自可变电阻。
根据本实用新型的另一方面,提供一种显示装置,包括如上所述的关机控制电路。
可选地,还包括:显示阵列、用于向所述显示阵列提供栅极驱动信号的栅极驱动电路、用于向所述显示阵列提供源极信号的源极驱动电路以及用于控制所述栅极驱动电路和所述源极驱动电路的时序控制电路;
其中,所述关机控制电路与所述时序控制电路连接,接收使能信号,并根据所述使能信号生产消影控制信号。
本实用新型提供的关机控制电路和显示装置,设置较高的触发电压,消影控制信号下降至触发电压时,栅极开启电压仍然较高,从而充分释放显示阵列内存储的电荷,有效消除显示装置的关机残影现象,并且只有在显示装置处于关机状态,即使能信号处于低电平时,才将分压电压作为消影控制信号输出,避免现有技术中触发电压设置过高,输入电压波动导致消影控制信号下降至触发电压,使得关机残影消除功能被误触发的现象发生。
进一步的,第二电阻选自可变电阻,无需更换第一电阻或第二电阻即可调节分压电压和输入电压的比值,分压单元可以产生不同电压的分压电压,从而关机控制电路可以产生不同电压的消影控制信号,以适配不同的显示装置,应用更加广泛。
附图说明
通过以下参照附图对本实用新型实施例的描述,本实用新型的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1示出了根据现有技术的显示装置的结构示意图。
图2示出了图1中关机控制电路的电路结构图。
图3示出了图1中显示装置关机时的时序图。
图4示出了图1中显示装置误触发消影控制信号的时序图。
图5示出了根据本实用新型实施例的显示装置的结构示意图。
图6示出了图5中关机控制电路的电路结构图。
图7示出了图5中显示装置关机时的时序图。
具体实施方式
以下将参照附图更详细地描述本实用新型的各种实施例。在各个附图中,相同的元件或者模块采用相同或类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。
应当理解,在以下的描述中,“电路”可包括单个或多个组合的硬件电路、可编程电路、状态机电路和/或能存储由可编程电路执行的指令的元件。当称元件或电路“连接到”另一元件或称元件或电路“连接在”两个节点之间时,它可以直接耦合或连接到另一元件或者可以存在中间元件,元件之间的连接可以是物理上的、逻辑上的,或者其结合。相反,当称元件“直接耦合到”或“直接连接到”另一元件时,意味着两者不存在中间元件。
同时,在本专利说明书及权利要求当中使用了某些词汇来指称特定的组件。本领域普通技术人员应当可理解,硬件制造商可能会用不同的名词来称呼同一个组件。本专利说明书及权利要求并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的准则。
此外,还需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或者操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其它变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
在本申请中,开关管选自双极晶体管或场效应晶体管的一种。开关管的第一端和第二端分别是高电位端和低电位端,控制端用于接收驱动信号以控制开关管的导通和关断。P型MOSFET (Metal-Oxide-Semiconductor Field-Effect Transistor,金属氧化物半导体场效应晶体管)的第一端、第二端和控制端分别为源极、漏极和栅极,N型MOSFET的第一端、第二端和控制端分别为漏极、源极和栅极。
图1示出了根据现有技术的显示装置的结构示意图。显示装置100 包括显示阵列110、栅极驱动电路120、源极驱动电路130、时序控制电路140以及关机控制电路150。
其中,显示阵列110由多条扫描线和多条数据线交叉限定的多个像素单元排列而成,一般来说,像素单元主要包括薄膜晶体管、储存电容以及液晶电容。
栅极驱动电路120的输出端耦接至多条扫描线,提供栅极驱动信号 G1至Gn用以开启或关闭与对应扫描线连接的多个薄膜晶体管。
源极驱动电路130与多条数据线相连接,在多个薄膜晶体管开启时,为对应的像素单元提供灰阶显示电压S1至Sn,以使每一像素单元中均存储有影像信号以显示图像。
时序控制电路140经由数据接口从前端接收显示数据,根据显示数据产生时序信号和栅极控制信号,时序控制电路150与栅极驱动电路120 和源极驱动电路130相连接,从而向栅极驱动电路120和源极驱动电路 130提供各种时序信号。
关机控制电路150与时序控制电路140连接,用于产生消影控制信号XON,显示装置100关机时,时序控制电路140根据有效状态的消影控制信号XON产生时钟信号CLK,控制栅极驱动电路输出高电平的栅极驱动信号G1至Gn,以开启显示阵列110中的薄膜晶体管,加速存储电荷的释放,从而消除关机残影。其中时钟信号CLK和栅极驱动信号 G1至Gn的电平跟随栅极开启电压VGH的电压值。
图2示出了图1中关机控制电路的电路结构图。关机控制电路150 包括分压单元151,分压单元151将输入电压VIN分压以输出消影控制信号XON。
分压单元151包括依次串联连接在输入电压VIN和地之间的第一电阻R1和第二电阻R2,第一电阻R1和第二电阻R2的连接点即为消影控制信号XON的输出端。通过改变第一电阻R1和第二电阻R2的阻值或阻值之比,可以调节消影控制信号XON和输入电压VIN的比值。
图3示出了图1中显示装置关机时的时序图。图3中由上至下依次为输入电压VIN的电压波形图、栅极开启电压VGH的电压波形图、消影控制信号XON的电压波形图以及时钟信号CLK的电压波形图。其中,为了避免关机残影消除功能的误触发,设置一个较低的触发电压。
T0时刻,显示装置100关机,输入电压VIN、栅极开启电压VGH 以及消影控制信号XON由高电平下降至低电平,由于此时设置的关机残影消除功能的触发电压较低,直到t1时刻,消影控制信号XON的电平才下降至触发电压,时钟信号CLK的电平跟随栅极开启电压VGH,导通显示阵列110中的薄膜晶体管,释放存储的电压以消除关机残影现象。
然而,由于触发电压较低,消影控制信号XON的电平下降到触发触发电压时,栅极开启电压VGH的电平也已经下降到一个较低的值,导致时钟信号CLK处于高电平状态的电压值较低,且持续时间t1~t2较短,无法释放显示阵列110中薄膜晶体管存储的全部电荷,导致显示装置100在关机时电荷释放不充分,不仅无法有效消除关机残影现象,还会导致显示装置在多次快速开关机后出现电荷积累的现象,导致画面闪烁,降低用户体验。
如果设置一个较高的触发电压,虽然可以在关机时充分释放电荷以有效消除关机残影现象,但显示装置100在工作时容易因几率性大电流导致输入电压VIN降低,从而误触发关机残影消除功能,如图4所示。
图4示出了图1中显示装置误触发消影控制信号的时序图。图4中由上至下依次为输入电压VIN的电压波形图、栅极开启电压VGH的电压波形图、消影控制信号XON的电压波形图以及输入电压的电流波形图I-VIN。
t3时刻,输入电压的电流I-VIN瞬时增大,导致输入电压VIN的电压降低,由于设置的关机残影消除功能的触发电压较高,消影控制电压 XON的电压值已经下降至触发电压,开启关机残影消除功能,释放显示阵列110中薄膜晶体管存储的电荷,而此时显示装置100仍在工作,导致输入电压VIN的电压波形图从t3时刻开始产生毛糙,显示装置100 内部的部分电压也产生混乱,导致显示画面异常,降低了用户体验。
为了解决上述问题,本实用新型提供了一种关机控制电路和显示装置,如图5和图6所示。
图5示出了根据本实用新型实施例的显示装置的结构示意图。显示装置200包括显示阵列210、栅极驱动电路220、源极驱动电路230、时序控制电路240以及关机控制电路250。
其中,显示阵列210由多条扫描线和多条数据线交叉限定的多个像素单元排列而成,一般来说,像素单元主要包括薄膜晶体管、储存电容以及液晶电容。
栅极驱动电路220的输出端耦接至多条扫描线,提供栅极驱动信号G1至Gn,用以开启或关闭与对应扫描线连接的多个薄膜晶体管。
源极驱动电路230与多条数据线相连接,在多个薄膜晶体管开启时,为对应的像素单元提供灰阶显示电压S1至Sn,以使每一像素单元中均存储有影像信号以显示图像。
时序控制电路240经由数据接口从前端接收显示数据,根据显示数据产生时序信号和栅极控制信号,时序控制电路240与栅极驱动电路220 和源极驱动电路230相连接,从而向栅极驱动电路220和源极驱动电路 230提供各种时序信号。
关机控制电路250与时序控制电路240连接,接收使能信号EN,并根据使能信号EN产生消影控制信号XON。显示装置100关机时,时序控制电路240根据有效状态的消影控制信号XON产生时钟信号CLK,控制栅极驱动电路输出高电平的栅极驱动信号G1至Gn,以开启显示阵列110中的薄膜晶体管,加速存储电荷的释放,从而消除关机残影。其中栅极驱动信号G1至Gn的电平跟随栅极开启电压VGH的电平值。
图6示出了图5中关机控制电路的电路结构图。关机控制电路250 包括分压单元251和选择单元252。
分压单元251将输入电压VIN分压以输出分压电压Vpar。
分压单元251包括依次串联连接在输入电压VIN和地之间的第一电阻R1和第二电阻R2,第一电阻R1和第二电阻R2的连接于第三点C,第三节点C即为分压电压Vpar的输出端。通过改变第一电阻R1和第二电阻R2的阻值或阻值之比,可以调节分压电压Vpar和输入电压VIN的比值。
进一步的,第二电阻R2选自可变电阻,无需更换第一电阻R1或第二电阻R2即可调节分压电压Vpar和输入电压VIN的比值,分压单元 252可以产生不同电压的分压电压Vpar,从而关机控制电路250可以产生不同电压的消影控制信号XON,以适配不同的显示装置200,应用更加广泛。同时无需生产多种电压不同的关机控制电路250,有利于提高生产效率,降低成本。
选择单元252与分压单元251连接,根据使能信号EN的有效状态,将输入电压VIN和分压电压Vpar之一作为消影控制信号XON输出至时序控制电路240。其中,使能信号EN为高电平时,表示显示装置200 正在工作,当使能信号EN切换至低电平时,表示显示装置200处于关机状态。
可选的,使能信号EN选自显示装置200的背光使能信号。背光使能信号为有效电平状态时控制点亮显示面板的背光源。
选择单元252包括第一开关管Q1、第二开关管Q2、第三开关管Q3 以及第三电阻R3。
第一开关管Q1的第一端接收输入电压VIN。
第二开关管Q2的第一端和第一开关管Q1的第一端连接于第一节点 A,第二开关管Q2的控制端与第一开关管Q1的第二端连接于第二节点 B。
第三开关管Q3的第一端接收分压电压Vpar,第三开关管Q3的第二端与第二开关管Q2的第二端连接,以输出消影控制信号XON,第三开关管Q3的控制端与第一开关管Q1的控制端连接,以接收使能信号 EN。
第三电阻R3连接在使能信号EN和地之间。
参见图5,为了在显示装置200关机时充分释放显示阵列210内的电荷以有效消除关机残影现象,设置一个较高的触发电压,例如为1.2V,分压电压Vpar和输入电压VIN的比值例如为0.6,输入电压VIN例如为3.3V,则分压电压Vpar为1.98V。
当显示装置200处于工作状态时,使能信号EN为高电平时,例如为3.3V,第一开关管Q1关断,第三开关管Q3关断;第二节点B为低电平,第二开关管Q2导通,此时,选择单元252将输入电压VIN作为消影控制信号XON输出。当输入电压VIN保持稳定时,输入电压VIN 大于触发电压1.2V,不触发关机残影消除功能;当输入电压VIN波动,例如因几率性大电流下降至2.0V,输入电压VIN依然大于触发电压1.2V,不触发关机残影消除功能。
当显示装置200处于关机状态时,使能信号EN为低电平时,例如为0V,第一开关管Q1导通,第三开关管Q3导通;第二节点B的电压上升至输入电压VIN,第二开关管Q2关断,此时,选择单元252将分压电压Vpar作为消影控制信号XON输出。显示装置200关机时,输入电压VIN下降,分压电压Vpar随之下降,当输入电压VIN下降至2.0V 时,分压电压Vpar下降至1.2V,触发关机残影消除功能。
可选的,所述第一开关管Q1、第二开关管Q2和第三开关管Q3均选自PMOS管。
图7示出了图5中显示装置关机时的时序图。
参见图5、图6,t4时刻前,显示装置200处于工作状态,使能信号 EN为高电平,选择单元252将输入电压VIN作为消影控制信号XON 输出,即使输入电压VIN波动,也不会误触发关机残影消除功能。
t4时刻,显示装置200处于关机状态,使能信号EN由高电平切换至低电平,选择单元252将分压电压Vpar作为消影控制信号XON输出。
t5时刻,输入电压VIN下降,消影控制信号XON的电压随之一起下降,同时,栅极开启电压VGH下降。
t6时刻,消影控制信号XON的电压下降至触发电压,例如1.2V时,触发关机残影消除功,时钟信号CLK开始跟随栅极开启电压VGH,由于触发电压较高,此时栅极开启电压VGH电压值较高,与图3相比,时钟信号CLK处于高电平状态时的电压值更高,且持续时间t6~t7更长,显示阵列210放电时,时钟信号CLK的电压值越高,薄膜晶体管导通越充分,时钟信号CLK处于高电平状态的持续时间越长,薄膜晶体管的放电时间越长,越有利于显示阵列210的充分放电,从而更好的消除关机残影现象。
综上所述,本实用新型提供的关机控制电路250和显示装置200,可以设置较高的触发电压,消影控制信号XON下降至触发电压时,栅极开启电压VGH仍然较高,从而充分释放显示阵列210内存储的电荷,有效消除显示装置200的关机残影现象。并且只有在显示装置200处于关机状态,即使能信号EN处于低电平时,才将分压电压Vpar作为消影控制信号XON输出,避免现有技术中触发电压设置过高,输入电压VIN 波动导致消影控制信号XON下降至触发电压,使得关机残影消除功能被误触发的现象发生。
进一步的,第二电阻R2选自可变电阻,无需更换第一电阻R1或第二电阻R2即可调节分压电压Vpar和输入电压VIN的比值,分压单元 252可以产生不同电压的分压电压Vpar,从而关机控制电路250可以产生不同电压的消影控制信号XON,以适配不同的显示装置200,应用更加广泛。
应当说明,本领域普通技术人员可以理解,本文中使用的与电路运行相关的词语“期间”、“当”和“当……时”不是表示在启动动作开始时立即发生的动作的严格术语,而是在其与启动动作所发起的反应动作 (reaction)之间可能存在一些小的但是合理的一个或多个延迟,例如各种传输延迟等。本文中使用词语“大约”或者“基本上”意指要素值(element)具有预期接近所声明的值或位置的参数。然而,如本领域所周知的,总是存在微小的偏差使得该值或位置难以严格为所声明的值。本领域已恰当的确定了,至少百分之十(10%)(对于半导体掺杂浓度,至少百分之二十(20%))的偏差是偏离所描述的准确的理想目标的合理偏差。当结合信号状态使用时,信号的实际电压值或逻辑状态(例如“1”或“0”)取决于使用正逻辑还是负逻辑。
依照本实用新型的实施例如上文,这些实施例并没有详尽叙述所有的细节,也不限制该实用新型仅为的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本实用新型的原理和实际应用,从而使所属技术领域技术人员能很好地利用本实用新型以及在本实用新型基础上的修改使用。
Claims (10)
1.一种关机控制电路,其特征在于,包括:
分压单元,采集输入电压并根据所述输入电压生成分压电压;
选择单元,与所述分压单元连接,接收使能信号,并根据所述使能信号的有效状态,将所述分压电压和所述输入电压之一作为消影控制信号输出。
2.根据权利要求1所述的关机控制电路,其特征在于,所述选择单元被配置为,接收到第一状态的使能信号时,将所述输入电压作为消影控制信号输出,接收到第二状态的使能信号时,将所述分压电压作为消影控制信号输出。
3.根据权利要求1所述的关机控制电路,其特征在于,所述使能信号选自背光使能信号。
4.根据权利要求1所述的关机控制电路,其特征在于,所述分压单元包括:第一电阻和第二电阻,
所述第一电阻和所述第二电阻依次串连在输入电压和地之间,所述第一电阻和所述第二电阻的中间节点为所述分压电压的输出端。
5.根据权利要求1所述的关机控制电路,其特征在于,所述选择单元包括:
第一开关管,所述第一开关管的第一端接收所述输入电压,所述第一开关管的控制端接收所述使能信号;
第二开关管,所述第二开关管的第一端和所述第一开关管的第一端连接与第一节点,所述第二开关管的控制端与所述第一开关管的第二端连接与第二节点;
第三开关管,所述第三开关管的第一端接收所述分压电压,所述第三开关管的第二端与所述第二开关管的第二端连接,所述第三开关管的控制端与所述第一开关管的控制端连接;其中,
所述第二开关管的第二端输出所述消影控制信号。
6.根据权利要求5所述的关机控制电路,其特征在于,所述第一开关管、所述第二开关管以及所述第三开关管选自P型场效应管。
7.根据权利要求5所述的关机控制电路,其特征在于,所述选择单元还包括:
第三电阻,所述第三电阻的第一端与所述第一开关管的控制端连接,所述第三电阻的第二端接地。
8.根据权利要求4所述的关机控制电路,其特征在于,所述第二电阻选自可变电阻。
9.一种显示装置,其特征在于,还包括:权利要求1至权利要求8任一项所述的关机控制电路。
10.根据权利要求9所述的显示装置,其特征在于,还包括:显示阵列、用于向所述显示阵列提供栅极驱动信号的栅极驱动电路、用于向所述显示阵列提供源极信号的源极驱动电路以及用于控制所述栅极驱动电路和所述源极驱动电路的时序控制电路;
其中,所述关机控制电路与所述时序控制电路连接,接收使能信号,并根据所述使能信号生产消影控制信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202120372018.XU CN214587954U (zh) | 2021-02-10 | 2021-02-10 | 关机控制电路及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202120372018.XU CN214587954U (zh) | 2021-02-10 | 2021-02-10 | 关机控制电路及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN214587954U true CN214587954U (zh) | 2021-11-02 |
Family
ID=78350977
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202120372018.XU Active CN214587954U (zh) | 2021-02-10 | 2021-02-10 | 关机控制电路及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN214587954U (zh) |
-
2021
- 2021-02-10 CN CN202120372018.XU patent/CN214587954U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108648696B (zh) | 像素电路、阵列基板、显示装置和像素驱动方法 | |
CN213904905U (zh) | 显示阵列的公共电极放电单元以及液晶显示装置 | |
US10930361B2 (en) | Voltage control circuit, shift register unit and display device | |
WO2020244309A1 (zh) | 像素驱动电路及其驱动方法,以及显示面板、存储介质 | |
EP3220381B1 (en) | Pixel circuit, display panel and driving method thereof | |
EP2874140A1 (en) | Light-emitting control circuit, light-emitting control method and shift register | |
US11482148B2 (en) | Power supply time sequence control circuit and control method thereof, display driver circuit, and display device | |
US10510313B2 (en) | Driving circuit outputting a chamfered wave scanning signal, driving method and display apparatus | |
US10262591B2 (en) | Circuit for driving amole pixel | |
CN103198794A (zh) | 像素电路及其驱动方法、有机发光显示面板及显示装置 | |
KR20170130350A (ko) | 셧다운 시 디스플레이 패널의 잔상을 방지하기 위한 구동 방법 및 디스플레이 디바이스 | |
CN113112955B (zh) | 像素电路及其驱动方法、显示基板、显示装置 | |
CN109949758B (zh) | 基于栅极驱动电路的扫描信号补偿方法及装置 | |
CN103500556A (zh) | 一种像素电路及其驱动方法、薄膜晶体管背板 | |
CN109671413B (zh) | 升压电路和关机电路及它们的驱动方法以及显示装置 | |
US10319325B2 (en) | Shift register unit, driving method thereof, gate driving circuit, and display device | |
CN107731180B (zh) | 栅极驱动电路 | |
US20200342811A1 (en) | Pixel driving circuit, display device and driving method | |
CN103366672A (zh) | 发光元件驱动电路及像素电路 | |
CN214587964U (zh) | 液晶显示器 | |
CN102956199A (zh) | 一种像素电路及显示装置 | |
CN214587954U (zh) | 关机控制电路及显示装置 | |
CN112927645A (zh) | 驱动电路、驱动方法和显示装置 | |
CN203870950U (zh) | 像素驱动电路及显示装置 | |
CN214175660U (zh) | 液晶显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |