CN212435663U - 复位电路及复位系统 - Google Patents

复位电路及复位系统 Download PDF

Info

Publication number
CN212435663U
CN212435663U CN202020737648.8U CN202020737648U CN212435663U CN 212435663 U CN212435663 U CN 212435663U CN 202020737648 U CN202020737648 U CN 202020737648U CN 212435663 U CN212435663 U CN 212435663U
Authority
CN
China
Prior art keywords
circuit
reset
target controller
power management
watchdog
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202020737648.8U
Other languages
English (en)
Inventor
黄海清
文微
熊志飞
石智熔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Edan Instruments Inc
Original Assignee
Edan Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Edan Instruments Inc filed Critical Edan Instruments Inc
Priority to CN202020737648.8U priority Critical patent/CN212435663U/zh
Application granted granted Critical
Publication of CN212435663U publication Critical patent/CN212435663U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本实用新型涉及复位技术领域,具体涉及复位电路及复位系统,其中复位电路包括看门狗电路,具有与目标控制器的第一信号输出端连接的第一信号输入端;电源管理电路,具有与目标控制器的第二信号输出端连接的第二信号输入端;逻辑电路,所述逻辑电路的输入端分别与看门狗电路的输出端以及电源管理电路的输出端连接;逻辑电路的输出端与目标控制器的复位端连接。该复位电路采用双电路复位的方式,提高了对目标控制器复位操作的可靠性,同时该复位电路对目标控制器进行复位操作所需的时间比采用电源管理电路与看门狗电路级联的方式所需的时间更短,在加快了整个复位过程的时间的基础下,使得具有该复位电路的电路系统的启动时间较短。

Description

复位电路及复位系统
技术领域
本实用新型涉及复位技术领域,具体涉及复位电路及复位系统。
背景技术
目前随着控制器的功能越来越复杂,同一控制器的不同功能模块的上电时序及供电电压不一样,这就使得控制器需要具有较多的电源域,并且还需要结合专用的电源管理电路产生不同上电时序的电压及复位信号以使得控制器正常工作。此外,为了防止由于控制器的程序跑飞所导致的死机,在具有控制器的电路系统的设计中通常会设计看门狗电路用于在控制器进入死机状态后对其进行复位;同时在控制器上电时对其进行上电复位操作。
现有的电路设计中通常采用电源管理电路与看门狗电路级联的方式来对控制器进行复位,即具有控制器的电路系统先给电源管理电路供电,电源管理电路会产生不同的电压给控制器供电,从电源管理电路产生的不同的电压中选取一个合适的电压给看门狗电路供电,随后看门狗电路会产生一个复位信号对控制器进行上电复位。
然而,在上述复位电路中,当电源管理电路或看门狗电路出现故障时可能会导致控制器复位失败,即复位电路的可靠性较低;且这种级联的复位方式所需的复位时间也相对较长。
实用新型内容
有鉴于此,本实用新型实施例提供了一种复位电路及复位系统,以解决现有复位电路的可靠性低且复位时间长的问题。
根据第一方面,本实用新型实施例提供了一种复位电路,包括:
看门狗电路,具有与目标控制器的第一信号输出端连接的第一信号输入端;
电源管理电路,具有与所述目标控制器的第二信号输出端连接的第二信号输入端;
逻辑电路,所述逻辑电路的输入端分别与所述看门狗电路的输出端以及所述电源管理电路的输出端连接;所述逻辑电路的输出端与所述目标控制器的复位端连接。
本实用新型实施例提供的复位电路,将电源管理电路产生的复位信号和看门狗电路产生的复位信号经过逻辑电路处理后共同作用于目标控制器,即采用双电路复位的方式,提高了对目标控制器复位操作的可靠性,同时该复位电路对目标控制器进行复位操作所需的时间比采用电源管理电路与看门狗电路级联的方式所需的时间更短,在加快了整个复位过程的时间的基础下,使得具有该复位电路的电路系统的启动时间较短。
结合第一方面,在第一方面第一实施方式中,所述逻辑电路包括与门、与非门、或门以及非门中的至少一种。
本实用新型实施例提供的复位电路,其中逻辑电路可以是与门、与非门等等,可以根据控制逻辑进行相应的设置,使得该复位电路具有较广泛的应用范围。
结合第一方面第一实施方式,在第一方面第二实施方式中,所述逻辑电路包括:
第一二极管、第二二极管以及第一电阻;
其中,所述第一二极管的一端以及所述第二二极管的一端分别同向接入所述看门狗电路的输出端以及所述电源管理电路的输出端,所述第一二极管的另一端以及所述第二二极管的另一端接入所述目标控制器的复位端;
所述第一电阻的一端接入所述目标控制器的复位端,所述第一电阻的另一端接入第一电源。
结合第一方面第二实施方式,在第一方面第三实施方式中,所述逻辑电路还包括:
第一电容,所述第一电容的一端接入所述目标控制器的复位端,另一端接地。
结合第一方面,在第一方面第四实施方式中,所述看门狗电路包括:
看门狗芯片,具有电源输入端以及所述第一信号输入端;其中,所述电源输入端与第二电源连接;
外围电路,与所述看门狗芯片适配。
本实用新型实施例提供的复位电路,采用第一电源对看门狗芯片进行供电,取代了采用电源管理电路向看门狗芯片供电的方式,那么低功耗设计时电源管理电路可以根据实际需求关闭相应的电源输出端,对看门狗芯片并不会造成任何影响,提高了该复位电路的可靠性。
结合第一方面第四实施方式,在第一方面第五实施方式中,所述外围电路包括:
第二电容,所述第二电容的一端与所述电源输入端连接,另一端接地。
本实用新型实施例提供的复位电路,在电源输入端接入第二电容,通过第二电容对输入的电源信号进行滤波,以保证电源输入端所接入的电源信号的可靠性。
结合第一方面第五实施方式,在第一方面第六实施方式中,所述外围电路还包括:
第二电阻,其中,所述第一信号输入端通过所述第二电阻与所述第一信号输出端连接。
本实用新型实施例提供的复位电路,在第一信号输入端与第一信号输出端之间连接有第二电阻,通过第二电阻进行限流防止第一信号输出端的输出信号对看门狗芯片的冲击。
结合第一方面,在第一方面第七实施方式中,所述目标控制器的第二信号输出端与所述电源管理电路的第二信号输入端连接。
结合第一方面第七实施方式,在第一方面第八实施方式中,所述电源管理电路还具有:
至少一个电源输出端,所述至少一个电源输出端与所述目标控制器的至少一个电源输入端连接。
根据第二方面,本实用新型实施例还提供了一种复位系统,包括:
本实用新型第一方面或第一方面任一项实施方式中所述的复位电路;
目标控制器,所述目标控制器的第一信号输出端与所述第一信号输入端连接,所述目标控制器的第二信号输出端与所述第二信号输入端连接,所述目标控制器的复位端与所述逻辑电路的输出端连接。
本实用新型实施例提供的复位系统,将电源管理电路产生的复位信号和看门狗电路产生的复位信号经过逻辑电路处理后共同作用于目标控制器,即采用双电路复位的方式,提高了对目标控制器复位操作的可靠性,同时该复位电路对目标控制进行复位操作所需的时间比采用电源管理电路与看门狗电路级联的方式所需的时间更短,在加快了整个复位过程的时间的基础下,具有该复位电路的电路系统的启动时间较短。
附图说明
为了更清楚地说明本实用新型具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是根据本实用新型实施例的复位电路的结构示意图;
图2是根据本实用新型实施例的复位电路的结构示意图;
图3是根据本实用新型实施例的逻辑电路的结构示意图。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
本实用新型实施例提供了一种复位电路,如图1所示,所述的复位电路包括看门狗电路10、电源管理电路20以及逻辑电路30。其中,复位电路用于对目标控制器40进行复位控制。需要说明的是,图1中的箭头指向用于表示信号流的走向。
具体地,如图1所示,看门狗电路10具有第一信号输入端11以及输出端12,第一信号输入端11与目标控制器40的第一信号输出端41连接,输出端 12与逻辑电路30的一个输入端31连接。
当看门狗电路10上电后,看门狗电路10会产生一个上电复位信号,并通过其输出端12传输至逻辑电路30进行处理。当目标控制器40正常工作时,目标控制器40会通过第一信号输出端41定期输出一个喂狗信号给看门狗电路10 的第一信号输入端11;当目标控制器40工作异常且在预设时间段内没有输出喂狗信号给看门狗电路10时,看门狗电路10会产生一个复位信号,并通过其输出端12传输至逻辑电路30进行处理。
电源管理电路20具有第二信号输入端21以及输出端22,其中,第二信号输入端21与目标控制器40的第二信号输出端42连接,电源管理电路20的输出端与逻辑电路30的另一个输入端32连接。即,请参见图1,看门狗电路10 的输出端12以及电源管理电路20的输出端22分别与逻辑电路30的两个输入端连接。
当电源管理电路20上电后,电源管理电路20会输出不同的电压值对目标控制器40进行供电,也会产生上电复位信号,并通过其输出端22传输至逻辑电路30进行处理。当目标控制器40正常工作时,目标控制器40可以通过第二信号输出端42输出控制信号去控制电源管理电路20,使得电源管理电路20输出复位信号,并通过其输出端22传输至逻辑电路30进行处理;当目标控制器 40工作异常时,由于目标控制器40与电源管理电路20之间的通信连接(即,目标控制器40的第二信号输出端42与电源管理电路的第二信号输入端21的连接),目标控制器40可以将其工作状态发送给电源管理电路20,以使得电源管理电路20知晓当前目标控制器40处于工作不正常状态,那么电源管理电路20 会输出复位信号,并通过其输出端22传输至逻辑电路30进行处理。
可选地,此处的电源管理电路20可为专用的电源管理芯片电路或者由多个电源芯片构成的电源管理电路,也可以为其他电源管理电路,在此对电源管理电路20的具体结构并不做任何限制。
逻辑电路30的两个输入端分别与看门狗电路10的输出端12以及电源管理电路20的输出端22连接,逻辑电路30用于对看门狗电路10以及电源管理电路20输出的复位信号进行运算,并通过其输出端将运算结果传输至目标控制器 40的复位端43,以使得目标控制器40能够根据复位端43所接收到的运算结果进行相应的操作。
所述的逻辑电路30可以是与门、与非门、或门,或者非门中的一种,也可以是上述两种或多种的组合。其中,所述的与门、与非门、或门,或者非门可以是对应的芯片,也可以是通过电路元器件组成的等等。具体可以根据控制逻辑进行相应的设置,在此并不做任何限制。
本实施提供的复位电路,将电源管理电路20产生的复位信号和看门狗电路 10产生的复位信号经过逻辑电路30处理后共同作用于目标控制器40,即采用双电路复位的方式,就可以在电源管理电路20或看门狗电路10中的任一个出现故障时,也能够实现对目标控制器的复位,提高了对目标控制器40复位操作的可靠性。其中,复位操作的可靠性体现在:当看门狗10和目标控制器40同时出现故障时,可以通过电源管理电路20对目标控制器40进行复位;当电源管理电路20和目标控制器40同时出现故障时,可以通过看门狗电路10对目标控制器40进行复位。同时该复位电路对目标控制器40进行复位操作所需的时间比采用电源管理电路20与看门狗电路10级联的方式所需的时间更短,在加快了整个复位过程的时间的基础下,使得具有该复位电路的电路系统的启动时间较短。
作为本实施例的一种可选实施方式,图2示出了复位电路的一个具体的结构示意图。
如图2所示,逻辑电路30包括第一二极管D1、第二二极管D2以及第一电阻R1。具体地,第一二极管D1的一端以及第二二极管D2的一端分别同向接入看门狗电路10的输出端(即,图2中的RESET管脚)以及电源管理电路 20的输出端(即,图2中的RST管脚),第一二极管D1的另一端以及第二二极管D2的另一端接入目标控制器40的复位端(即,图2中的PWRONRSTN 管脚);所述第一电阻R1的一端接入目标控制器40的复位端,所述第一电阻R1的另一端接入第一电源VDD。
具体地,如图3所示,本实施例中的逻辑电路30为与门,该与门具有两个输入端in1、in2以及一个输出端out。其中,请结合图2,两个输入端in1以及 in2分别与看门狗电路10的输出端以及电源管理电路20的输出端连接,该与门把看门狗电路10和电源管理电路20传输过来的复位信号进行与运算后,再通过输出端out输出给目标控制器40的复位端。例如,当目标控制器40对低电平的复位信号有效时,根据与门的运算特性,看门狗电路10和电源管理电路 20传输过来的复位信号只需两者其中之一有效,与门就会输出有效复位信号使得目标控制器40进行复位。
进一步地,如图2所示,所述的逻辑电路30还包括有第一电容C1,所述的第一电容C1的一端接入目标控制器的复位端(即,图2中的PWRONRSTN 管脚),另一端接地。
作为本实施例的一种可选实施方式,如图2所示,看门狗电路10包括看门狗芯片以及与看门狗芯片适配的外围电路。其中,看门狗芯片10具有电源输入端(即,图2中的VDD管脚)以及第一信号输入端(即,图2中的WDI管脚)。所述的电源输入端与第二电源VDD连接。
图2所示复位电路中的看门狗芯片采用第二电源VDD供电,取代了采用电源管理电路向看门狗芯片供电的方式,那么低功耗设计时电源管理电路可以根据实际需求关闭相应的电源输出端,对看门狗芯片并不会造成任何影响,提高了该复位电路的可靠性。
可选地,如图2所示,看门狗电路10的外围电路还包括有第二电容C2,其中,第二电容C2的一端与看门狗芯片的VDD管脚连接,另一端接地。当看门狗电路10上电时,看门狗电路10通过其输出端(即,图2中的RESET管脚) 输出复位信号给逻辑电路30进行处理;看门狗电路10的第一信号输入端(即,图2中的WDI管脚)通过第二电阻R2与目标控制器40的第一信号输出端(即,图2中的GPIO管脚)连接。需要说明的是,此处的GPIO管脚不应只限定普通的GPIO管脚,还可以是在定期内能够输出信号的其他功能管脚。当目标控制器40正常工作时,目标控制器40会通过GPIO管脚定期给看门狗电路10进行喂狗。当目标控制器40出现卡死等异常工作状态时,看门狗电路10在在预设时间段内接收不到目标控制器40发送的喂狗信号,则看门狗电路10通过 RESET管脚输出复位信号给逻辑电路30进行处理。
通过在第一信号输入端与第一信号输出端之间连接有第二电阻R2,可以利用第二电阻R2进行限流防止第一信号输出端的输出信号对看门狗芯片的冲击。
在本实施例的另一些可选实施方式中,电源管理电路20的第二信号输入端 (即,图2中的CTRL1管脚)直接与目标控制器40的第二信号输出端(即,图2中的CTRL2管脚)连接。
此外,电源管理电路20还包括至少一个电源输出端,用于向目标控制器 40提供不同的电压值,以使得目标控制器40的各个功能模块能够正常工作。如图2所示,电源管理电路20具有3个电源输出端(即,图2中的VCC1、VCC2 以及VCC3管脚),其分别与目标控制器40的3个电源输入端(即,图2中的 VDD1、VDD2以及VDD3管脚)连接。在低功耗时,电源管理电路20可以根据目标控制器40当前不需要运行的功能模块对应的电源输入端,关闭相应的电源输出端。例如,在低功耗时,VDD2管脚所对应的功能模块不需要运行,那么电源管理电路20就可以将与VDD2管脚连接的VCC2管脚关闭,以降低电路功耗。
如图2所示,电源管理电路20不仅给目标控制器40提供不同时序及不同压值的电压,也可以通过输出端(即,图2中的RST管脚)向逻辑电路30输出复位信号。当电源管理电路20上电时,电源管理电路20会产生上电复位信号,通过RST管脚输出给逻辑电路30进行处理;当目标控制器40工作异常或在正常工作状态下需要进行复位操作时,可通过CTRL2管脚发出控制命令让电源管理电路20通过RST管脚输出复位信号给逻辑电路30进行处理。
本实用新型实施例还提供了一种复位系统,该复位系统包括图1-图3所示实施例中的复位电路以及目标控制器40。
其中,目标控制器40的第一信号输出端41与看门狗电路10的第一信号输入端11连接,目标控制器40的第二信号输出端42与电源管理电路20的第二信号输入端21连接,目标控制器40的复位端43与逻辑电路30的输出端33 连接。
请参见图1,目标控制器40用于接收来自逻辑电路30运算后的复位信号。具体地,在整个系统上电时,看门狗电路10会产生一个上电复位信号,同样电源管理电路20也会产生一个上电复位信号,两个上电复位信号通过逻辑电路 30的处理作用于目标控制器40,使得目标控制器40进行上电复位操作。当目标控制器40进入正常工作状态后,如果此时需要对目标控制器40进行复位处理,则目标控制器40可以产生控制信号去控制电源管理电路20输出复位信号给逻辑电路30,使得逻辑电路30对目标控制器40进行复位操作;当目标控制器40工作不正常时,目标控制器40会停止输出喂狗信号,使得看门狗电路10 产生复位信号作用于逻辑电路30,同样地,电源管理电路20可以通过其与目标控制器40的通信机制确定目标控制器40处于工作不正常状态,从而使得电源管理电路20产生复位信号给逻辑电路30进行处理。该复位系统通过两种机制相结合去确定目标控制器40是否工作异常,使得看门狗电路10和/或电源管理电路输出相应的复位信号给逻辑电路30,最后通过逻辑电路30运算后输出的信号决定是否对目标控制器40进行复位操作。
作为本实施例的一个具体的示意,目标控制器40可以由控制器芯片及其外围电路(图2中未示出)构成,在本实施例中目标控制器40的PWRONRST管脚接收经过逻辑电路30处理后的复位信号。当目标控制器40处于正常工作时通过GPIO管脚给看门狗电路10提供喂狗信号,也可以通过CTRL2管脚给电源管理电路20提供控制信号用于控制电源管理电路20的输出;当目标控制器 40工作异常时,目标控制器40会停止给10看门电路喂狗信号使得看门狗电路产生复位信号传递给逻辑电路30,同时也可由其与电源管理电路20的通信机制使得电源管理电路20能够确定出目标控制器40处于工作不正常状态,此时电源管理电路20也能够产生复位信号传递给逻辑电路30,经过逻辑电路30的与运算,最终复位目标控制器40。这种复位的方式可有效避免当看门狗电路10 或电源管理电路20出现故障,且目标控制器40也出现工作异常而不能对目标控制器40进行复位的情况。
虽然结合附图描述了本实用新型的实施例,但是本领域技术人员可以在不脱离本实用新型的精神和范围的情况下做出各种修改和变型,这样的修改和变型均落入由所附权利要求所限定的范围之内。

Claims (10)

1.一种复位电路,其特征在于,包括:
看门狗电路,具有与目标控制器的第一信号输出端连接的第一信号输入端;
电源管理电路,具有与所述目标控制器的第二信号输出端连接的第二信号输入端;
逻辑电路,所述逻辑电路的输入端分别与所述看门狗电路的输出端以及所述电源管理电路的输出端连接;所述逻辑电路的输出端与所述目标控制器的复位端连接。
2.根据权利要求1所述的复位电路,其特征在于,所述逻辑电路包括与门、与非门、或门以及非门中的至少一种。
3.根据权利要求2所述的复位电路,其特征在于,所述逻辑电路包括:
第一二极管、第二二极管以及第一电阻;
其中,所述第一二极管的一端以及所述第二二极管的一端分别同向接入所述看门狗电路的输出端以及所述电源管理电路的输出端,所述第一二极管的另一端以及所述第二二极管的另一端接入所述目标控制器的复位端;
所述第一电阻的一端接入所述目标控制器的复位端,所述第一电阻的另一端接入第一电源。
4.根据权利要求3所述的复位电路,其特征在于,所述逻辑电路还包括:
第一电容,所述第一电容的一端接入所述目标控制器的复位端,另一端接地。
5.根据权利要求1所述的复位电路,其特征在于,所述看门狗电路包括:
看门狗芯片,具有电源输入端以及所述第一信号输入端;其中,所述电源输入端与第二电源连接;
外围电路,与所述看门狗芯片适配。
6.根据权利要求5所述的复位电路,其特征在于,所述外围电路包括:
第二电容,所述第二电容的一端与所述电源输入端连接,另一端接地。
7.根据权利要求6所述的复位电路,其特征在于,所述外围电路还包括:
第二电阻,其中,所述第一信号输入端通过所述第二电阻与所述第一信号输出端连接。
8.根据权利要求1所述的复位电路,其特征在于,所述目标控制器的第二信号输出端与所述电源管理电路的第二信号输入端连接。
9.根据权利要求8所述的复位电路,其特征在于,所述电源管理电路还具有:
至少一个电源输出端,所述至少一个电源输出端与所述目标控制器的至少一个电源输入端连接。
10.一种复位系统,其特征在于,包括:
权利要求1-9中任一项所述的复位电路;
目标控制器,所述目标控制器的第一信号输出端与所述看门狗电路的所述第一信号输入端连接,所述目标控制器的第二信号输出端与所述电源管理电路的所述第二信号输入端连接,所述目标控制器的复位端与所述逻辑电路的输出端连接。
CN202020737648.8U 2020-05-07 2020-05-07 复位电路及复位系统 Active CN212435663U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202020737648.8U CN212435663U (zh) 2020-05-07 2020-05-07 复位电路及复位系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202020737648.8U CN212435663U (zh) 2020-05-07 2020-05-07 复位电路及复位系统

Publications (1)

Publication Number Publication Date
CN212435663U true CN212435663U (zh) 2021-01-29

Family

ID=74289401

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202020737648.8U Active CN212435663U (zh) 2020-05-07 2020-05-07 复位电路及复位系统

Country Status (1)

Country Link
CN (1) CN212435663U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113467591A (zh) * 2021-07-08 2021-10-01 南昌华勤电子科技有限公司 复合信号复位电路、方法及服务器
CN114326500A (zh) * 2021-12-27 2022-04-12 昂纳信息技术(深圳)有限公司 电源电路、fpga电路及光模块

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113467591A (zh) * 2021-07-08 2021-10-01 南昌华勤电子科技有限公司 复合信号复位电路、方法及服务器
CN114326500A (zh) * 2021-12-27 2022-04-12 昂纳信息技术(深圳)有限公司 电源电路、fpga电路及光模块
CN114326500B (zh) * 2021-12-27 2024-03-12 昂纳科技(深圳)集团股份有限公司 电源电路、fpga电路及光模块

Similar Documents

Publication Publication Date Title
US4908790A (en) Backup battery switching circuitry for a microcomputer or a microprocessor
US11385985B2 (en) Server power consumption management method and device
CN212435663U (zh) 复位电路及复位系统
US9846464B2 (en) Power supply system and control method thereof
US20100325464A1 (en) Computer system with delay circuit
WO2006028828A2 (en) Integrated circuit with shared hotsocket architecture
CN110708121A (zh) 一种光模块及光模块的控制方法
DE112019001912T5 (de) Schutz vor umgekehrtem überstrom für universal-serial-bus-typ-c(usb-c)-verbindersysteme
CN114900180A (zh) 一种gpio电路、芯片、电子设备
CN112445751B (zh) 适用于多模冗余系统的计算机主机接口板
CN110727220A (zh) 一种主从双余度fpga切换控制电路
CN217606356U (zh) 一种切换控制电路、主板及电子设备
CN107731260B (zh) 一种ssd的供电方法、系统及ssd
US9465766B1 (en) Isolation interface for master-slave communication protocols
CN114363728B (zh) 一种电子设备及防止电流倒灌的方法
US11658509B2 (en) Sequence control circuit for enhancing reliability in case of abnormal power-down and control method thereof
CN102213971A (zh) 时序控制电路及具有该时序控制电路的前端总线电源
CN111400211B (zh) 基于PCIe总线的通信方法及系统
CN110794804B (zh) 用于刷写ecu的系统、ecu、机动车和方法
US10955902B2 (en) Optimized management of the power supply of a microcontroller
DE102012203043A1 (de) System-auf-Chip, elektronisches Bauelement und System sowie Betriebsverfahren
US20100312929A1 (en) Universal serial bus device and universal serial bus system
CN111077764A (zh) 一种兼顾上电和复位的冷热备负载交叉控制方法及电路
CN101441611A (zh) 隔离电路
CN103901959A (zh) 主机板及其电源管理方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant