CN210839578U - 一种增加接口板的光模块通用写码板 - Google Patents

一种增加接口板的光模块通用写码板 Download PDF

Info

Publication number
CN210839578U
CN210839578U CN201921720874.9U CN201921720874U CN210839578U CN 210839578 U CN210839578 U CN 210839578U CN 201921720874 U CN201921720874 U CN 201921720874U CN 210839578 U CN210839578 U CN 210839578U
Authority
CN
China
Prior art keywords
pin
chip
circuit
power supply
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201921720874.9U
Other languages
English (en)
Inventor
刘现中
何正强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Inphilight Technology Co Ltd
Original Assignee
Wuhan Inphilight Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Inphilight Technology Co Ltd filed Critical Wuhan Inphilight Technology Co Ltd
Priority to CN201921720874.9U priority Critical patent/CN210839578U/zh
Application granted granted Critical
Publication of CN210839578U publication Critical patent/CN210839578U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Power Sources (AREA)

Abstract

本实用新型公开了一种增加接口板的光模块通用写码板,包括主控MCU单元、电源电路、USB接口电路、状态指示电路、一级接口电路、二级接口电路、SFP模块接口板、XFP模块接口板和QSFP模块接口板,所述主控MCU单元包括主控MCU、复位电路、下载接口电路、接口上拉电路和电源滤波电路。本增加接口板的光模块通用写码板,实现在在不断电情况下可快速切换SFP、XFP、QSFP等不同接口,以完成不同接口模块的读写码操作,通过接入的USB接口电路可实现与PC连接;可提供1.8V/3V/5V三种不同规格的电源,适用于不同电源需求的模块,实用性强。

Description

一种增加接口板的光模块通用写码板
技术领域
本实用新型涉及光模块通用写码板技术领域,具体为一种增加接口板的光模块通用写码板。
背景技术
目前主流光模块封装有SFP、XFP、QSFP等等,这些模块都有写码的需求,目前普遍的设计思路是为每种封装单独设计一块写码板或将多种封装接口全部直接放在一块写码板上,前一种存在严重的重复设计和资源的浪费、管理的不便;后一种虽然用一块板解决所有接口的写码问题,但使用不方便,且这两种设计都存在一个严重的问题:批量写码时母口很容易老化损坏,此时更换母口有可能导致整块写码板报废,从而造成大量的浪费,基于此,提出一种增加接口板的光模块通用写码板。
实用新型内容
本实用新型的目的在于提供一种增加接口板的光模块通用写码板,具有可完成不同接口模块的读写码操作,接口板损坏后不影响其他元件工作,适用于不同电源需求的接口板的优点,解决了现有技术中的问题。
为实现上述目的,本实用新型提供如下技术方案:一种增加接口板的光模块通用写码板,包括主控MCU单元、电源电路、USB接口电路、状态指示电路、一级接口电路、二级接口电路、SFP模块接口板、XFP模块接口板和QSFP 模块接口板,所述主控MCU单元包括主控MCU、复位电路、下载接口电路、接口上拉电路和电源滤波电路,电源电路包括主电源电路、3.3VMCU电源电路、模块1.8V电源电路、模块3.3V电源电路和模块5V电源电路,3.3VMCU电源电路、模块1.8V电源电路、模块3.3V电源电路和模块5V电源电路均接到主电源电路的电源输出端;所述复位电路、下载接口电路、接口上拉电路、电源滤波电路、状态指示电路、一级接口电路、二级接口电路、SFP模块接口板、XFP 模块接口板和QSFP模块接口板与主控MCU电连接,3.3VMCU电源电路与电源滤波电路相连。
优选的,所述主控MCU包括芯片U5,芯片U5的型号为C8051F340,芯片U5的脚41串联电容C13接地,电容C13的两端并接电容C14;复位电路包括按键开关S1、电容C11、电容C12、电阻R7和电阻R8,电阻R7的输入端连接到3.3VMCU电源电路接出的MCU-VCC端子,电阻R7的输出端连接到电容 C11、电容C12以及电阻R8的输入端,电容C11和电容C12的输出端接地;所述按键开关S1的输入端连接到电阻R7的输出端,按键开关S1的输出端连接到电容C11的输出端;所述电阻R8的输出端连接到芯片U5的脚13;下载接口电路包括排针CON1,排针CON1的脚1连接到3.3VMCU电源电路接出的 MCU-VCC端子,排针CON1的脚7连接到芯片U5的脚13,排针CON1的脚2 连接到芯片U5的脚14;接口上拉电路包括电阻R14-电阻R26,电阻R18的输入端连接到芯片U5的脚3,电阻R18串联电阻R19后连接到芯片U5的脚46;电阻R20的输入端连接到芯片U5的脚4,电阻R20的输出端串联电阻R21后接到芯片U5的脚46;电阻R22的输入端连接到芯片U5的脚5,电阻R22的输出端串联电阻R23后连接到芯片I5的脚44;电阻R25的输入端连接到芯片U5 的脚6,电阻R25的输出端串联电阻R26后连接到芯片U5的脚43;电阻R14 的输入端连接到3.3V电源输入端子,电阻R14的输出端连接到电阻R19的输入端,电阻R15的输入端连接到MCU-VCC端子,电阻R15的输出端连接到电阻 R19的输入端;电源滤波电路包括电容C21-电容C24,电容C21-电容C24的输入端连接到芯片U5的脚10,并接到MCU-VCC端子,电容C21-电容C24的输出端连接到芯片U5的脚7,并接地。
优选的,所述主电源电路包括芯片U3和排针P1,芯片U3的脚1接J1端子,并接到电容C1、电容C2的输出端,电容C1、电容C2的输入端连接到电源输入端;所述芯片U3的脚2接地,芯片U3的脚3接+6V电源输出端;所述排针P1的脚2接在电容C1的输出端,排针P1的脚1接+6V电源输出端; 3.3VMCU电源电路包括芯片U2,芯片U2的脚3接到+6V电源输出端子,芯片U2的脚1接地,芯片U2的脚2接MCU-VCC端子输出;模块1.8V电源电路包括芯片U6,芯片U6的脚9接到+6V电源输出端子,芯片U6的脚1接+1.8V电源输出;模块3.3V电源电路包括芯片U4,芯片U4的脚9接到+6V电源输出电子,芯片U4的脚1接+3.3V电源端子输出;模块5V电源电路包括芯片U1 和排针P2,芯片U1的脚9接到+6V电源输出端,芯片U1的脚1接+5V电源端子输出;所述排针J2的脚2接到+6V电源输出端子,排针J2的脚2接+5V电源端子输出。
优选的,所述状态指示电路包括发光二极管LED1、发光二极管LED2和发光二极管LED3,发光二极管LED1、发光二极管LED2和发光二极管LED3的输入端连接到MCU-VCC端子,发光二极管LED1的输出端连接到芯片U5的脚 42,发光二极管LED2输出端连接到芯片U5的脚40,发光二极管LED3输出端连接到芯片U5的脚39。
优选的,所述一级接口电路包括排母P3、排母P4和排母P5,排母P3、排母P4和排母P5均接到芯片U5上;排母P3的脚10接到芯片U6脚1接出的+1.8V 电源输出端子上,排母P3的脚11接到芯片U1脚1接出的+5V电源输出端子,排母P3的脚12接到芯片U4脚1接出的+3.3V电源输出端子。
优选的,所述二级接口电路包括排母P6-排母P8、排针J8,排母P6-排母P8、排针J8均接到芯片U5上,排母P6的脚10接到芯片U6脚1接出的+1.8V 电源输出端子上,排母P6的脚11接到芯片U1脚1接出的+5V电源输出端子,排母P6的脚12接到芯片U4脚1接出的+3.3V电源输出端子;排针J8的脚13 接到芯片U6脚1接出的+1.8V电源输出端子上,排针J8的脚16接到芯片U1 脚1接出的+5V电源输出端子,排针J8的脚15接到芯片U4脚1接出的+3.3V 电源输出端子。
优选的,所述SFP模块接口板包括SFP金手指J2和SFP母口J3,SFP金手指J2和SFP母口J3均与芯片U5连接,SFP金手指J2的脚13接到芯片U6 脚1接出的+1.8V电源输出端子上,SFP金手指J2的脚16接到芯片U1脚1接出的+5V电源输出端子,SFP金手指J2的脚15接到芯片U4脚1接出的+3.3V 电源输出端子;SFP母口J3的脚15和脚16接到芯片U4脚1接出的+3.3V电源输出端子。
优选的,所述XFP模块接口板包括SFP金手指J4和XFP母口J5,SFP金手指J4和XFP母口J5均与芯片U5连接,SFP金手指J4的脚13接到芯片U6 脚1接出的+1.8V电源输出端子上,SFP金手指J4的脚16接到芯片U1脚1接出的+5V电源输出端子,SFP金手指J4的脚15接到芯片U4脚1接出的+3.3V 电源输出端子;QSFP母口J5的脚8和脚9接到芯片U4脚1接出的+3.3V电源输出端子,QSFP母口J5的脚20和脚22接到芯片U4脚1接出的+1.8V电源输出端子上。
优选的,所述QSFP模块接口板包括SFP金手指J6和QSFP母口J7,SFP 金手指J6和QSFP母口J7均与芯片U5连接,SFP金手指J6的脚13接到芯片 U6脚1接出的+1.8V电源输出端子上,SFP金手指J6的脚16接到芯片U1脚1 接出的+5V电源输出端子,SFP金手指J6的脚15接到芯片U4脚1接出的+3.3V 电源输出端子;QSFP母口J7的脚10接到芯片U4脚1接出的+3.3V电源输出端子。
与现有技术相比,本实用新型的有益效果如下:
本增加接口板的光模块通用写码板,实现在在不断电情况下可快速切换 SFP、XFP、QSFP等不同接口,以完成不同接口模块的读写码操作,通过接入的USB接口电路可实现与PC连接,接口板、USB接口电路外接PC通讯以及电源部分加装在一起,只需快速切换不同接口即可,接口板可快速更换,且接口板上无其他元件,损坏后直接报废,不影响其他单元;电源电路可提供 1.8V/3V/5V三种不同规格的电源,适用于不同电源需求的模块,实用性强。
附图说明
图1为本实用新型的系统模块图;
图2为本实用新型的主控MCU电路图;
图3为本实用新型的复位电路图;
图4为本实用新型的下载接口电路图;
图5为本实用新型的主电源电路图;
图6为本实用新型的3.3VMCU电源电路图;
图7为本实用新型的模块1.8V电源电路图;
图8为本实用新型的模块3.3V电源电路图;
图9为本实用新型的模块5V电源电路图;
图10为本实用新型的USB接口电路图;
图11为本实用新型的状态指示电路图;
图12为本实用新型的一级接口电路图;
图13为本实用新型的二级接口电路图;
图14为本实用新型的SFP模块接口板示意图;
图15为本实用新型的XFP模块接口板示意图;
图16为本实用新型的QSFP模块接口板示意图。
图中:1、主控MCU单元;11、主控MCU;12、复位电路;13、下载接口电路;14、接口上拉电路;15、电源滤波电路;2、电源电路;21、主电源电路; 22、3.3VMCU电源电路;23、模块1.8V电源电路;24、模块3.3V电源电路; 25、模块5V电源电路;3、USB接口电路;4、状态指示电路;5、一级接口电路;6、二级接口电路;7、SFP模块接口板;8、XFP模块接口板;9、QSFP模块接口板。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参阅图1-16,一种增加接口板的光模块通用写码板,包括主控MCU单元 1、电源电路2、USB接口电路3、状态指示电路4、一级接口电路5、二级接口电路6、SFP模块接口板7、XFP模块接口板8和QSFP模块接口板9,主控MCU 单元1包括主控MCU11、复位电路12、下载接口电路13、接口上拉电路14和电源滤波电路15,电源电路2包括主电源电路21、3.3VMCU电源电路22、模块1.8V电源电路23、模块3.3V电源电路24和模块5V电源电路25,3.3VMCU 电源电路22、模块1.8V电源电路23、模块3.3V电源电路24和模块5V电源电路25均接到主电源电路21的电源输出端;复位电路12、下载接口电路13、接口上拉电路14、电源滤波电路15、状态指示电路4、一级接口电路5、二级接口电路6、SFP模块接口板7、XFP模块接口板8和QSFP模块接口板9与主控 MCU11电连接,3.3VMCU电源电路22与电源滤波电路15相连。
其中:主控MCU11包括芯片U5,芯片U5的型号为C8051F340,芯片U5 的脚41串联电容C13接地,电容C13的两端并接电容C14;复位电路12包括按键开关S1、电容C11、电容C12、电阻R7和电阻R8,电阻R7的输入端连接到3.3VMCU电源电路22接出的MCU-VCC端子,电阻R7的输出端连接到电容C11、电容C12以及电阻R8的输入端,电容C11和电容C12的输出端接地;按键开关S1的输入端连接到电阻R7的输出端,按键开关S1的输出端连接到电容C11的输出端;电阻R8的输出端连接到芯片U5的脚13;下载接口电路13 包括排针CON1,排针CON1的脚1连接到3.3VMCU电源电路22接出的 MCU-VCC端子,排针CON1的脚7连接到芯片U5的脚13,排针CON1的脚2 连接到芯片U5的脚14;接口上拉电路14包括电阻R14-电阻R26,电阻R18 的输入端连接到芯片U5的脚3,电阻R18串联电阻R19后连接到芯片U5的脚 46;电阻R20的输入端连接到芯片U5的脚4,电阻R20的输出端串联电阻R21 后接到芯片U5的脚46;电阻R22的输入端连接到芯片U5的脚5,电阻R22的输出端串联电阻R23后连接到芯片I5的脚44;电阻R25的输入端连接到芯片 U5的脚6,电阻R25的输出端串联电阻R26后连接到芯片U5的脚43;电阻R14的输入端连接到3.3V电源输入端子,电阻R14的输出端连接到电阻R19的输入端,电阻R15的输入端连接到MCU-VCC端子,电阻R15的输出端连接到电阻R19的输入端;电源滤波电路15包括电容C21-电容C24,电容C21-电容 C24的输入端连接到芯片U5的脚10,并接到MCU-VCC端子,电容C21-电容 C24的输出端连接到芯片U5的脚7,并接地。
其中:主电源电路21包括芯片U3和排针P1,芯片U3的型号为L7806,芯片U3的脚1接J1端子,并接到电容C1、电容C2的输出端,电容C1、电容 C2的输入端连接到电源输入端;芯片U3的脚2接地,芯片U3的脚3接+6V电源输出端;排针P1的脚2接在电容C1的输出端,排针P1的脚1接+6V电源输出端;电容C1和电容C2负责对输入的电源做一级滤波,芯片U3负责将外部输入的9-20V电源稳定到6V输出,供给3.3VMCU电源电路22、模块1.8V电源电路23、模块3.3V电源电路24以及模块5V电源电路25所需的6V输入电源,设置的排针P1方便在特殊情况下需要更大电流输入时,直接跳过芯片U3 外接大电流5V电源直接输入。3.3VMCU电源电路22包括芯片U2,芯片U2 的型号为AS1117-3.3,芯片U2的脚3接到+6V电源输出端子,芯片U2的脚1 接地,芯片U2的脚2接MCU-VCC端子输出;模块1.8V电源电路23包括芯片 U6,芯片U6的型号为ISL80101,芯片U6的脚9接到+6V电源输出端子,芯片U6的脚1接+1.8V电源输出;模块3.3V电源电路24包括芯片U4,芯片U4 的型号为ISL80101,芯片U4的脚9接到+6V电源输出电子,芯片U4的脚1接 +3.3V电源端子输出;模块5V电源电路25包括芯片U1和排针P2,芯片U1的型号为ISL80101,芯片U1的脚9接到+6V电源输出端,芯片U1的脚1接+5V 电源端子输出;排针J2的脚2接到+6V电源输出端子,排针J2的脚2接+5V电源端子输出。
其中:状态指示电路4包括发光二极管LED1、发光二极管LED2和发光二极管LED3,发光二极管LED1、发光二极管LED2和发光二极管LED3的输入端连接到MCU-VCC端子,发光二极管LED1的输出端连接到芯片U5的脚42,发光二极管LED2输出端连接到芯片U5的脚40,发光二极管LED3输出端连接到芯片U5的脚39,发光二极管LED1和发光二极管LED2分别用来指示电源及系统状态和模块状态,发光二极管LED3为电源和系统指示,系统正常工作后,发光二极管LED3电量,以指示电源供电系统已进入正常工作状态。
其中:一级接口电路5包括排母P3、排母P4和排母P5,排母P3、排母P4 和排母P5均接到芯片U5上;排母P3的脚10接到芯片U6脚1接出的+1.8V电源输出端子上,排母P3的脚11接到芯片U1脚1接出的+5V电源输出端子,排母P3的脚12接到芯片U4脚1接出的+3.3V电源输出端子;一级接口电路5主要负责将主控单片机的I/O全部引出,同时将主底座板上的各路电源电压引出,再通过二级接口电路6将I/O转接到最终的模块接口板上,以实现快速切换功能,最终保证整体纵更加便捷。
其中:二级接口电路6包括排母P6、排针P7、排针P8、排针J8,排母P6- 排母P8、排针J8均接到芯片U5上,排母P6的脚10接到芯片U6脚1接出的 +1.8V电源输出端子上,排母P6的脚11接到芯片U1脚1接出的+5V电源输出端子,排母P6的脚12接到芯片U4脚1接出的+3.3V电源输出端子;排针J8 的脚13接到芯片U6脚1接出的+1.8V电源输出端子上,排针J8的脚16接到芯片U1脚1接出的+5V电源输出端子,排针J8的脚15接到芯片U4脚1接出的 +3.3V电源输出端子;排针P7、排针P8、排针J8负责与底座上的三个排母一对一连接,将底座上的I/O和电源引入到二级接口板上,排针J8负责将二级转接板上的I/O和电源转接到模块接口板上,此处使用SFP母口是因为此接口引脚数量足够使用,且用此种接口方便模块接口板的热插拔更换。
其中:SFP模块接口板7包括SFP金手指J2和SFP母口J3,SFP金手指J2 和SFP母口J3均与芯片U5连接,SFP金手指J2的脚13接到芯片U6脚1接出的+1.8V电源输出端子上,SFP金手指J2的脚16接到芯片U1脚1接出的+5V 电源输出端子,SFP金手指J2的脚15接到芯片U4脚1接出的+3.3V电源输出端子;SFP母口J3的脚15和脚16接到芯片U4脚1接出的+3.3V电源输出端子; SFP母口J3提供一个SFP/SFP+模块插入的接口,实现读写码的功能,同时还可以对模块的状态进行控制和读取,对此系统的功能提供了充分的扩展空间。
其中:XFP模块接口板8包括SFP金手指J4和XFP母口J5,SFP金手指 J4和XFP母口J5均与芯片U5连接,SFP金手指J4的脚13接到芯片U6脚1 接出的+1.8V电源输出端子上,SFP金手指J4的脚16接到芯片U1脚1接出的 +5V电源输出端子,SFP金手指J4的脚15接到芯片U4脚1接出的+3.3V电源输出端子;QSFP母口J5的脚8和脚9接到芯片U4脚1接出的+3.3V电源输出端子,QSFP母口J5的脚20和脚22接到芯片U4脚1接出的+1.8V电源输出端子上;XFP母口J5提供一个XFP模块插入的接口,在使用的时候,可以实现读写码的功能,同时还可以对模块的状态进行控制和读取,同时对于有不同电源需求的模块,也可以保证使用,对系统的功能提供了充分的扩展空间。
其中:QSFP模块接口板9包括SFP金手指J6和QSFP母口J7,SFP金手指J6和QSFP母口J7均与芯片U5连接,SFP金手指J6的脚13接到芯片U6 脚1接出的+1.8V电源输出端子上,SFP金手指J6的脚16接到芯片U1脚1接出的+5V电源输出端子,SFP金手指J6的脚15接到芯片U4脚1接出的+3.3V 电源输出端子;QSFP母口J7的脚10接到芯片U4脚1接出的+3.3V电源输出端子;QSFP母口J7提供一个QSFP/QSFP+模块插入的接口,在使用的时候,可以实现读写码的功能,同时还可以对模块的状态进行控制和读取,对此系统的功能提供了充分的扩展空间。
综上所述:本增加接口板的光模块通用写码板,实现在在不断电情况下可快速切换SFP、XFP、QSFP等不同接口,以完成不同接口模块的读写码操作,通过接入的USB接口电路3可实现与PC连接,接口板、USB接口电路3外接 PC通讯以及电源部分加装在一起,只需快速切换不同接口即可,接口板可快速更换,且接口板上无其他元件,损坏后直接报废,不影响其他单元;电源电路2 可提供1.8V/3V/5V三种不同规格的电源,适用于不同电源需求的模块,实用性强。
尽管已经示出和描述了本实用新型的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本实用新型的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本实用新型的范围由所附权利要求及其等同物限定。

Claims (9)

1.一种增加接口板的光模块通用写码板,包括主控MCU单元(1)、电源电路(2)、USB接口电路(3)、状态指示电路(4)、一级接口电路(5)、二级接口电路(6)、SFP模块接口板(7)、XFP模块接口板(8)和QSFP模块接口板(9),其特征在于:所述主控MCU单元(1)包括主控MCU(11)、复位电路(12)、下载接口电路(13)、接口上拉电路(14)和电源滤波电路(15),电源电路(2)包括主电源电路(21)、3.3VMCU电源电路(22)、模块1.8V电源电路(23)、模块3.3V电源电路(24)和模块5V电源电路(25),3.3VMCU电源电路(22)、模块1.8V电源电路(23)、模块3.3V电源电路(24)和模块5V电源电路(25)均接到主电源电路(21)的电源输出端;所述复位电路(12)、下载接口电路(13)、接口上拉电路(14)、电源滤波电路(15)、状态指示电路(4)、一级接口电路(5)、二级接口电路(6)、SFP模块接口板(7)、XFP模块接口板(8)和QSFP模块接口板(9)与主控MCU(11)电连接,3.3VMCU电源电路(22)与电源滤波电路(15)相连。
2.根据权利要求1所述的一种增加接口板的光模块通用写码板,其特征在于:所述主控MCU(11)包括芯片U5,芯片U5的型号为C8051F340,芯片U5的脚41串联电容C13接地,电容C13的两端并接电容C14;复位电路(12)包括按键开关S1、电容C11、电容C12、电阻R7和电阻R8,电阻R7的输入端连接到3.3VMCU电源电路(22)接出的MCU-VCC端子,电阻R7的输出端连接到电容C11、电容C12以及电阻R8的输入端,电容C11和电容C12的输出端接地;所述按键开关S1的输入端连接到电阻R7的输出端,按键开关S1的输出端连接到电容C11的输出端;所述电阻R8的输出端连接到芯片U5的脚13;下载接口电路(13)包括排针CON1,排针CON1的脚1连接到3.3VMCU电源电路(22)接出的MCU-VCC端子,排针CON1的脚7连接到芯片U5的脚13,排针CON1的脚2连接到芯片U5的脚14;接口上拉电路(14)包括电阻R14-电阻R26,电阻R18的输入端连接到芯片U5的脚3,电阻R18串联电阻R19后连接到芯片U5的脚46;电阻R20的输入端连接到芯片U5的脚4,电阻R20的输出端串联电阻R21后接到芯片U5的脚46;电阻R22的输入端连接到芯片U5的脚5,电阻R22的输出端串联电阻R23后连接到芯片I5的脚44;电阻R25的输入端连接到芯片U5的脚6,电阻R25的输出端串联电阻R26后连接到芯片U5的脚43;电阻R14的输入端连接到3.3V电源输入端子,电阻R14的输出端连接到电阻R19的输入端,电阻R15的输入端连接到MCU-VCC端子,电阻R15的输出端连接到电阻R19的输入端;电源滤波电路(15)包括电容C21-电容C24,电容C21-电容C24的输入端连接到芯片U5的脚10,并接到MCU-VCC端子,电容C21-电容C24的输出端连接到芯片U5的脚7,并接地。
3.根据权利要求1所述的一种增加接口板的光模块通用写码板,其特征在于:所述主电源电路(21)包括芯片U3和排针P1,芯片U3的脚1接J1端子,并接到电容C1、电容C2的输出端,电容C1、电容C2的输入端连接到电源输入端;所述芯片U3的脚2接地,芯片U3的脚3接+6V电源输出端;所述排针P1的脚2接在电容C1的输出端,排针P1的脚1接+6V电源输出端;3.3VMCU电源电路(22)包括芯片U2,芯片U2的脚3接到+6V电源输出端子,芯片U2的脚1接地,芯片U2的脚2接MCU-VCC端子输出;模块1.8V电源电路(23)包括芯片U6,芯片U6的脚9接到+6V电源输出端子,芯片U6的脚1接+1.8V电源输出;模块3.3V电源电路(24)包括芯片U4,芯片U4的脚9接到+6V电源输出电子,芯片U4的脚1接+3.3V电源端子输出;模块5V电源电路(25)包括芯片U1和排针P2,芯片U1的脚9接到+6V电源输出端,芯片U1的脚1接+5V电源端子输出;所述排针J2的脚2接到+6V电源输出端子,排针J2的脚2接+5V电源端子输出。
4.根据权利要求1所述的一种增加接口板的光模块通用写码板,其特征在于:所述状态指示电路(4)包括发光二极管LED1、发光二极管LED2和发光二极管LED3,发光二极管LED1、发光二极管LED2和发光二极管LED3的输入端连接到MCU-VCC端子,发光二极管LED1的输出端连接到芯片U5的脚42,发光二极管LED2输出端连接到芯片U5的脚40,发光二极管LED3输出端连接到芯片U5的脚39。
5.根据权利要求1所述的一种增加接口板的光模块通用写码板,其特征在于:所述一级接口电路(5)包括排母P3、排母P4和排母P5,排母P3、排母P4和排母P5均接到芯片U5上;排母P3的脚10接到芯片U6脚1接出的+1.8V电源输出端子上,排母P3的脚11接到芯片U1脚1接出的+5V电源输出端子,排母P3的脚12接到芯片U4脚1接出的+3.3V电源输出端子。
6.根据权利要求1所述的一种增加接口板的光模块通用写码板,其特征在于:所述二级接口电路(6)包括排母P6-排母P8、排针J8,排母P6-排母P8、排针J8均接到芯片U5上,排母P6的脚10接到芯片U6脚1接出的+1.8V电源输出端子上,排母P6的脚11接到芯片U1脚1接出的+5V电源输出端子,排母P6的脚12接到芯片U4脚1接出的+3.3V电源输出端子;排针J8的脚13接到芯片U6脚1接出的+1.8V电源输出端子上,排针J8的脚16接到芯片U1脚1接出的+5V电源输出端子,排针J8的脚15接到芯片U4脚1接出的+3.3V电源输出端子。
7.根据权利要求1所述的一种增加接口板的光模块通用写码板,其特征在于:所述SFP模块接口板(7)包括SFP金手指J2和SFP母口J3,SFP金手指J2和SFP母口J3均与芯片U5连接,SFP金手指J2的脚13接到芯片U6脚1 接出的+1.8V电源输出端子上,SFP金手指J2的脚16接到芯片U1脚1接出的+5V电源输出端子,SFP金手指J2的脚15接到芯片U4脚1接出的+3.3V电源输出端子;SFP母口J3的脚15和脚16接到芯片U4脚1接出的+3.3V电源输出端子。
8.根据权利要求1所述的一种增加接口板的光模块通用写码板,其特征在于:所述XFP模块接口板(8)包括SFP金手指J4和XFP母口J5,SFP金手指J4和XFP母口J5均与芯片U5连接,SFP金手指J4的脚13接到芯片U6脚1接出的+1.8V电源输出端子上,SFP金手指J4的脚16接到芯片U1脚1接出的+5V电源输出端子,SFP金手指J4的脚15接到芯片U4脚1接出的+3.3V电源输出端子;QSFP母口J5的脚8和脚9接到芯片U4脚1接出的+3.3V电源输出端子,QSFP母口J5的脚20和脚22接到芯片U4脚1接出的+1.8V电源输出端子上。
9.根据权利要求1所述的一种增加接口板的光模块通用写码板,其特征在于:所述QSFP模块接口板(9)包括SFP金手指J6和QSFP母口J7,SFP金手指J6和QSFP母口J7均与芯片U5连接,SFP金手指J6的脚13接到芯片U6脚1接出的+1.8V电源输出端子上,SFP金手指J6的脚16接到芯片U1脚1接出的+5V电源输出端子,SFP金手指J6的脚15接到芯片U4脚1接出的+3.3V电源输出端子;QSFP母口J7的脚10接到芯片U4脚1接出的+3.3V电源输出端子。
CN201921720874.9U 2019-10-15 2019-10-15 一种增加接口板的光模块通用写码板 Active CN210839578U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201921720874.9U CN210839578U (zh) 2019-10-15 2019-10-15 一种增加接口板的光模块通用写码板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201921720874.9U CN210839578U (zh) 2019-10-15 2019-10-15 一种增加接口板的光模块通用写码板

Publications (1)

Publication Number Publication Date
CN210839578U true CN210839578U (zh) 2020-06-23

Family

ID=71258072

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201921720874.9U Active CN210839578U (zh) 2019-10-15 2019-10-15 一种增加接口板的光模块通用写码板

Country Status (1)

Country Link
CN (1) CN210839578U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113485174A (zh) * 2021-06-16 2021-10-08 深圳市极致兴通科技有限公司 一种满足光模块黑盒测试的mcb板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113485174A (zh) * 2021-06-16 2021-10-08 深圳市极致兴通科技有限公司 一种满足光模块黑盒测试的mcb板

Similar Documents

Publication Publication Date Title
CN103092737A (zh) 具有固态硬盘速率指示功能的电脑系统
CN210839578U (zh) 一种增加接口板的光模块通用写码板
CN209265427U (zh) 一种用于固态硬盘的多功能转接板装置
US9608737B2 (en) Circuit for realizing passivation of intelligent optical distribution interface disc in machine disc enable manner
CN103545891A (zh) 一种锂电池充电电路
CN106547657A (zh) 一种信息显示电路、系统和方法
CN111104131A (zh) 一种电源板、芯片烧录装置及烧录方法
CN213633843U (zh) 一种北斗定位器
CN210038513U (zh) 一种矿用本质安全型开关量io电路
CN210835112U (zh) 一种增加接口板的dac高速线缆用测试板
CN210270872U (zh) 一种便携式串口检测仪
CN215499747U (zh) 一种信号线与电源线复用电路
CN220381583U (zh) 一种通讯转换板
CN209895164U (zh) 一种集成多种通信功能的信号采集电路
CN214412700U (zh) 一种通用开关量输入电路
CN218298793U (zh) 一种ai输入板
CN210297725U (zh) 一种集成转接板
CN100403623C (zh) 一种通信设备用电源模块
CN112560371B (zh) 一种主板、板载电源及电子设备
CN213183605U (zh) 一种多功能测试板
CN215068132U (zh) 主板
CN217305872U (zh) 一种离子阱芯片的电极控制装置及离子阱量子计算机
CN220627048U (zh) 一种基于rk3399的嵌入式网络通讯主板
CN213814659U (zh) Rs232串口转i2c接口的适配器
CN220107966U (zh) 一种复杂可编程逻辑器件

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of utility model: A universal coding board for optical modules with added interface boards

Granted publication date: 20200623

Pledgee: Wuhan area branch of Hubei pilot free trade zone of Bank of China Ltd.

Pledgor: WUHAN YINGFEI GUANGCHUANG TECHNOLOGY Co.,Ltd.

Registration number: Y2024980006397

PE01 Entry into force of the registration of the contract for pledge of patent right