CN106547657A - 一种信息显示电路、系统和方法 - Google Patents

一种信息显示电路、系统和方法 Download PDF

Info

Publication number
CN106547657A
CN106547657A CN201610938885.9A CN201610938885A CN106547657A CN 106547657 A CN106547657 A CN 106547657A CN 201610938885 A CN201610938885 A CN 201610938885A CN 106547657 A CN106547657 A CN 106547657A
Authority
CN
China
Prior art keywords
diode
self
voltages
pld
numerical value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610938885.9A
Other languages
English (en)
Inventor
张国强
赵伟涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201610938885.9A priority Critical patent/CN106547657A/zh
Publication of CN106547657A publication Critical patent/CN106547657A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2284Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by power-on test, e.g. power-on self test [POST]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明提供了一种信息显示电路、系统和方法,该信息显示电路包括:南桥芯片、可编程逻辑器件以及至少两个二极管,其中,所述南桥芯片与所述可编程逻辑器件相连;所述至少两个二极管中,每一个所述二极管的阴极与所述可编程逻辑器件相连;所述每一个所述二极管的阳极与外部的供电电源相连;所述可编程逻辑器件接收所述南桥芯片发送的自检信息,并解析所述自检信息,通过所述解析后的自检信息控制每一个所述二极管的状态。本发明提供的方案能够有效地节省主板空间。

Description

一种信息显示电路、系统和方法
技术领域
本发明涉及计算机技术领域,特别涉及一种信息显示电路、系统和方法。
背景技术
在基本输入输出系统(Basic Input/Output System,BIOS)开机自检过程中,常常需要对自检信息进行显示。
目前,自检信息显示的方式主要是,通过专门的解码芯片连接南桥芯片和两个数码管,当开机启动时,南桥芯片向解码芯片发送自检信息,解码芯片通过解析自检信息,将解析后的自检信息通过数码管显示出来。由于解码芯片需要占据主板的空间,造成主板空间的浪费。
发明内容
本发明实施例提供了一种信息显示电路、系统和方法,能够有效地节省主板空间。
一种信息显示电路,包括:南桥芯片、可编程逻辑器件以及至少两个二极管,其中,
所述南桥芯片与所述可编程逻辑器件相连;
所述至少两个二极管中,每一个所述二极管的阴极与所述可编程逻辑器件相连;
所述每一个所述二极管的阳极与外部的供电电源相连;
所述可编程逻辑器件接收所述南桥芯片发送的自检信息,并解析所述自检信息,通过所述解析后的自检信息控制每一个所述二极管的状态。
优选地,上述信息显示电路,进一步包括:LPC总线,其中,
所述南桥芯片与所述LPC总线的一端相连;
所述可编程逻辑器件与所述LPC总线的另一端相连;
所述可编程逻辑器件通过所述LPC总线接收所述南桥芯片发送的自检信息。
优选地,上述信息显示电路,进一步包括:至少两个电阻,其中,
所述每一个所述二极管的阴极通过一个所述电阻与所述可编程逻辑器件相连;
所述可编程逻辑器件通过所述电阻和所述解析后的自检信息控制每一个所述二极管的状态。
优选地,所述可编程逻辑器件,进一步用于为数值“0”配置3.3V电压,为数值“1”配置0V电压,将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭;当所述二进制数值中的一个数值为“1”时,输出0V电压给对应的所述二极管,控制所述二极管亮。
优选地,所述可编程逻辑器件,进一步用于为数值“0”配置0V电压,为数值“1”配置3.3V电压,将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出0V电压给对应的所述二极管,控制所述二极管亮;当所述二进制数值中的一个数值为“1”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭。
优选地,所述至少两个二极管的个数为八个。
一种信息显示系统,其特征在于,包括:上述任一所述的信息显示电路和供电电源,其中,
所述供电电源,用于为所述信息显示电路提供3.3V电压。
一种信息显示方法,包括:
可编程逻辑器件接收南桥芯片发送的自检信息;
解析所述自检信息;
通过所述解析后的自检信息控制每一个所述二极管的状态。
优选地,上述方法进一步包括:通过LPC总线建立所述可编程逻辑器件和所述南桥芯片之间的连通;
所述可编程逻辑器件接收南桥芯片发送的自检信息,包括:所述可编程逻辑器件通过所述LPC总线接收所述南桥芯片发送的自检信息。
优选地,所述控制每一个所述二极管的状态,包括:
所述可编程逻辑器件通过所述电阻控制每一个所述二极管的亮的程度。
优选地,上述方法进一步包括:为数值“0”配置3.3V电压,为数值“1”配置0V电压;
所述通过所述解析后的自检信息控制每一个所述二极管的状态,包括:
将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭;当所述二进制数值中的一个数值为“1”时,输出0V电压给对应的所述二极管,控制所述二极管亮。
优选地,上述方法进一步包括:为数值“0”配置0V电压,为数值“1”配置3.3V电压;
所述通过所述解析后的自检信息控制每一个所述二极管的状态,包括:
将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出0V电压给对应的所述二极管,控制所述二极管亮;当所述二进制数值中的一个数值为“1”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭。
本发明实施例提供了一种信息显示电路、系统和方法,通过南桥芯片与可编程逻辑器件相连;至少两个二极管中,每一个二极管的阴极与可编程逻辑器件相连;每一个所述二极管的阳极与外部的供电电源相连;可编程逻辑器件接收南桥芯片发送的自检信息,并解析自检信息,通过解析后的自检信息控制每一个所述二极管的状态,由于南桥芯片和可编程逻辑器件是主板中必要的组件,即通过主板上现有的组件即可实现信息的显示,而无须专门在主板上设置解码芯片,能够有效地节省主板空间。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例提供的一种信息显示电路的结构示意图;
图2是本发明另一个实施例提供的一种信息显示电路的结构示意图;
图3是本发明又一个实施例提供的一种信息显示电路的结构示意图;
图4是本发明一个实施例提供的一种信息显示系统的结构示意图;
图5是本发明一个实施例提供的一种信息显示方法的流程图;
图6是本发明另一个实施例提供的一种信息显示系统的结构示意图;
图7是本发明另一个实施例提供的一种信息显示方法的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1所示,本发明实施例提供了一种信息显示电路,该信息显示电路可以包括:南桥芯片101、可编程逻辑器件102以及至少两个二极管103,其中,
所述南桥芯片101与所述可编程逻辑器件102相连;
所述至少两个二极管103中,每一个所述二极管的阴极与所述可编程逻辑器件102相连;
所述每一个所述二极管103的阳极与外部的供电电源相连;
所述可编程逻辑器件102接收所述南桥芯片101发送的自检信息,并解析所述自检信息,通过所述解析后的自检信息控制每一个所述二极管103的状态。
在图1所示的实施例中,由于本发明实施例中的信息显示电路、南桥芯片和可编程逻辑器件是主板中必要的组件,使得通过主板上现有的组件即可实现信息的显示,而无须专门在主板上设置解码芯片,能够有效地节省主板空间。
在本发明一个实施例中,为了保证南桥芯片和可编程逻辑器件之间的通信,如图2所示,上述信息显示电路,进一步包括:LPC总线201,其中,
所述南桥芯片101与所述LPC总线201的一端相连;
所述可编程逻辑器件102与所述LPC总线201的另一端相连;
所述可编程逻辑器件102通过所述LPC总线201接收所述南桥芯片101发送的自检信息。
在本发明另一实施例中,为了实现对二极管亮度的调整,如图3所示,上述信息显示电路,进一步包括:至少两个电阻301,其中,
所述每一个所述二极管103的阴极通过一个所述电阻301与所述可编程逻辑器件102相连;
所述可编程逻辑器件102通过所述电阻301和所述解析后的自检信息控制每一个所述二极管103的状态。
在本发明又一实施例中,通过为可编程逻辑器件编写对应的逻辑控制程序,以通过控制二极管的亮灭来表征自检过程的处理进程,所述可编程逻辑器件102,进一步用于为数值“0”配置3.3V电压,为数值“1”配置0V电压,将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管103,当所述二进制数值中的一个数值为“0”时,输出3.3V电压给对应的所述二极管103,控制所述二极管103灭;当所述二进制数值中的一个数值为“1”时,输出0V电压给对应的所述二极管103,控制所述二极管103亮;或者,
所述可编程逻辑器件,进一步用于为数值“0”配置0V电压,为数值“1”配置3.3V电压,将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出0V电压给对应的所述二极管,控制所述二极管亮;当所述二进制数值中的一个数值为“1”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭。
在本发明另一实施例中,为了能够对信息完整的显示,所述至少两个二极管的个数为八个。
如图4所示,本发明实施例提供一种信息显示系统,包括:上述任一所述的信息显示电路401和供电电源402,其中,
所述供电电源402,用于为所述信息显示电路401提供3.3V电压。
如图5所示,本发明实施例提供一种信息显示方法,该方法可以包括如下步骤:
步骤501:可编程逻辑器件接收南桥芯片发送的自检信息;
步骤502:解析所述自检信息;
步骤503:通过所述解析后的自检信息控制每一个所述二极管的状态。
在本发明一个实施例中,为了实现可编程逻辑器件和南桥芯片之间的通信,上述方法进一步包括:通过LPC总线建立所述可编程逻辑器件和所述南桥芯片之间的连通;
在本发明一个实施例中,所述控制每一个所述二极管的状态的具体实施方式,包括:所述可编程逻辑器件通过所述电阻控制每一个所述二极管的亮的程度。即通过在可编程逻辑器件和二极管之间部署电阻,通过降低流入二极管的电流,以降低二极管的亮度。
在本发明一个实施例中,为了能够使不同二极管的亮灭来表征自检的过程,上述方法进一步包括:为数值“0”配置3.3V电压,为数值“1”配置0V电压;步骤503的具体实施方式,包括:将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭;当所述二进制数值中的一个数值为“1”时,输出0V电压给对应的所述二极管,控制所述二极管亮;例如:二进制数值为8位数字,则部署8个二极管,为每一个二极管分配对应的一个数字位数,如:为二极管1分配第零位数字、二极管2分配第一位数字、二极管3分配第二位数字、二极管4分配第三位数字、二极管5分配第四位数字、二极管6分配第五位数字、二极管7分配第六位数字、二极管8分配第七位数字,那么,当解析出的自检信息为0XFF,其对应的二进制数值:1111_1111,则各个二极管均对应1,即可编程逻辑器件为每一个二极管均输出0V电压(低电平),从而使各个二极管均变亮。又比如:当解析出的自检信息为0X34,其对应二进制数值:0011_0100,则第二位数字、第三位数字和第五位数字为“1”对应低电平,其余第零位数字、第一位数字、第四位数字、第六位数字以及第七位数字为“0”对应高电平,则控制对应的二极管3、二极管4及二极管6变亮;二极管1、二极管2、二极管5、二极管7及二极管8处于熄灭状态,即通过不同二极管的亮灭来表征自检进程以及自检进程中自检结果是否成功。
在本发明一个实施例中,由于是通过在可编缉逻辑编写逻辑控制程序,还可以为数值“0”配置0V电压,为数值“1”配置3.3V电压;那么,上述步骤503的具体实施方式,包括:将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出0V电压给对应的所述二极管,控制所述二极管亮;当所述二进制数值中的一个数值为“1”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭。
以图6所示的信息显示系统为例,为可编缉逻辑器件编写低电平对应二进制数字1,高电平对应二进制数字0,展开说明信息显示方法,如图7所示,该信息显示方法可以包括如下步骤:
步骤700:在可编缉逻辑器件中,为数值“0”配置3.3V电压,为数值“1”配置0V电压,并为每一个二极管分配对应的一个数字位数;
如图6所示,在信息显示电路601中,南桥芯片6011通过LPC总线6012与可编缉逻辑器件6013(Complex Programmable Logic Device,CPLD)相连,CPLD通过8个引脚分别通过各自对应的电阻6015连接各个二极管的阴极;各个二极管的阳极连接到同一个供电电源602;其中,各个二极管包括:二极管A60141、二极管B60142、二极管C60143、二极管D60144、二极管E60145、二极管F60146、二极管G60147以及二极管H60148。
在该步骤中,为二极管A60141分配二进制数值中的第零位数字、二极管B60142分配二进制数值中的第一位数字、二极管C60143分配二进制数值中的第二位数字、二极管D60144分配二进制数值中的第三位数字、二极管E60145分配二进制数值中的第四位数字、二极管F60146分配二进制数值中的第五位数字、二极管G60147分配二进制数值中的第六位数字以及二极管H60148分配二进制数值中的第七位数字。
另外,由于为数值“0”配置3.3V电压,为数值“1”配置0V电压是通过可编缉逻辑器件配置的,其还可以更改为数值“0”配置0V电压,为数值“1”配置3.3V电压。
步骤701:可编程逻辑器件接收南桥芯片发送的自检信息;
如图6所示,可编缉逻辑器件6013通过LPC总线6012接收南桥芯片6011发送的自检信息为0XFF或者0X34。
步骤702:解析所述自检信息为对应的二进制数值;
该过程主要是将自检信息转换为二进制数值,如:当自检信息为0XFF时,通过该步骤转换为的二进制数值为1111_1111;又比如:当自检信息为0X34时,通过该步骤转换为的二进制数值为0011_0100。
步骤703:将二进制数值中每一位数值作为当前位数值,判断当前位数值是否为零,如果是,则执行步骤704,否则,执行步骤705;
例如:当二进制数值为1111_1111时,各个位置的数值均为1,则执行步骤705,为每一个二极管输出0V电压,由于供电电源输出电压为3.3V,使各个二极管均的压降不为零,则各个二极管变亮。
又比如:二进制数值为0011_0100,第0位、第1位、第4位、第6位及第7位均为0,其中,第0位对应图6所示的二极管A60141、第4位对应图6所示的二极管E60145、第6位对应图6所示的二极管G60147以及第7位对应图6所示的二极管H60148,则执行步骤704,即为图6所示的二极管A60141、二极管E60145、二极管G60147以及二极管H60148输出3.3V电压,由于供电电源的电压为3.3V,使二极管A60141、二极管E60145、二极管G60147以及二极管H60148的压降为零,从而使二极管A60141、二极管E60145、二极管G60147以及二极管H60148保持熄灭状态。另外,第2位、第3位及第5位均为1,其中,第2位对应图6所示的二极管C60143、第3位对应图6所示的二极管D60144以及第5位对应图6所示的二极管F60146,则执行步骤704,即为图6所示的二极管C60143、二极管D60144以及二极管F60146输出0V电压,由于供电电源的电压为0V,使二极管C60143、二极管D60144以及二极管F60146的压降为3.3V,从而使二极管A60141、二极管E60145、二极管G60147以及二极管H60148变亮。
步骤704:输出3.3V电压给当前位数值对应的二极管,当前位数值对应的二极管保持灭的状态,并结束当前流程;
步骤705:输出0V电压给当前位数值对应的二极管,当前位数值对应的二极管变亮。
根据上述方案,本发明的各实施例,至少具有如下有益效果:
1.通过南桥芯片与可编程逻辑器件相连;至少两个二极管中,每一个二极管的阴极与可编程逻辑器件相连;每一个所述二极管的阳极与外部的供电电源相连;可编程逻辑器件接收南桥芯片发送的自检信息,并解析自检信息,通过解析后的自检信息控制每一个所述二极管的状态,由于南桥芯片和可编程逻辑器件是主板中必要的组件,即通过主板上现有的组件即可实现信息的显示,而无须专门在主板上设置解码芯片,能够有效地节省主板空间。
2.由于本发明实施例提供的信息显示电路通过二极管进行显示,与现有的数码管相比,其成本更低。
3.由于本发明实施能够节省主板空间,从而增加了主板的可使用面积,另外,通过可编程逻辑器件解析自检信息,增加了可编程逻辑器件实用性,同时提高了可编程逻辑器件资源利用率。
需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个〃·····”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同因素。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储在计算机可读取的存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质中。
最后需要说明的是:以上所述仅为本发明的较佳实施例,仅用于说明本发明的技术方案,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所做的任何修改、等同替换、改进等,均包含在本发明的保护范围内。

Claims (10)

1.一种信息显示电路,其特征在于,包括:南桥芯片、可编程逻辑器件以及至少两个二极管,其中,
所述南桥芯片与所述可编程逻辑器件相连;
所述至少两个二极管中,每一个所述二极管的阴极与所述可编程逻辑器件相连;
所述每一个所述二极管的阳极与外部的供电电源相连;
所述可编程逻辑器件接收所述南桥芯片发送的自检信息,并解析所述自检信息,通过所述解析后的自检信息控制每一个所述二极管的状态。
2.根据权利要求1所述的信息显示电路,其特征在于,进一步包括:LPC总线,其中,
所述南桥芯片与所述LPC总线的一端相连;
所述可编程逻辑器件与所述LPC总线的另一端相连;
所述可编程逻辑器件通过所述LPC总线接收所述南桥芯片发送的自检信息。
3.根据权利要求1所述的信息显示电路,其特征在于,进一步包括:至少两个电阻,其中,
所述每一个所述二极管的阴极通过一个所述电阻与所述可编程逻辑器件相连;
所述可编程逻辑器件通过所述电阻和所述解析后的自检信息控制每一个所述二极管的状态。
4.根据权利要求1或3所述的信息显示电路,其特征在于,
所述可编程逻辑器件,进一步用于为数值“0”配置3.3V电压,为数值“1”配置0V电压,将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭;当所述二进制数值中的一个数值为“1”时,输出0V电压给对应的所述二极管,控制所述二极管亮;
或者,
所述可编程逻辑器件,进一步用于为数值“0”配置0V电压,为数值“1”配置3.3V电压,将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出0V电压给对应的所述二极管,控制所述二极管亮;当所述二进制数值中的一个数值为“1”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭。
5.根据权利要求1所述的信息显示电路,其特征在于,所述至少两个二极管的个数为八个。
6.一种信息显示系统,其特征在于,包括:权利要求1至5任一所述的信息显示电路和供电电源,其中,
所述供电电源,用于为所述信息显示电路提供3.3V电压。
7.一种信息显示方法,其特征在于,包括:
可编程逻辑器件接收南桥芯片发送的自检信息;
解析所述自检信息;
通过所述解析后的自检信息控制每一个所述二极管的状态。
8.根据权利要求7所述的方法,其特征在于,进一步包括:通过LPC总线建立所述可编程逻辑器件和所述南桥芯片之间的连通;
所述可编程逻辑器件接收南桥芯片发送的自检信息,包括:所述可编程逻辑器件通过所述LPC总线接收所述南桥芯片发送的自检信息。
9.根据权利要求7所述的方法,其特征在于,所述控制每一个所述二极管的状态,包括:
所述可编程逻辑器件通过所述电阻控制每一个所述二极管的亮的程度。
10.根据权利要求6至9任一所述的方法,其特征在于,
进一步包括:为数值“0”配置3.3V电压,为数值“1”配置0V电压;
所述通过所述解析后的自检信息控制每一个所述二极管的状态,包括:
将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭;当所述二进制数值中的一个数值为“1”时,输出0V电压给对应的所述二极管,控制所述二极管亮;
或者,
进一步包括:为数值“0”配置0V电压,为数值“1”配置3.3V电压;
所述通过所述解析后的自检信息控制每一个所述二极管的状态,包括:
将所述自检信息解析为对应的二进制数值,并将所述二进制数值中的每一位数值分配对应的一个所述二极管,当所述二进制数值中的一个数值为“0”时,输出0V电压给对应的所述二极管,控制所述二极管亮;当所述二进制数值中的一个数值为“1”时,输出3.3V电压给对应的所述二极管,控制所述二极管灭。
CN201610938885.9A 2016-11-01 2016-11-01 一种信息显示电路、系统和方法 Pending CN106547657A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610938885.9A CN106547657A (zh) 2016-11-01 2016-11-01 一种信息显示电路、系统和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610938885.9A CN106547657A (zh) 2016-11-01 2016-11-01 一种信息显示电路、系统和方法

Publications (1)

Publication Number Publication Date
CN106547657A true CN106547657A (zh) 2017-03-29

Family

ID=58392420

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610938885.9A Pending CN106547657A (zh) 2016-11-01 2016-11-01 一种信息显示电路、系统和方法

Country Status (1)

Country Link
CN (1) CN106547657A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107122278A (zh) * 2017-05-17 2017-09-01 郑州云海信息技术有限公司 一种控制开机自检信息显示的系统和方法
CN110399277A (zh) * 2019-07-19 2019-11-01 广东浪潮大数据研究有限公司 一种基于数码管的主板上电状态显示系统及方法
CN112416723A (zh) * 2020-11-12 2021-02-26 杭州迪普信息技术有限公司 基于cpu故障检测的结果类型编号显示方法及板卡

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1963770A (zh) * 2005-11-08 2007-05-16 佛山市顺德区顺达电脑厂有限公司 计算机系统的除错装置及方法
CN201057555Y (zh) * 2006-11-24 2008-05-07 深圳市神舟电脑有限公司 改进的主板状态侦测系统
CN101192245A (zh) * 2006-11-22 2008-06-04 中兴通讯股份有限公司 一种实现可编程逻辑器件成功下载指示的装置及方法
CN104461805A (zh) * 2014-12-29 2015-03-25 浪潮电子信息产业股份有限公司 基于cpld的系统状态检测方法、cpld及服务器主板
TW201531851A (zh) * 2013-12-24 2015-08-16 Hon Hai Prec Ind Co Ltd 指示燈控制系統及電子裝置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1963770A (zh) * 2005-11-08 2007-05-16 佛山市顺德区顺达电脑厂有限公司 计算机系统的除错装置及方法
CN101192245A (zh) * 2006-11-22 2008-06-04 中兴通讯股份有限公司 一种实现可编程逻辑器件成功下载指示的装置及方法
CN201057555Y (zh) * 2006-11-24 2008-05-07 深圳市神舟电脑有限公司 改进的主板状态侦测系统
TW201531851A (zh) * 2013-12-24 2015-08-16 Hon Hai Prec Ind Co Ltd 指示燈控制系統及電子裝置
CN104461805A (zh) * 2014-12-29 2015-03-25 浪潮电子信息产业股份有限公司 基于cpld的系统状态检测方法、cpld及服务器主板

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107122278A (zh) * 2017-05-17 2017-09-01 郑州云海信息技术有限公司 一种控制开机自检信息显示的系统和方法
CN110399277A (zh) * 2019-07-19 2019-11-01 广东浪潮大数据研究有限公司 一种基于数码管的主板上电状态显示系统及方法
CN110399277B (zh) * 2019-07-19 2023-08-22 广东浪潮大数据研究有限公司 一种基于数码管的主板上电状态显示系统及方法
CN112416723A (zh) * 2020-11-12 2021-02-26 杭州迪普信息技术有限公司 基于cpu故障检测的结果类型编号显示方法及板卡

Similar Documents

Publication Publication Date Title
CN106547657A (zh) 一种信息显示电路、系统和方法
CN107797050A (zh) 一种定位服务器主板上电时序状态异常的方法
CN204013486U (zh) 用拨码开关设置设备地址的电路
CN104202034B (zh) 一种可循环的多通道选择电路系统
CN104943395A (zh) 一种操作指令生成电路和耗材芯片
CN105006961A (zh) 一种多路电源上电顺序控制电路及方法
CN107305526A (zh) 一种用于微控制器的调试器
CN110704394B (zh) 报表配置修改方法及装置
CN201489794U (zh) 一种lcm测试装置
CN204832878U (zh) 一种开关型数显稳压电源
CN103531319B (zh) 一种组合标准电阻器
CN103123799A (zh) 速率指示电路与硬盘背板以及电子装置
CN101872321A (zh) 主板故障诊断卡
CN206283280U (zh) 一种供电管理装置
CN103107797A (zh) 多数判定电路
CN102298955B (zh) 一种报警音芯片、内部电路及其应用电路
CN108376108A (zh) 一种基于看门狗的复位电路
CN114977794A (zh) 一种dcdc供电电路及其控制方法、装置、介质
CN102761253B (zh) 升降压式转换器的控制装置及控制方法
CN106201630A (zh) 一种用于led驱动电源的手持式编程器及其编程方法
CN203025643U (zh) 一种可扩展式多电源系统电源监测和排序电路
CN204087575U (zh) Fpga测试验证平台
CN218768080U (zh) 一种rc控制上电时序供电电路
CN208927567U (zh) 一种基于开源计算机的便携式游戏机扩展装置
CN108594695A (zh) 一种分模块化管理的fpga低功耗架构

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170329