CN210725501U - 用于提高多管脚cpld在pcb板利用率的电路结构 - Google Patents

用于提高多管脚cpld在pcb板利用率的电路结构 Download PDF

Info

Publication number
CN210725501U
CN210725501U CN201921108698.3U CN201921108698U CN210725501U CN 210725501 U CN210725501 U CN 210725501U CN 201921108698 U CN201921108698 U CN 201921108698U CN 210725501 U CN210725501 U CN 210725501U
Authority
CN
China
Prior art keywords
pcb
transition
cpld chip
cpld
circle
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201921108698.3U
Other languages
English (en)
Inventor
魏铭志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuxi Huace Electronic System Co Ltd
Original Assignee
Wuxi Huace Electronic System Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuxi Huace Electronic System Co Ltd filed Critical Wuxi Huace Electronic System Co Ltd
Priority to CN201921108698.3U priority Critical patent/CN210725501U/zh
Application granted granted Critical
Publication of CN210725501U publication Critical patent/CN210725501U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本实用新型公开了一种用于提高多管脚CPLD在PCB板利用率的电路结构,涉及集成电路技术领域,该电路结构采用小块的过渡PCB结构进行过渡,过渡PCB结构中的通孔相当于变相的在产品PCB结构中增加了盲孔,因此可以以较小的使用面积,可以充分利用CPLD芯片的每一个I/O口,提高CPLD芯片实际I/O口的使用数量,进而提高使用效率;而且CPLD芯片和过渡PCB结构可以作为一个部件先行加工,在实际加工中,可降低CPLD芯片焊接的难度,提高焊接的成品率,并且可单独对CPLD芯片性能的好坏进行测试判断,通过调节过渡PCB结构的厚度可以方便调节产品PCB结构对应结构件的尺寸。

Description

用于提高多管脚CPLD在PCB板利用率的电路结构
技术领域
本实用新型涉及集成电路技术领域,尤其是一种用于提高多管脚CPLD在 PCB板利用率的电路结构。
背景技术
随着电子技术的发展,实际产品对电路的要求越来越高,为了进一步降低生产成本,会对电路产品的大小和材料进行优化,使用更小的电路面积去实现功能的最大化,在保证性能的前提下替换更为实惠的电路板材,这些都是改善电路设计的有效途径。
但不同的板材的加工工艺存在较大差别,如LTCC与PCB的加工就存在较大不同,其中对设计影响较大的一点在于,PCB不能像LTCC那样逐层压合的加工,导致PCB板在电路设计上受到影响,其中影响最大在于在板材上打孔,即打孔的种类和位置。对于像CPLD这种阵列式焊盘的器件,打孔的影响更为严重,当CPLD焊盘间距过小时,请参考图1的示例,每一个圆形表示CPLD 上的一个焊盘,其最外的两圈通常会被用作I/O口,但由于内层走线与孔间距过小,存在短路风险,因此会导致内圈的I/O口全部无法使用,CPLD芯片的 I/O口利用率较低,此时为了保证有足够的I/O口,就会增加CPLD的数量,这样不光在控制上增加了电路的复杂度,还用了更多的元器件,增加了电路面积。
实用新型内容
本发明人针对上述问题及技术需求,提出了一种用于提高多管脚CPLD在 PCB板利用率的电路结构,该结构通过小块PCB结构进行过渡,可以充分利用 CPLD芯片的每一个I/O口,提高CPLD芯片的利用率。
本实用新型的技术方案如下:
用于提高多管脚CPLD在PCB板利用率的电路结构,该电路结构包括 CPLD芯片、产品PCB结构和过渡PCB结构,CPLD芯片上的焊盘呈阵列式排布,CPLD芯片的边缘区域形成N圈焊盘,N≥2;过渡PCB结构包括N块PCB 基板,N块PCB基板层叠设置且每两块PCB基板之间通过半固化片粘接在一起,层叠设置的N块PCB基板的面积从上至下依次减小形成阶梯型,且最上层的PCB基板的面积小于产品PCB结构;过渡PCB结构开设有N圈通孔,N 圈通孔分别从顶层贯通至不同PCB基板,每圈通孔分别与CPLD芯片上的一圈焊盘对应;CPLD芯片焊接在过渡PCB结构的顶部,CPLD芯片每一圈焊盘分别与过渡PCB结构上对应的一圈通孔对应焊接,过渡PCB结构的底部和阶梯部焊接在产品PCB结构上。
其进一步的技术方案为,当N=2时,CPLD芯片包括外圈焊盘和内圈焊盘,过渡PCB结构包括第一PCB基板和第二PCB基板,第一PCB基板和第二PCB 基板从上至下层叠设置,过渡PCB结构在第一PCB基板相对于第二PCB基板的外侧区域开设有一圈贯通第一PCB基板的通孔,这一圈通孔与CPLD芯片的外圈焊盘对应;过渡PCB结构在第一PCB基板在和第二PCB基板重叠的区域开设有一圈贯通第一PCB基板和第二PCB基板的通孔,这一圈通孔与CPLD 芯片的内圈焊盘对应。
本实用新型的有益技术效果是:
本申请公开了一种用于提高多管脚CPLD在PCB板利用率的电路结构,该电路结构采用小块的过渡PCB结构进行过渡,过渡PCB结构中的通孔相当于变相的在产品PCB结构中增加了盲孔,因此可以以较小的使用面积,可以充分利用CPLD芯片的每一个I/O口,提高CPLD芯片实际I/O口的使用数量,进而提高使用效率。而且CPLD芯片和过渡PCB结构可以作为一个部件先行加工,在实际加工中,可降低CPLD芯片焊接的难度,提高焊接的成品率,并且可单独对CPLD芯片性能的好坏进行测试判断。过渡PCB结构的厚度和产品PCB 结构的厚度可以根据实际需求进行调节,即可调节CPLD芯片高出产品PCB结构的距离,即可调节产品PCB结构对应结构件的尺寸。
附图说明
图1是CPLD芯片的阵列式焊盘的示意图。
图2是本申请公开的电路结构的结构示意图。
图3是本申请中的过渡PCB结构的结构图。
图4是图3所示的过渡PCB结构中Toplayer层电路示意图。
图5是图3所示的过渡PCB结构中Mid-1层电路示意图。
图6是图3所示的过渡PCB结构中Mid-2层电路示意图。
具体实施方式
下面结合附图对本实用新型的具体实施方式做进一步说明。
本申请公开了一种用于提高多管脚CPLD在PCB板利用率的电路结构,请参考图2,该电路结构包括CPLD芯片1、产品PCB结构2和过渡PCB结构3。 CPLD芯片1上的焊盘呈阵列式排布,CPLD芯片1的边缘区域形成N圈焊盘, N≥2,如图1所示,图1以常见的N=2为例,其包括最外圈的外圈焊盘以及外圈内侧的内圈焊盘。
过渡PCB结构3包括N块PCB基板,N块PCB基板层叠设置且每两块 PCB基板之间通过半固化片粘接在一起,如图3以N=2为例,则过渡PCB结构包括第一PCB基板31和第二PCB基板32,第一PCB基板31和第二PCB 基板32从上至下层叠并通过半固化片33相连成一体。第一PCB基板31和第二PCB基板32形成4层PCB结构,从顶层至底层分别为Toplayer、Mid-1、 Mid-2和Bottomlayer层。层叠设置的N块PCB基板的面积从上至下依次减小形成阶梯型,如图3第二PCB基板32的面积小于第一PCB基板31,若向下继续层叠,则PCB基板的面积进一步减小。而所谓的形成阶梯型表示上层的PCB 基板的外侧存在不与下层的PCB基板重合的区域,如图3中,第一PCB基板 31的内侧区域与第二PCB基板重合、相对于第二PCB基板的外侧区域未与第二PCB基板重合,以此类推。而且最上层的PCB基板的面积小于产品PCB结构使得整个过渡PCB结构3都小于产品PCB结构2。
过渡PCB结构3开设有N圈通孔,N圈通孔分别从顶层贯通至不同PCB 基板,以图3为例,其做法是:过渡PCB结构3在第一PCB基板31相对于第二PCB基板32的外侧区域开设有一圈贯通第一PCB基板31的通孔34。过渡 PCB结构3在第一PCB基板31在和第二PCB基板32重叠的区域开设有一圈贯通第一PCB基板31和第二PCB基板32的通孔35,当有更多层时,其开设N圈通孔的结构依次类推。此时过渡PCB结构3的Toplayer层电路示意图请参考图4,Mid-1层电路示意图请参考图5,Mid-2层电路示意图请参考图6, Bottomlayer层电路示意图根据实际需要设置,本申请不再单独示出,在图4-6 中,斜线阴影圆孔表示此层表面过孔,网格阴影表示此层表面焊盘。
过渡PCB结构3上的每圈通孔分别与CPLD芯片1上的一圈焊盘对应,比如在本申请中,过渡PCB结构3上的一圈通孔34与CPLD芯片的外圈焊盘对应,过渡PCB结构3上的一圈通孔35与CPLD芯片的内圈焊盘对应。
CPLD芯片1通过焊膏4焊接在过渡PCB结构3的顶部,CPLD芯片1每一圈焊盘分别与过渡PCB结构上对应的一圈通孔对应焊接,也即在本申请的举例中,CPLD芯片1的外圈焊盘与过渡PCB结构3上的一圈通孔34对应焊接, CPLD芯片1的内圈焊盘与过渡PCB结构3上的一圈通孔35对应焊接。过渡 PCB结构3的底部和阶梯部通过焊膏4焊接在产品PCB结构2上。
这种结构可以充分利用CPLD芯片1的每一个I/O口,提高CPLD芯片1 的利用率。而且CPLD芯片1和过渡PCB结构3可以作为一个部件先行加工,在实际加工中,可降低CPLD芯片焊接的难度,提高焊接的成品率,并且可单独对CPLD芯片性能的好坏进行测试判断。过渡PCB结构3的厚度和产品PCB 结构2的厚度可以根据实际需求进行调节,即可调节CPLD芯片1高出产品PCB 结构2的距离,即可调节产品PCB结构2对应结构件的尺寸。
以上所述的仅是本申请的优选实施方式,本实用新型不限于以上实施例。可以理解,本领域技术人员在不脱离本实用新型的精神和构思的前提下直接导出或联想到的其他改进和变化,均应认为包含在本实用新型的保护范围之内。

Claims (2)

1.用于提高多管脚CPLD在PCB板利用率的电路结构,其特征在于,所述电路结构包括CPLD芯片、产品PCB结构和过渡PCB结构,所述CPLD芯片上的焊盘呈阵列式排布,所述CPLD芯片的边缘区域形成N圈焊盘,N≥2;所述过渡PCB结构包括N块PCB基板,所述N块PCB基板层叠设置且每两块PCB基板之间通过半固化片粘接在一起,层叠设置的N块PCB基板的面积从上至下依次减小形成阶梯型,且最上层的PCB基板的面积小于所述产品PCB结构;所述过渡PCB结构开设有N圈通孔,所述N圈通孔分别从顶层贯通至不同PCB基板,每圈通孔分别与所述CPLD芯片上的一圈焊盘对应;所述CPLD芯片焊接在所述过渡PCB结构的顶部,所述CPLD芯片每一圈焊盘分别与所述过渡PCB结构上对应的一圈通孔对应焊接,所述过渡PCB结构的底部和阶梯部焊接在所述产品PCB结构上。
2.根据权利要求1所述的用于提高多管脚CPLD在PCB板利用率的电路结构,其特征在于,当N=2时,所述CPLD芯片包括外圈焊盘和内圈焊盘,所述过渡PCB结构包括第一PCB基板和第二PCB基板,所述第一PCB基板和第二PCB基板从上至下层叠设置,所述过渡PCB结构在所述第一PCB基板相对于所述第二PCB基板的外侧区域开设有一圈贯通所述第一PCB基板的通孔,这一圈通孔与所述CPLD芯片的外圈焊盘对应;所述过渡PCB结构在所述第一PCB基板在和所述第二PCB基板重叠的区域开设有一圈贯通所述第一PCB基板和第二PCB基板的通孔,这一圈通孔与所述CPLD芯片的内圈焊盘对应。
CN201921108698.3U 2019-07-15 2019-07-15 用于提高多管脚cpld在pcb板利用率的电路结构 Active CN210725501U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201921108698.3U CN210725501U (zh) 2019-07-15 2019-07-15 用于提高多管脚cpld在pcb板利用率的电路结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201921108698.3U CN210725501U (zh) 2019-07-15 2019-07-15 用于提高多管脚cpld在pcb板利用率的电路结构

Publications (1)

Publication Number Publication Date
CN210725501U true CN210725501U (zh) 2020-06-09

Family

ID=70937464

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201921108698.3U Active CN210725501U (zh) 2019-07-15 2019-07-15 用于提高多管脚cpld在pcb板利用率的电路结构

Country Status (1)

Country Link
CN (1) CN210725501U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114137383A (zh) * 2022-02-08 2022-03-04 广东科翔电子科技股份有限公司 一种高精密Mini-LED板电测方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114137383A (zh) * 2022-02-08 2022-03-04 广东科翔电子科技股份有限公司 一种高精密Mini-LED板电测方法

Similar Documents

Publication Publication Date Title
CN102064159B (zh) 一种多模块封装组件
CN109618509B (zh) 一种pcb的制造方法
WO2020224480A1 (zh) 一种防止分层窜锡的封装及制造方法
JP2007266111A (ja) 半導体装置、それを用いた積層型半導体装置、ベース基板、および半導体装置の製造方法
CN210725501U (zh) 用于提高多管脚cpld在pcb板利用率的电路结构
TWI506758B (zh) 層疊封裝結構及其製作方法
CN202818762U (zh) 一种柔性电路板的焊盘结构
TWI761723B (zh) 全向內埋模組及製作方法、封裝結構及製作方法
JP2012114183A (ja) セラミック多層基板
CN104470210A (zh) 电路板及其制造方法和显示装置
CN101894809A (zh) 具有嵌入式连接基板的可堆栈式封装结构及其制造方法
CN108463053B (zh) 一种pcb板设计方法及pcb板
CN210245495U (zh) 微组装固体功率器件
JP2006253167A (ja) キャビティ構造プリント配線板の製造方法及び実装構造
CN114843254A (zh) Mini LED背光模组及其制作方法
CN102237323A (zh) 一种带负载电容的微型射频模块封装用pcb载带
CN220545186U (zh) 一种改善电源砖焊接中容易造成虚焊的电路板结构
CN221304683U (zh) 一种csp模块结构及射频智能卡
CN220439614U (zh) 一种叠层封装模块
CN205378350U (zh) 一种dip产品专用防虚焊pcb板
CN216311826U (zh) 一种led用高密度bt基板
CN210928126U (zh) Pcb板组件
CN214800020U (zh) 一种用于cob显示屏模组的线路板
CN213718311U (zh) 印制电路板、芯片和电子设备
CN211698062U (zh) 一种用于摄像头模组的测试板

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant