CN210516185U - 像素电路、显示基板及显示装置 - Google Patents

像素电路、显示基板及显示装置 Download PDF

Info

Publication number
CN210516185U
CN210516185U CN201922121459.8U CN201922121459U CN210516185U CN 210516185 U CN210516185 U CN 210516185U CN 201922121459 U CN201922121459 U CN 201922121459U CN 210516185 U CN210516185 U CN 210516185U
Authority
CN
China
Prior art keywords
node
control
signal
circuit
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201922121459.8U
Other languages
English (en)
Inventor
张萌
王东辉
杨清
刘玲玲
朱强
张云云
汪廷飞
曾文宇
严成宸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201922121459.8U priority Critical patent/CN210516185U/zh
Application granted granted Critical
Publication of CN210516185U publication Critical patent/CN210516185U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本实用新型提供了一种像素电路、显示基板及显示装置,该像素电路包括信号写入电路和发光控制电路。由于该信号写入电路既可以向控制节点输出写入至第一节点的参考电源信号,也可以根据写入至第一节点的数据信号调节控制节点的电位,且该参考电源信号和数据信号交替写入至第一节点。该发光控制电路可以响应于该控制节点的电位、驱动电源端提供的驱动电源信号以及其他控制信号端提供的控制信号,向发光元件输出驱动信号。因此可以通过灵活控制写入至第一节点的电位和各控制信号端的电位,使得最终输出至发光元件的驱动信号与阈值电压无关,在简化结构节省成本的前提下,实现了对阈值电压的有效补偿,改善了显示装置的显示效果。

Description

像素电路、显示基板及显示装置
技术领域
本实用新型涉及显示技术领域,特别涉及一种像素电路、显示基板及显示装置。
背景技术
有源矩阵发光二极管(Active Matrix Organic Light Emitting Diode,AMOLED)因其体积小、对比度高、功耗低和自发光等优点被广泛的应用于各类显示装置中。AMOLED显示装置中,每个像素单元包括一个AMOLED,以及一个用于驱动该AMOLED发光的像素电路。
相关技术中,该像素电路一般可以包括:一个驱动晶体管,一个开关晶体管和一个电容。该开关晶体管可以将数据信号端提供的数据电压输出至该驱动晶体管,该驱动晶体管可以将该数据电压转化为用于驱动AMOLED发光的驱动电流,且该驱动电流的大小与驱动晶体管的阈值电压Vth相关。
但是,由于在长时间工作后驱动晶体管的Vth会发生漂移,该漂移现象会影响输出至AMOLED的驱动电流,进而会影响AMOLED的发光亮度,显示装置的显示效果较差。
实用新型内容
本实用新型实施例提供了一种像素电路、显示基板及显示装置,可以解决相关技术中显示装置显示效果较差的问题,所述技术方案如下:
一方面,提供了一种像素电路,所述像素电路包括:信号写入电路和发光控制电路;
所述信号写入电路分别与第一控制信号端、第一节点和控制节点连接,所述第一节点分别与参考电源端和数据信号端连接,所述参考电源端和所述数据信号端交替向所述第一节点写入信号,所述信号写入电路用于响应于所述第一控制信号端提供的第一控制信号,向所述控制节点输出所述参考电源端写入至所述第一节点的参考电源信号,以及用于根据所述数据信号端写入至所述第一节点的数据信号调节所述控制节点的电位;
所述发光控制电路分别与所述控制节点、第二控制信号端、第三控制信号端、第四控制信号端、驱动电源端和发光元件连接,所述发光控制电路用于响应于所述控制节点的电位、所述第二控制信号端提供的第二控制信号、所述第三控制信号端提供的第三控制信号、所述第四控制信号端提供的第四控制信号以及所述驱动电源端提供的驱动电源信号,向所述发光元件输出驱动信号。
可选的,所述信号写入电路包括:信号写入子电路和信号调节子电路;
所述信号写入子电路分别与所述第一控制信号端、所述第一节点和所述控制节点连接,所述信号写入子电路用于响应于所述第一控制信号,向所述控制节点输出所述参考电源信号;
所述信号调节子电路分别与所述第一节点和所述控制节点连接,所述信号调节子电路用于根据所述数据信号调节所述控制节点的电位。
可选的,所述信号写入子电路包括:信号写入晶体管;
所述信号写入晶体管的栅极与所述第一控制信号端连接,所述信号写入晶体管的第一极与所述第一节点连接,所述信号写入晶体管的第二极与所述控制节点连接。
可选的,所述信号调节子电路包括:存储电容;
所述存储电容的一端与所述第一节点连接,所述存储电容的另一端与所述控制节点连接。
可选的,所述发光控制电路包括:补偿子电路、发光控制子电路和驱动子电路;
所述补偿子电路分别与所述第二控制信号端、所述控制节点和第二节点连接,所述补偿子电路用于响应于所述第二控制信号,根据所述第二节点的电位调节所述控制节点的电位;
所述发光控制子电路分别与所述第三控制信号端、所述第四控制信号端、所述驱动电源端、所述第二节点、所述发光元件和第三节点连接,所述发光控制子电路用于响应于所述第三控制信号,向所述第三节点输出所述驱动电源信号,以及用于响应于所述第四控制信号,控制所述第二节点与所述发光元件的通断;
所述驱动子电路分别与所述控制节点、所述第二节点和所述第三节点连接,所述驱动子电路用于响应于所述控制节点的电位和所述第三节点的电位,向所述第二节点输出所述驱动信号。
可选的,所述发光控制子电路包括:第一发光控制晶体管和第二发光控制晶体管;
所述第一发光控制晶体管的栅极与所述第三控制信号端连接,所述第一发光控制晶体管的第一极与所述驱动电源端连接,所述第一发光控制晶体管的第二极与所述第三节点连接;
所述第二发光控制晶体管的栅极与所述第四控制信号端连接,所述第二发光控制晶体管的第一极与所述第二节点连接,所述第二发光控制晶体管的第二极与所述发光元件连接。
可选的,所述补偿子电路包括:补偿晶体管;所述驱动子电路包括:驱动晶体管;
所述补偿晶体管的栅极与所述第二控制信号端连接,所述补偿晶体管的第一极与所述第二节点连接,所述补偿晶体管的第二极与所述控制节点连接;
所述驱动晶体管的栅极与所述控制节点连接,所述驱动晶体管的第一极与所述第三节点连接,所述驱动晶体管的第二极与所述第二节点连接。
另一方面,提供了一种显示基板,所述显示基板包括:阵列排布的多个像素单元,每个所述像素单元包括:发光元件,以及如上述方面所述的像素电路;
其中,所述像素电路与所述发光元件连接,所述像素电路用于向所述发光元件输出驱动信号,所述驱动信号用于驱动所述发光元件工作。
又一方面,提供了一种显示装置,所述显示装置包括:驱动电路,以及如上述方面所述的显示基板;
其中,所述驱动电路的参考电源端和数据信号端均与所述显示基板中每个像素电路的第一节点连接。
可选的,所述驱动电路包括:多个所述数据信号端;
其中,每个所述数据信号端与所述显示基板中位于同一列的各个所述像素电路的第一节点连接,且各个所述数据信号端所连接的像素电路位于不同列。
本实用新型实施例提供的技术方案带来的有益效果至少可以包括:
综上所述,本实用新型实施例提供了一种像素电路、显示基板及显示装置,该像素电路包括信号写入电路和发光控制电路。由于该信号写入电路既可以向控制节点输出写入至第一节点的参考电源信号,也可以根据写入至第一节点的数据信号调节控制节点的电位,且该参考电源信号和数据信号交替写入至第一节点。该发光控制电路可以响应于该控制节点的电位、驱动电源端提供的驱动电源信号以及其他控制信号端提供的控制信号,向发光元件输出驱动信号。因此可以通过灵活控制写入至第一节点的电位和各控制信号端的电位,使得最终输出至发光元件的驱动信号与阈值电压无关,在简化结构节省成本的前提下,实现了对阈值电压的有效补偿,改善了显示装置的显示效果。
附图说明
为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是相关技术的一种像素电路的结构示意图;
图2是本实用新型实施例提供的一种像素电路的结构示意图;
图3是本实用新型实施例提供的另一种像素电路的结构示意图;
图4是本实用新型实施例提供的又一种像素电路的结构示意图;
图5是本实用新型实施例提供的一种像素电路的驱动方法流程图;
图6是本实用新型实施例提供的一种像素电路各信号端的时序图;
图7是本实用新型实施例提供的一种像素电路在复位阶段的等效结构示意图;
图8是本实用新型实施例提供的一种像素电路在补偿阶段的等效结构示意图;
图9是本实用新型实施例提供的一种像素电路在数据写入阶段的等效结构示意图;
图10是本实用新型实施例提供的一种像素电路在发光显示阶段的等效结构示意图;
图11是本实用新型实施例提供的一种显示基板的结构示意图;
图12是本实用新型实施例提供的一种显示装置的结构示意图。
具体实施方式
为了使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型实施方式作进一步地详细描述。
本实用新型所有实施例中采用的晶体管均可以为场效应管或其他特性相同的器件,根据在电路中的作用本实用新型的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本实用新型实施例中,将其中源极称为第一极,漏极称为第二极,或者,将其中漏极称为第一极,源极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本实用新型实施例所采用的开关晶体管可以包括P型开关晶体管和N型开关晶体管中的任一种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管在栅极为高电平时导通,在栅极为低电平时截止。此外,本实用新型各个实施例中的多个信号都对应有有效电位和无效电位,有效电位和无效电位仅代表该信号的电位有2个状态量,不代表全文中有效电位或无效电位具有特定的数值。
图1是相关技术提供的一种像素电路的结构示意图。参考图1,该像素电路包括开关晶体管K0、驱动晶体管T0和电容C0。该开关晶体管K0的栅极与控制信号端Con1连接,第一极与数据信号端Vdata连接,第二极与驱动晶体管T0的栅极连接。该驱动晶体管T0的第一极与驱动电源端VDD连接,第二极与发光元件L1连接。该电容C0的一端与驱动晶体管T0的第一极连接,另一端与驱动晶体管T0的栅极连接。
该开关晶体管K0可以在控制信号端Con1提供的控制信号的控制下,向驱动晶体管T0的栅极输出来自数据信号端Vdata的数据信号,该驱动晶体管T0可以基于该数据信号和驱动电源端VD D提供的驱动电源信号,向发光元件L1输出驱动电流以驱动发光元件L1发光。且对于图1示出的像素电路,驱动晶体管T0向发光元件L1提供的驱动电流I满足:I=K(Vgs-Vth)2,其中,Vgs为驱动晶体管的栅极与源极之间的电位差,K为驱动晶体管T0的工艺和特征尺寸相关参数,Vth为驱动晶体管T0的阈值电压。
由于相关技术提供的像素电路输出至发光元件的驱动电流与驱动晶体管的阈值电压相关,而该阈值电压会发生漂移现象,因此在显示基板各像素电路的驱动晶体管的阈值电压漂移程度不同时,会导致显示不均匀,显示效果较差。
本实用新型实施例提供了一种像素电路,其可以实现对驱动晶体管阈值电压Vth的有效补偿,消除驱动晶体管阈值电压Vth对显示造成的影响。
图2是本实用新型实施例提供的一种像素电路的结构示意图。如图2所示,该像素电路可以包括:信号写入电路10和发光控制电路20。
该信号写入电路10可以分别与第一控制信号端S1、第一节点P1和控制节点P0连接。该第一节点P1可以分别与参考电源端Vref和数据信号端Vdata连接,且该参考电源端Vref和数据信号端Vdata可以交替向第一节点P1写入信号。即该参考电源端Vref和数据信号端Vdata不会同时向第一节点P1写入信号。该信号写入电路10可以响应于第一控制信号端S1提供的第一控制信号,向控制节点P0输出参考电源端Vref写入至第一节点P1的参考电源信号,以及可以根据数据信号端Vdata写入至第一节点P1的数据信号调节控制节点P0的电位。
示例的,参考电源端Vref可以在第一控制信号端S1提供的第一控制信号的电位为第一电位时,向第一节点P1写入参考电源信号,该参考电源信号的电位可以为第二电位。数据信号端Vdata可以在第一控制信号端S1提供的第一控制信号的电位为第二电位时,向第一节点P1写入数据信号。在本实用新型实施例中,该第一电位可以为有效电位,该第二电位可以为无效电位,且该第一电位相对于该第二电位可以为高电位。
相应的,该信号写入电路10即可以在第一控制信号的电位为第一电位时,向控制节点P0输出写入至第一节点P1的处于第二电位的参考电源信号,从而实现对控制节点P0的复位。该信号写入电路10可以在第一控制信号的电位为第二电位时,根据写入至第一节点P1的数据信号调节控制节点P0的电位。
该发光控制电路20可以分别与控制节点P0、第二控制信号端S2、第三控制信号端S3、第四控制信号端S4、驱动电源端VDD和发光元件L1连接。该发光控制电路20可以响应于控制节点P0的电位、第二控制信号端S2提供的第二控制信号、第三控制信号端S3提供的第三控制信号、第四控制信号端S4提供的第四控制信号以及驱动电源端VDD提供的驱动电源信号,向发光元件L1输出驱动信号。
综上所述,本实用新型实施例提供了一种像素电路,该像素电路包括信号写入电路和发光控制电路。由于该信号写入电路既可以向控制节点输出写入至第一节点的参考电源信号,也可以根据写入至第一节点的数据信号调节控制节点的电位,且该参考电源信号和数据信号交替写入至第一节点。该发光控制电路可以响应于该控制节点的电位、驱动电源端提供的驱动电源信号以及其他控制信号端提供的控制信号,向发光元件输出驱动信号。因此可以通过灵活控制写入至第一节点的电位和各控制信号端的电位,使得最终输出至发光元件的驱动信号与发光控制电路中的驱动晶体管阈值电压无关,在简化结构节省成本的前提下,实现了对阈值电压的有效补偿,改善了显示装置的显示效果。
图3是本实用新型实施例提供的另一种像素电路的结构示意图。如图3所示,该信号写入电路10可以包括:信号写入子电路101和信号调节子电路102。
该信号写入子电路101可以分别与第一控制信号端S1、第一节点P1和控制节点P0连接。该信号写入子电路101可以响应于第一控制信号,向控制节点P0输出参考电源信号。
示例的,该信号写入子电路101可以在第一控制信号的电位为第一电位时,向控制节点P0输出处于第二电位的参考电源信号,从而实现对控制节点P0的复位。
该信号调节子电路102可以分别与第一节点P1和控制节点P0连接。该信号调节子电路102可以根据数据信号调节控制节点P0的电位。
示例的,该信号调节子电路102可以在第一控制信号的电位为第二电位时,根据数据信号调节控制节点P0的电位。
图4是本实用新型实施例提供的又一种像素电路的结构示意图。如图4所示,该信号写入电路101可以包括:信号写入晶体管M1。
该信号写入晶体管M1的栅极可以与第一控制信号端S1连接,该信号写入晶体管M1的第一极可以与第一节点P1连接,该信号写入晶体管M1的第二极可以与控制节点P0连接。
可选的,参考图4,该信号调节子电路102可以包括:存储电容C1。
该存储电容C1的一端可以与第一节点P1连接,该存储电容C1的另一端可以与控制节点P0连接。
由于仅设置一个信号写入晶体管M1和一个存储电容C1即可以实现对控制节点P0的复位,以及根据数据信号对控制节点P0电位进行调节,因此简化了像素电路的结构,节省了制造成本。
可选的,参考图3,该发光控制电路20可以包括:补偿子电路201、发光控制子电路202和驱动子电路203。
其中,该补偿子电路201可以分别与第二控制信号端S2、控制节点P0和第二节点P2连接。该补偿子电路201可以响应于第二控制信号,根据第二节点P2的电位调节控制节点P0的电位。
示例的,该补偿子电路201可以在第二控制信号的电位为第二电位时,根据第二节点P2的电位调节控制节点P0的电位。
该发光控制子电路202可以分别与第三控制信号端S3、第四控制信号端S4、驱动电源端VDD、第二节点P2、发光元件L1和第三节点P3连接。该发光控制子电路202可以响应于第三控制信号,向第三节点P3输出驱动电源信号,以及可以响应于第四控制信号,控制第二节点P2与发光元件L1的通断。
示例的,该发光控制子电路202可以在第三控制信号的电位为第一电位时,向第三节点P3输出驱动电源信号,以及可以在第四控制信号的电位为第一电位时,控制第二节点P2与发光元件L1导通,且在第四控制信号的电位为第二电位时,控制第二节点P2与发光元件L1断开连接。可选的,该驱动电源信号的电位可以为第一电位。
该驱动子电路203可以分别与控制节点P0、第二节点P2和第三节点P3连接。该驱动子电路203可以响应于控制节点P0的电位和第三节点P3的电位,向第二节点P2输出驱动信号。
示例的,该驱动子电路203可以基于控制节点P0的电位和第三节点P3的电位,向第二节点P2输出驱动信号(驱动电流)。
可选的,参考图4,该发光控制子电路202可以包括:第一发光控制晶体管K1和第二发光控制晶体管K2。该补偿子电路201可以包括:补偿晶体管N1。该驱动子电路203可以包括:驱动晶体管T1。
其中,该第一发光控制晶体管K1的栅极可以与第三控制信号端S3连接,该第一发光控制晶体管K1的第一极可以与驱动电源端VDD连接,该第一发光控制晶体管K1的第二极可以与第三节点P3连接。
该第二发光控制晶体管K2的栅极可以与第四控制信号端S4连接,该第二发光控制晶体管K2的第一极可以与第二节点P2连接,该第二发光控制晶体管K2的第二极可以与发光元件L1连接。可选的,参考图3和图4还可以看出,该发光元件L1还可以与低电平电源端GND连接。
该补偿晶体管N1的栅极可以与第二控制信号端S2连接,该补偿晶体管N1的第一极可以与第二节点P2连接,该补偿晶体管N1的第二极可以与控制节点P0连接。
该驱动晶体管T1的栅极可以与控制节点P0连接,该驱动晶体管T1的第一极可以与第三节点P3连接,该驱动晶体管T1的第二极可以与第二节点P2连接。
需要说明的是,在上述实施例中,均是以各个晶体管为N型晶体管,且第一电位为相对于该第二电位高电位为例进行的说明。当然,该各个晶体管还可以采用P型晶体管,当该各个晶体管采用P型晶体管时,该第一电位相对于该第二电位可以为低电位。
综上所述,本实用新型实施例提供了一种像素电路,该像素电路包括信号写入电路和发光控制电路。由于该信号写入电路既可以向控制节点输出写入至第一节点的参考电源信号,也可以根据写入至第一节点的数据信号调节控制节点的电位,且该参考电源信号和数据信号交替写入至第一节点。该发光控制电路可以响应于该控制节点的电位、驱动电源端提供的驱动电源信号以及其他控制信号端提供的控制信号,向发光元件输出驱动信号。因此可以通过灵活控制写入至第一节点的电位和各控制信号端的电位,使得最终输出至发光元件的驱动信号与发光控制电路中的驱动晶体管阈值电压无关,在简化结构节省成本的前提下,实现了对阈值电压的有效补偿,改善了显示装置的显示效果。
以图3示出的像素电路为例,介绍本实用新型实施例提供的像素电路的驱动方法。图5是本实用新型实施例提供的一种像素电路的驱动方法流程图,可以应用于本实用新型实施例提供的像素电路中。如图5所示,该方法可以包括:
步骤501、第一阶段,第一控制信号端提供的第一控制信号的电位为第一电位,第二控制信号端提供的第二控制信号的电位、第三控制信号端提供的第三控制信号的电位和第四控制信号端提供的第四控制信号的电位均为第二电位,参考电源端向第一节点写入处于第二电位的参考电源信号,信号写入子电路响应于该第一控制信号,向控制节点输出写入第一节点的参考电源信号。
步骤502、第二阶段,第一控制信号的电位和第四控制信号的电位均为第二电位,第二控制信号的电位和第三控制信号的电位均为第一电位,发光控制子电路响应于该第三控制信号,向第三节点输出驱动电源端提供的处于第一电位的驱动电源信号,补偿子电路响应于该第二控制信号,根据第二节点的电位调节控制节点的电位。
步骤503、第三阶段,第一控制信号的电位、第二控制信号的电位、第三控制信号的电位和第四控制信号的电位均为第二电位,数据信号端向第一节点写入数据信号,信号调节子电路基于该数据信号调节控制节点的电位。
步骤504、第四阶段,第一控制信号的电位和第二控制信号的电位为第二电位,第三控制信号的电位和第四控制信号的电位均为第一电位,发光控制子电路响应于该第三控制信号,向第三节点输出驱动电源信号,以及响应于该第四控制信号,控制第二节点与发光元件导通,驱动子电路基于该控制节点的电位和该第三节点的电位,向第二节点输出驱动信号。
示例的,以图4所示的像素电路,像素电路中的各个晶体管为N型晶体管,且第一电位相对于第二电位为高电位(即第一电位的信号的电压大于第二电位的信号的电压)为例,详细介绍本实用新型实施例提供的像素电路的驱动原理。
图6是本实用新型实施例提供的一种像素电路中各信号端的时序图。如图6所示,在第一阶段t1,参考电源端Vref向第一节点P1写入处于第二电位的参考电源信号。第一控制信号端S1提供的第一控制信号的电位为第一电位,第二控制信号端S2提供的第二控制信号的电位、第三控制信号端S3提供的第三控制信号的电位以及第四控制信号端S4提供的第四控制信号的电位均为第二电位。信号写入晶体管M1开启,补偿晶体管N1、第一发光控制晶体管K1和第二发光控制晶体管K2关断。此时,写入至第一节点P1的处于第二电位的参考电源信号通过该信号写入晶体管M1输出至控制节点P0,从而实现对控制节点P0的复位(也可以称为初始化),驱动晶体管T1关断。该第一阶段T1也可以称为复位阶段。像素电路在第一阶段t1的等效电路图可以参考图7。
例如,假设参考电源信号的电位为Vref0,则在该第一阶段T1,该第一节点P1的电位VP1和控制节点P0的电位VP0即满足:VP1=VP0=Vref0。例如,该Vref0可以为0伏特(V)。
在第二阶段t2,第一控制信号端S1提供的第一控制信号的电位跳变为第二电位,第四控制信号端S4提供的第四控制信号的电位保持为第二电位,第二控制信号端S2提供的第二控制信号的电位和第三控制信号端S3提供的第三控制信号的电位均跳变为第一电位。信号写入晶体管M1和第二发光控制晶体管K2关断,补偿晶体管N1和第一发光控制晶体管K1开启。由于此时补偿晶体管N1开启,因此使得驱动晶体管T1的栅极与第二极(漏极)相连,驱动晶体管T1的连接方式变为二极管连接方式。驱动电源端VDD可以通过第一发光控制晶体管K1向第三节点P3输出处于第一电位的驱动电源信号,使得第三节点P3和控制节点P0的电位差大于驱动晶体管T1的阈值电压Vth。驱动晶体管T1可以持续充电直至第三节点P3和控制节点P0的电位差等于驱动晶体管T1的阈值电压Vth,该驱动晶体管T1截止,控制节点P0的电位可以达到稳定状态。该第二阶段t2也可以称为补偿阶段,像素电路在第二阶段t2的等效电路图可以参考图8。
例如,假设驱动电源信号的电位为VDD0,则在该第二阶段t2,该控制节点P0的电位VP0可以最终达到:VP0=VDD0-Vth。
在第三阶段t3,第一控制信号端S1提供的第一控制信号的电位,和第四控制信号端S4提供的第四控制信号的电位均保持为第二电位,第二控制信号端S2提供的第二控制信号的电位和第三控制信号端S3提供的第三控制信号的电位均跳变为第二电位。信号写入晶体管M1、补偿晶体管N1、第一发光控制晶体管K1和第二发光控制晶体管K2均关断。且在该第三阶段t3,数据信号端Vdata向第一节点P1写入数据信号。在存储电容C1的自举效应下,控制节点P0的电位变化量与第一节点P1的电位变化量相同。该第三阶段t3也可以称为数据写入阶段,像素电路在该第三阶段t3的等效电路图可以参考图9。
例如,假设数据信号的电位为Vdata0,则在该第三阶段t3,该第一节点P1的电位变化量ΔV即为:ΔV=Vdata0-Vref0。相应的,在该存储电容C1的自举作用下,该控制节点P0的电位变化量即也为:ΔV=Vdata0-Vref0。由于在第二阶段t2,该控制节点P0的电位变为VP0=VDD0-Vth,则在该第三阶段t3,该控制节点P0的电位即被调节为:VP0=Vdata0-Vref0+VDD0-Vth。
在第四阶段t4,第一控制信号端S1提供的第一控制信号的电位和第二控制信号端S2提供的第二控制信号的电位均保持为第二电位,第三控制信号端S3提供的第三控制信号的电位和第四控制信号端S4提供的第四控制信号的电位均跳变为第一电位。信号写入晶体管M1和补偿晶体管N1关断,第一发光控制晶体管K1和第二发光控制晶体管K2开启。且在该第四阶段t4,驱动晶体管T1保持开启。驱动电源端VDD通过该第一发光控制晶体管K1向第三节点P3输出驱动电源信号,该驱动晶体管T1根据该控制节点P0的电位和第三节点P3的电位,向第二节点P2输出驱动信号(即驱动电流)。且由于第二发光控制晶体管K2开启,该第二节点P2和发光元件L1导通,该驱动信号继续通过该第二发光控制晶体管K2输出至该发光元件L1,从而使得该发光元件L1在该驱动信号的驱动下发光。该第四阶段t4也可以称为发光显示阶段,像素电路在该第4阶段t4的等效电路图可以参考图10。
例如,根据上述各阶段可知,在该阶段t4,控制节点P0的电位为VP0=Vdat a0-Vref0+VDD0-Vth,即驱动晶体管T1的栅极电位Vg为Vg=VP0=Vdata0-Vref0+VDD0-Vth,源极电位Vs为VDD0。根据该栅极电位Vg和源极电位Vs即可以计算得到该驱动晶体管T1的栅源电压差Vgs。将该栅源电压差Vgs代入驱动晶体管T1产生的驱动电流IOLED的公式:IOLED=K(Vgs-Vth)2中可以计算得到该像素电路最终输出至发光元件L1的驱动电流IOLED为:
IOLED=K[VDD0-(Vdata0-Vref0+VDD0-Vth)-Vth]2=K(Vdata0-Vref0)2
其中,K满足:
Figure BDA0002296688330000121
μ为驱动晶体管T1的载流子迁移率,COX为驱动晶体管T1的栅极绝缘层的电容,W/L为驱动晶体管T1的宽长比。
根据上述计算得到的驱动电流可以看出,在发光元件L1正常工作时,用于驱动发光元件L1的驱动电流的大小仅与数据信号端Vdata提供的数据信号的电位Vdata0-和参考电源端Vref提供的参考电源信号的电压Vref0有关,而与驱动晶体管T1的阈值电压Vth无关。因此,消除了驱动晶体管T1的阈值电压Vth对驱动电流的影响,即实现了对驱动晶体管T1的阈值电压Vth的有效补偿,使得画面显示更加稳定,提高了显示均一性,改善了显示效果。
综上所述,本实用新型实施例提供了一种像素电路的驱动方法。由于该信号写入电路既可以向控制节点输出写入至第一节点的参考电源信号,也可以根据写入至第一节点的数据信号调节控制节点的电位,且该参考电源信号和数据信号交替写入至第一节点。该发光控制电路可以响应于该控制节点的电位、驱动电源端提供的驱动电源信号以及其他控制信号端提供的控制信号,向发光元件输出驱动信号。因此可以通过灵活控制写入至第一节点的电位和各控制信号端的电位,使得最终输出至发光元件的驱动信号与发光控制电路中的驱动晶体管阈值电压无关,在简化结构节省成本的前提下,实现了对阈值电压的有效补偿,改善了显示装置的显示效果。
图11是本实用新型实施例提供的一种显示基板的结构示意图。如图11所示,该显示基板100可以包括:阵列排布的多个像素单元00。每个像素单元00可以包括:发光元件L1,以及如图2至图4任一所示的像素电路。
参考图2至图4,该像素电路可以与发光元件连接,该像素电路可以向发光元件输出驱动信号,驱动信号用于驱动发光元件工作。
图12是本实用新型实施例提供的一种显示基板的结构示意图。如图12所示,该显示装置可以包括:驱动电路200,以及如图10所示的显示基板100。
结合图4和图12,驱动电路200的参考电源端Vref和数据信号端Vdata可以均与显示基板中每个像素电路的第一节点P1连接。
可选的,该驱动电路200可以包括:多个数据信号端Vdata。其中,每个数据信号端Vdata可以与显示基板中位于同一列的各个像素电路的第一节点连接,且各个数据信号端Vdata所连接的像素电路位于不同列。
可选的,该驱动电路200可以包括:一个参考电源端Vref,该显示基板中的所有像素电路的第一节点均可以与同一个参考电源端Vref连接。
还需要说明的是,该驱动电路200可以包括源极驱动芯片和其他信号驱动芯片(如时序控制器)。该数据信号端可以为源极驱动芯片内的数据信号端,该参考电源端可以为其他信号驱动芯片内的参考电源端。当然,该驱动电路200还可以包括提供栅极驱动信号的栅极驱动芯片。
可选的,该显示装置可以为:AMOLED显示装置、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框等任何具有显示功能的产品或部件。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的像素电路、各子电路和各晶体管的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
以上所述仅为本实用新型的可选实施例,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (10)

1.一种像素电路,其特征在于,所述像素电路包括:信号写入电路和发光控制电路;
所述信号写入电路分别与第一控制信号端、第一节点和控制节点连接,所述第一节点分别与参考电源端和数据信号端连接,所述参考电源端和所述数据信号端交替向所述第一节点写入信号,所述信号写入电路用于响应于所述第一控制信号端提供的第一控制信号,向所述控制节点输出所述参考电源端写入至所述第一节点的参考电源信号,以及用于根据所述数据信号端写入至所述第一节点的数据信号调节所述控制节点的电位;
所述发光控制电路分别与所述控制节点、第二控制信号端、第三控制信号端、第四控制信号端、驱动电源端和发光元件连接,所述发光控制电路用于响应于所述控制节点的电位、所述第二控制信号端提供的第二控制信号、所述第三控制信号端提供的第三控制信号、所述第四控制信号端提供的第四控制信号以及所述驱动电源端提供的驱动电源信号,向所述发光元件输出驱动信号。
2.根据权利要求1所述的电路,其特征在于,所述信号写入电路包括:信号写入子电路和信号调节子电路;
所述信号写入子电路分别与所述第一控制信号端、所述第一节点和所述控制节点连接,所述信号写入子电路用于响应于所述第一控制信号,向所述控制节点输出所述参考电源信号;
所述信号调节子电路分别与所述第一节点和所述控制节点连接,所述信号调节子电路用于根据所述数据信号调节所述控制节点的电位。
3.根据权利要求2所述的电路,其特征在于,所述信号写入子电路包括:信号写入晶体管;
所述信号写入晶体管的栅极与所述第一控制信号端连接,所述信号写入晶体管的第一极与所述第一节点连接,所述信号写入晶体管的第二极与所述控制节点连接。
4.根据权利要求2所述的电路,其特征在于,所述信号调节子电路包括:存储电容;
所述存储电容的一端与所述第一节点连接,所述存储电容的另一端与所述控制节点连接。
5.根据权利要求1至4任一所述的电路,其特征在于,所述发光控制电路包括:补偿子电路、发光控制子电路和驱动子电路;
所述补偿子电路分别与所述第二控制信号端、所述控制节点和第二节点连接,所述补偿子电路用于响应于所述第二控制信号,根据所述第二节点的电位调节所述控制节点的电位;
所述发光控制子电路分别与所述第三控制信号端、所述第四控制信号端、所述驱动电源端、所述第二节点、所述发光元件和第三节点连接,所述发光控制子电路用于响应于所述第三控制信号,向所述第三节点输出所述驱动电源信号,以及用于响应于所述第四控制信号,控制所述第二节点与所述发光元件的通断;
所述驱动子电路分别与所述控制节点、所述第二节点和所述第三节点连接,所述驱动子电路用于响应于所述控制节点的电位和所述第三节点的电位,向所述第二节点输出所述驱动信号。
6.根据权利要求5所述的电路,其特征在于,所述发光控制子电路包括:第一发光控制晶体管和第二发光控制晶体管;
所述第一发光控制晶体管的栅极与所述第三控制信号端连接,所述第一发光控制晶体管的第一极与所述驱动电源端连接,所述第一发光控制晶体管的第二极与所述第三节点连接;
所述第二发光控制晶体管的栅极与所述第四控制信号端连接,所述第二发光控制晶体管的第一极与所述第二节点连接,所述第二发光控制晶体管的第二极与所述发光元件连接。
7.根据权利要求5所述的电路,其特征在于,所述补偿子电路包括:补偿晶体管;所述驱动子电路包括:驱动晶体管;
所述补偿晶体管的栅极与所述第二控制信号端连接,所述补偿晶体管的第一极与所述第二节点连接,所述补偿晶体管的第二极与所述控制节点连接;
所述驱动晶体管的栅极与所述控制节点连接,所述驱动晶体管的第一极与所述第三节点连接,所述驱动晶体管的第二极与所述第二节点连接。
8.一种显示基板,其特征在于,所述显示基板包括:阵列排布的多个像素单元,每个所述像素单元包括:发光元件,以及如权利要求1至7任一所述的像素电路;
其中,所述像素电路与所述发光元件连接,所述像素电路用于向所述发光元件输出驱动信号,所述驱动信号用于驱动所述发光元件工作。
9.一种显示装置,其特征在于,所述显示装置包括:驱动电路,以及如权利要求8所述的显示基板;
其中,所述驱动电路的参考电源端和数据信号端均与所述显示基板中每个像素电路的第一节点连接。
10.根据权利要求9所述的显示装置,其特征在于,所述驱动电路包括:多个所述数据信号端;
其中,每个所述数据信号端与所述显示基板中位于同一列的各个所述像素电路的第一节点连接,且各个所述数据信号端所连接的像素电路位于不同列。
CN201922121459.8U 2019-11-29 2019-11-29 像素电路、显示基板及显示装置 Active CN210516185U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201922121459.8U CN210516185U (zh) 2019-11-29 2019-11-29 像素电路、显示基板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201922121459.8U CN210516185U (zh) 2019-11-29 2019-11-29 像素电路、显示基板及显示装置

Publications (1)

Publication Number Publication Date
CN210516185U true CN210516185U (zh) 2020-05-12

Family

ID=70575181

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201922121459.8U Active CN210516185U (zh) 2019-11-29 2019-11-29 像素电路、显示基板及显示装置

Country Status (1)

Country Link
CN (1) CN210516185U (zh)

Similar Documents

Publication Publication Date Title
CN113192460B (zh) 一种显示面板和显示装置
CN109545145B (zh) 像素电路及其驱动方法、显示装置
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
KR20200057785A (ko) 구동 회로 및 그 구동 방법, 및 디스플레이 장치
US20230410729A1 (en) Pixel circuit, driving method of pixel circuit, and display panel
US10515590B2 (en) Pixel compensation circuit, driving method, display panel and display device
WO2020052287A1 (zh) 像素电路及其驱动方法、显示装置
CN111223443B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN110660360A (zh) 像素电路及其驱动方法、显示面板
CN110010076B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN110610683B (zh) 像素驱动电路及其驱动方法、显示面板、显示装置
CN108389551B (zh) 一种像素电路及其驱动方法、显示装置
CN112102784B (zh) 一种像素驱动电路及其制作方法、显示装置
JP7481272B2 (ja) 画素回路及びその駆動方法、アレイ基板及び表示装置
CN111754941B (zh) 像素电路及其驱动方法、显示基板和显示装置
CN111710297B (zh) 像素驱动电路及其驱动方法、显示面板
CN109949739B (zh) 一种像素电路、驱动方法及显示器
JP7237918B2 (ja) 画素回路、表示装置、画素回路の駆動方法および電子機器
CN114582287A (zh) 显示面板及显示装置
CN212010325U (zh) 像素单元、阵列基板与显示终端
KR20190025812A (ko) 픽셀 회로 및 구동 방법, 디스플레이 패널, 디스플레이 디바이스
CN112669775B (zh) 一种显示面板、驱动方法及显示装置
WO2021184192A1 (zh) 像素电路及其驱动方法和显示装置
CN109256088B (zh) 像素电路、显示面板、显示装置和像素驱动方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant