CN209016063U - Igbt器件 - Google Patents

Igbt器件 Download PDF

Info

Publication number
CN209016063U
CN209016063U CN201822141734.8U CN201822141734U CN209016063U CN 209016063 U CN209016063 U CN 209016063U CN 201822141734 U CN201822141734 U CN 201822141734U CN 209016063 U CN209016063 U CN 209016063U
Authority
CN
China
Prior art keywords
groove
region
igbt device
area
injection region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201822141734.8U
Other languages
English (en)
Inventor
王修中
李强
邢文超
孙喆禹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jilin Sino Microelectronics Co Ltd
Original Assignee
Jilin Sino Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jilin Sino Microelectronics Co Ltd filed Critical Jilin Sino Microelectronics Co Ltd
Priority to CN201822141734.8U priority Critical patent/CN209016063U/zh
Application granted granted Critical
Publication of CN209016063U publication Critical patent/CN209016063U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Bipolar Transistors (AREA)

Abstract

本实用新型提供了一种IGBT器件,其中,该IGBT器件包括:依次生长的发射区金属层、栅区、N+源区、P+型区、P型体区、N‑漂移区和P型集电区;栅区包括依次生长的栅氧化层、多晶硅栅和栅源隔离区;P型体区包括至少两个硼离子浓度不同的注入区。本实用新型通过在P型体区多次注入不同浓度的硼离子,形成多个硼离子浓度不同的注入区,从而在P型体区获得不同阈值电压的注入区,减小了短路电流,提高了IGBT器件的最大短路承受能力。

Description

IGBT器件
技术领域
本实用新型涉及半导体技术领域,尤其是涉及一种IGBT器件。
背景技术
绝缘栅双极型晶体管(Insulated Gate Bipolar Transistor,IGBT),是由BJT(双极型三极管)和绝缘栅型场效应管组成的复合全控型电压驱动式功率半导体器件,绝缘栅型场效应管也称金属氧化物半导体三极管(Metal Oxide Semiconductor FET,简称MOSFET),其兼有MOSFET的高输入阻抗和GTR(电力晶体管)的低导通压降两方面的优点。GTR饱和压降低,载流密度大,但驱动电流较大;MOSFET驱动功率很小,开关速度快,但导通压降大,载流密度小。IGBT综合了以上两种器件的优点,驱动功率小而饱和压降低,成为现代电力电子技术不可或缺的核心器件。但是IGBT器件的短路耐受时间的长短与短路电流的密度的大小密切相关,IGBT的短路耐受能力成为设计和应用中的关键性能之一,短路电流的大小很大程度上影响着IGBT器件的短路耐受能力。
实用新型内容
有鉴于此,本实用新型的目的在于提供一种IGBT器件,以减小短路电流,提高IGBT器件的最大短路承受能力。
第一方面,本实用新型实施例提供了一种IGBT器件,其中,包括:依次生长的发射区金属层、栅区、N+源区、P+型区、P型体区、N-漂移区和P型集电区;栅区包括依次生长的栅氧化层、多晶硅栅和栅源隔离区;P型体区包括至少两个硼离子浓度不同的注入区。
结合第一方面,本实用新型实施例提供了第一方面的第一种可能的实施方式,其中,IGBT器件还包括沟槽,沟槽从P型体区延伸至N-漂移区。
结合第一方面的第一种可能的实施方式,本实用新型实施例提供了第一方面的第二种可能的实施方式,其中,沟槽的个数为至少一个,注入区形成于沟槽的两侧。
结合第一方面的第二种可能的实施方式,本实用新型实施例提供了第一方面的第三种可能的实施方式,其中,沟槽为一个时,沟槽两侧各分别形成有至少一个注入区。
结合第一方面的第二种可能的实施方式,本实用新型实施例提供了第一方面的第四种可能的实施方式,其中,沟槽为至少两个时,第一个沟槽的左侧形成有至少一个注入区,在第n个沟槽的右侧形成有至少一个注入区,第i个沟槽和第i+1个沟槽的中间形成有至少一个注入区;其中,1≤i≤n-1。
结合第一方面的第三种可能的实施方式,本实用新型实施例提供了第一方面的第五种可能的实施方式,其中,当沟槽为一个,注入区为三个时,沟槽的一侧形成有一个注入区,另一侧形成有两个注入区。
结合第一方面的第四种可能的实施方式,本实用新型实施例提供了第一方面的第六种可能的实施方式,其中,当沟槽为两个,注入区为三个时,第一个沟槽的左侧形成有一个注入区,第一个沟槽和第二个沟槽的中间形成有一个注入区,第二个沟槽的右侧形成有一个注入区。
结合第一方面的第四种可能的实施方式,本实用新型实施例提供了第一方面的第七种可能的实施方式,其中,当沟槽为两个,注入区为四个时,第一个沟槽的左侧形成有一个注入区,第一个沟槽和第二个沟槽的中间形成有两个注入区,第二个沟槽的右侧形成有一个注入区。
结合第一方面,本实用新型实施例提供了第一方面的第八种可能的实施方式,其中,IGBT器件还包括N型终止层区;N型终止层区形成于N-漂移区和P型集电区之间,分别与N-漂移区和P型集电区接触连接。
结合第一方面,本实用新型实施例提供了第一方面的第九种可能的实施方式,其中,IGBT器件还包括集电极金属区;集电极金属区与P型集电区接触连接。
本实用新型实施例带来了以下有益效果:
本实用新型实施例提供了一种IGBT器件,其中,该IGBT器件包括:依次生长的发射区金属层、栅区、N+源区、P+型区、P型体区、N-漂移区和P型集电区;栅区包括依次接触连接的栅氧化层、多晶硅栅和栅源隔离区;P型体区包括至少两个硼离子浓度不同的注入区。本实用新型实施例通过在P型体区多次注入不同浓度的硼离子,形成多个硼离子浓度不同的注入区,从而在P型体区获得不同阈值电压的注入区,减小了短路电流,提高了IGBT器件的最大短路承受能力。
本实用新型的其他特征和优点将在随后的说明书中阐述,或者,部分特征和优点可以从说明书推知或毫无疑义地确定,或者通过实施本实用新型的上述技术即可得知。
为使本实用新型的上述目的、特征和优点能更明显易懂,下文特举较佳实施方式,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本实用新型具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施方式,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型实施例提供的一种IGBT器件的结构示意图;
图2为本实用新型实施例提供的另一种IGBT器件的结构示意图;
图3为本实用新型实施例提供的一种N型单晶硅的结构示意图;
图4为本实用新型实施例提供的一种栅氧化层形成的结构示意图;
图5为本实用新型实施例提供的一种多晶硅栅形成的结构示意图;
图6为本实用新型实施例提供的一种注入区形成的结构示意图;
图7为本实用新型实施例提供的一种P+型区形成的结构示意图;
图8为本实用新型实施例提供的一种栅源隔离区形成的结构示意图。
图标:
101-发射区金属层;103-N+源区;104-P+型区;105-P型体区;106-N-漂移区;107-P型集电区;108-N型终止层区;109-集电极金属区;1021-栅氧化层;1022-多晶硅栅;1023-栅源隔离区;1051-第一注入区;1052-第二注入区;1053-第三注入区;1054-第四注入区。
具体实施方式
为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
现有的IGBT器件的短路耐受时间的长短与短路电流的密度的大小密切相关,目前已知的控制IGBT短路电流大小的方法是降低沟道的宽长比,但是随着沟道宽长比的减小,IGBT器件的另一重要参数饱和压降会增加,相同芯片面积下,会降低IGBT器件的电流能力。基于此,本实用新型实施例提供的一种IGBT器件,可以应用于制造IGBT器件的场景中。
为便于对本实施例进行理解,首先对本实用新型实施例所公开的一种IGBT器件进行详细介绍。
参见图1所示的一种IGBT器件的结构示意图,其中,包括:
依次生长的发射区金属层101、栅区102、N+源区103、P+型区104、P型体区105、N-漂移区106和P型集电区107;
栅区102包括依次生长的栅氧化层1021、多晶硅栅1022和栅源隔离区1023;
所述P型体区105包括至少两个硼离子浓度不同的注入区。
上述IGBT器件还包括沟槽,沟槽从P型体区延伸至N-漂移区;沟槽的个数为至少一个,注入区形成于沟槽的两侧。
上述沟槽为一个时,沟槽两侧各分别形成有至少一个注入区。
以沟槽为一个,注入区为三个为例,则沟槽的一侧形成有一个注入区,另一侧形成有两个注入区。
上述沟槽为至少两个时,第一个沟槽的左侧形成有至少一个注入区,在第n个沟槽的右侧形成有至少一个注入区,第i个沟槽和第i+1个沟槽的中间形成有至少一个注入区;其中,1≤i≤n-1。
以沟槽为两个,注入区为三个为例,则第一个沟槽的左侧形成有一个注入区,第一个沟槽和第二个沟槽的中间形成有一个注入区,第二个沟槽的右侧形成有一个注入区。
以沟槽为两个,注入区为四个为例,则第一个沟槽的左侧形成有一个注入区,第一个沟槽和第二个沟槽的中间形成有两个注入区,第二个沟槽的右侧形成有一个注入区。
沟槽的个数、注入区的个数以及注入区的位置划分均根据实际所需要的阈值电压来进行确定。
本实用新型实施例提供了一种IGBT器件,包括:依次生长的发射区金属层、栅区、N+源区、P+型区、P型体区、N-漂移区和P型集电区;栅区包括依次生长的栅氧化层、多晶硅栅和栅源隔离区;P型体区包括至少两个硼离子浓度不同的注入区。本实用新型实施例通过在P型体区多次注入不同浓度的硼离子,形成多个硼离子浓度不同的注入区,从而在P型体区可以获得不同阈值电压的注入区,减小了短路电流,提高了IGBT器件的最大短路承受能力。
对应于上述实用新型实施例,本实用新型实施例还提供了另一种IGBT器件的结构示意图,如图2所示,本实用新型实施例在上述实施例的基础上实现,其中,本实用新型实施例还包括:
上述IGBT器件还包括N型终止层区108和集电极金属区109;
上述N型终止层区108形成于N-漂移区和P型集电区之间,分别与N-漂移区106和P型集电区107接触连接;集电极金属区109与P型集电区107接触连接。
本实用新型实施例通过在P型体区多次注入不同浓度的硼离子,形成多个硼离子浓度不同的注入区,从而在P型体区获得不同阈值电压的注入区,减小了短路电流,提高了IGBT器件的最大短路承受能力。
对应于上述实用新型实施例,本实用新型实施例还提供了一种IGBT器件的制作方法,以IGBT器件包括两个沟槽,采用N型单晶硅为衬底进行IGBT器件的制作为例进行详细说明,在制作IGBT器件时,也可以采用N型外延片来实现IGBT器件的制作,其中,利用N型单晶硅来制作IGBT器件的方法包括:
步骤S102,获取N型单晶硅;N型单晶硅的部分作为N-漂移区,电阻率范围在10~300Ω·cm,如图3所示。
步骤S104,通过光刻和干法刻蚀在N型单晶硅第一表面形成沟槽;沟槽槽深可以是3~10微米。
步骤S106,在沟槽表面进行扩散氧化,形成栅氧化层;栅氧化层厚度为500埃米~1800埃米,如图4所示。
步骤S108,在栅氧化层表面沉积多晶并进行多晶光刻,形成多晶硅栅;如图5所示。
步骤S110,在沟槽两侧通过光刻、硼离子注入和扩散推结形成至少两个硼离子浓度不同的注入区;
如图6所示,以注入区包括四个,第一个沟槽的左侧形成有一个注入区1051,第一个沟槽和第二个沟槽中间形成有两个注入区,分别是1052和1053,第二个沟槽右侧形成有一个注入区1054为例进行详细说明:
在第一个沟槽和第二个沟槽的两侧分别注入相同浓度的硼离子;
将第一个沟槽和第二个沟槽的中间区域划分为两部分,第二部分利用光刻胶作为掩膜,对第一部分进行光刻,并注入浓度为第一浓度的硼离子;
所述第一部分利用光刻胶作为掩膜,对第二部分进行光刻,并注入浓度为第二浓度的硼离子;
对第二个沟槽的右侧进行光刻,并注入浓度为第三浓度的硼离子,形成四个浓度不相同的注入区。
以具体浓度为例进行说明,在沟槽两侧进行硼离子注入,其注入剂量为1.5e13个/cm2~1e14个/cm2,能量40Kev~150Kev(1051、1052、1053、1054均受到了这一剂量的注入),之后再进行3次光刻,每次光刻之后都进行一次硼离子注入,在第一次光刻后,在1052区域进行剂量1e12个/cm2~1e13个/cm2、注入能量为40Kev~150Kev的硼离子注入,其它区域用光刻胶做掩膜阻挡注入;在第二次光刻后,在1053区域进行剂量1e12个/cm2~2e13个/cm2、注入能量为40Kev~150Kev的硼离子注入,其它区域用光刻胶做掩膜阻挡注入;在第三次光刻后,在1054区域进行剂量1e12个/cm2~3e13个/cm2、注入能量为40Kev~150Kev的硼离子注入,其它区域用光刻胶做掩膜阻挡注入。完成这3次光刻和3次注入之后进行扩散推结形成不同表面浓度的P型体区注入区1051、1052、1053和1054。
步骤S112,通过光刻和砷离子注入在N型单晶硅第一表面形成N+源区。
步骤S114,通过光刻和硼离子注入在N型单晶硅第一表面形成P+型区;如图7所示。
步骤S116,在N型单晶硅第一表面沉积硼磷硅玻璃,并对硼磷硅玻璃进行干法刻蚀,形成栅源隔离区;如图8所示。
步骤S118,在N型单晶硅第一表面淀积金属形成发射极金属层。
步骤S120,对N型单晶硅上与第一表面相对的第二表面进行减薄,并注入磷离子,形成N型终止层区。
步骤S122,在第二表面注入硼离子,形成P型集电区。
步骤S124,在P型集电区表面淀积金属形成金属集电极层,得到如图2所示的IGBT器件。
本实用新型实施例对于IGBT器件的沟槽的形状以及深度均不作具体的限制,通过一次多晶光刻和多次P型体区光刻,以及在P型体区注入不同浓度的硼离子,形成了多个硼离子浓度不同的注入区,从而在P型体区获得不同阈值电压的注入区,在同样的芯片面积下,IGBT器件的短路电流变小,进而有利于提高IGBT器件的最大短路耐受能力,从而提高了IGBT器件的可靠性。
本实用新型实施例提供的IGBT器件的制作方法,与上述实施例提供的IGBT器件具有相同的技术特征,所以也能解决相同的技术问题,达到相同的技术效果。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统和装置的具体工作过程,可以参考前述实用新型实施例中的对应过程,在此不再赘述。
另外,在本实用新型实施例的描述中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。
在本实用新型的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
最后应说明的是:以上实施例,仅为本实用新型的具体实施方式,用以说明本实用新型的技术方案,而非对其限制,本实用新型的保护范围并不局限于此,尽管参照前述实施例对本实用新型进行了详细的说明,本领域技术人员应当理解:任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本实用新型实施例技术方案的精神和范围,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种IGBT器件,其特征在于,包括:依次生长的发射区金属层、栅区、N+源区、P+型区、P型体区、N-漂移区和P型集电区;
所述栅区包括依次生长的栅氧化层、多晶硅栅和栅源隔离区;
所述P型体区包括至少两个硼离子浓度不同的注入区。
2.根据权利要求1所述的IGBT器件,其特征在于,所述IGBT器件还包括沟槽,所述沟槽从所述P型体区延伸至所述N-漂移区。
3.根据权利要求2所述的IGBT器件,其特征在于,所述沟槽的个数为至少一个,所述注入区形成于所述沟槽的两侧。
4.根据权利要求3所述的IGBT器件,其特征在于,所述沟槽为一个时,所述沟槽两侧各分别形成有至少一个所述注入区。
5.根据权利要求3所述的IGBT器件,其特征在于,所述沟槽为至少两个时,第一个所述沟槽的左侧形成有至少一个所述注入区,在第n个所述沟槽的右侧形成有至少一个所述注入区,第i个所述沟槽和第i+1个所述沟槽的中间形成有至少一个所述注入区;其中,1≤i≤n-1。
6.根据权利要求4所述的IGBT器件,其特征在于,当所述沟槽为一个,所述注入区为三个时,所述沟槽的一侧形成有一个所述注入区,另一侧形成有两个所述注入区。
7.根据权利要求5所述的IGBT器件,其特征在于,当所述沟槽为两个,所述注入区为三个时,第一个所述沟槽的左侧形成有一个所述注入区,第一个所述沟槽和第二个所述沟槽的中间形成有一个所述注入区,第二个所述沟槽的右侧形成有一个所述注入区。
8.根据权利要求5所述的IGBT器件,其特征在于,当所述沟槽为两个,所述注入区为四个时,第一个所述沟槽的左侧形成有一个所述注入区,第一个所述沟槽和第二个所述沟槽的中间形成有两个所述注入区,第二个所述沟槽的右侧形成有一个所述注入区。
9.根据权利要求1所述的IGBT器件,其特征在于,所述IGBT器件还包括N型终止层区;
所述N型终止层区形成于所述N-漂移区和所述P型集电区之间,分别与所述N-漂移区和所述P型集电区接触连接。
10.根据权利要求1所述的IGBT器件,其特征在于,所述IGBT器件还包括集电极金属区;
所述集电极金属区与所述P型集电区接触连接。
CN201822141734.8U 2018-12-18 2018-12-18 Igbt器件 Active CN209016063U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201822141734.8U CN209016063U (zh) 2018-12-18 2018-12-18 Igbt器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201822141734.8U CN209016063U (zh) 2018-12-18 2018-12-18 Igbt器件

Publications (1)

Publication Number Publication Date
CN209016063U true CN209016063U (zh) 2019-06-21

Family

ID=66844028

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201822141734.8U Active CN209016063U (zh) 2018-12-18 2018-12-18 Igbt器件

Country Status (1)

Country Link
CN (1) CN209016063U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109659360A (zh) * 2018-12-18 2019-04-19 吉林华微电子股份有限公司 Igbt器件和制作方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109659360A (zh) * 2018-12-18 2019-04-19 吉林华微电子股份有限公司 Igbt器件和制作方法

Similar Documents

Publication Publication Date Title
CN107799587A (zh) 一种逆阻型igbt及其制造方法
CN107275407A (zh) 一种碳化硅vdmos器件及其制作方法
CN104332494A (zh) 一种绝缘栅双极晶体管及其制造方法
CN107275406B (zh) 一种碳化硅TrenchMOS器件及其制作方法
CN105789289B (zh) 一种双向igbt器件及其制造方法
CN104332495B (zh) 一种绝缘栅双极晶体管及其制造方法
CN109119463A (zh) 一种横向沟槽型mosfet器件及其制备方法
CN107425068A (zh) 一种碳化硅TrenchMOS器件及其制作方法
CN102779839A (zh) 一种具有深能级杂质注入的绝缘栅双极性晶体管
CN106449744B (zh) 一种具有栅极内嵌二极管的沟槽栅igbt及其制备方法
CN107305909A (zh) 一种逆导型igbt背面结构及其制备方法
CN105529369A (zh) 一种半导体元胞结构和功率半导体器件
CN104795438B (zh) 一种能抑制负阻效应的sa‑ligbt
CN110473914A (zh) 一种SiC-MOS器件的制备方法
CN209016063U (zh) Igbt器件
CN106158927A (zh) 一种优化开关特性的超结半导体器件及制造方法
CN103839990B (zh) 一种igbt的缓冲层结构及其制作方法
CN108336133A (zh) 一种碳化硅绝缘栅双极型晶体管及其制作方法
CN108155230A (zh) 一种横向rc-igbt器件及其制备方法
CN106098763A (zh) 一种rc‑ligbt器件及其制备方法
CN103839802A (zh) 一种沟槽型igbt结构的制作方法
CN104347403B (zh) 一种绝缘栅双极性晶体管的制造方法
CN206672934U (zh) 集成肖特基二极管的SiCJFET器件
CN109860286A (zh) 门极可关断晶闸管及其制作方法
CN111370464A (zh) 沟槽栅功率器件及其制造方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant