CN207557414U - 一种晶圆级测试装置 - Google Patents

一种晶圆级测试装置 Download PDF

Info

Publication number
CN207557414U
CN207557414U CN201621457209.1U CN201621457209U CN207557414U CN 207557414 U CN207557414 U CN 207557414U CN 201621457209 U CN201621457209 U CN 201621457209U CN 207557414 U CN207557414 U CN 207557414U
Authority
CN
China
Prior art keywords
test
wlcsp
wafer
pedestal
bench
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201621457209.1U
Other languages
English (en)
Inventor
顾培东
胡依光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHANGHAI TESTRONG ELECTRONIC TECHNOLOGY Co Ltd
Original Assignee
SHANGHAI TESTRONG ELECTRONIC TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHANGHAI TESTRONG ELECTRONIC TECHNOLOGY Co Ltd filed Critical SHANGHAI TESTRONG ELECTRONIC TECHNOLOGY Co Ltd
Priority to CN201621457209.1U priority Critical patent/CN207557414U/zh
Application granted granted Critical
Publication of CN207557414U publication Critical patent/CN207557414U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Testing Of Individual Semiconductor Devices (AREA)

Abstract

本实用新型公开了一种晶圆级测试装置,该测试装置包括:测试盖、测试座以及测试板,所述测试盖用于将WLCSP测试芯片压入所述测试座,与所述测试座内部的测试探针接触,所述测试座与所述测试板接触,以通过所述测试探针传输所述测试板中输出的信号到WLCSP测试芯片,通过本实用新型,可以在测试座上设计多个Site进行测试,减少了测试装置的空间,增加了产能产出。

Description

一种晶圆级测试装置
技术领域
本实用新型涉及集成电路设计技术领域,特别是涉及一种晶圆级测试装置。
背景技术
在集成电路(IC)涉及、制造技术领域,存在着去伪存真的需要,筛选残次品,防止进入下一道工序,减少下一道工序中的冗余的制造费用,这就需要调试和测试。
随着半导体业的发展,封装测试为了节省成本及测试等费用,传统的芯片测试一般为:QFP(管脚),QFN(银脚),BGA(球)等,在封装时根据不同要求进行封装,传统Socket 测试芯片体积大,包装及运输中都会增加成本等。
对此,WLCSP(Wafer-Level Chip Scale Packaging Technology,晶圆级芯片封装技术)即晶圆级芯片封装方式应运而生,其不同于传统的芯片封装方式(先切割再封测,而封装后至少增加原芯片20%的体积),该技术是先在整片晶圆上进行封装和测试,然后才切割成一个个的IC颗粒,因此封装后的体积即等同IC裸晶的原尺寸,其号称是封装技术的未来主流。
WLCSP在结束前端晶圆制作流程的晶圆上直接完成所有的操作,在封装过程中再将芯片从晶圆上分离,从而使WLCSP可以实现与芯片尺寸相同的最小的封装体积,这几乎是最终的封装缩微技术。
然而,由于WLCSP 体积小,测试要求高,因此对Socket 设计部分难度增加,目前的测试方案一般都是单独的一个site设计,效率较低且机器空间浪费。
发明内容
为克服上述现有技术存在的不足,本实用新型之目的在于提供一种晶圆级测试装置,其可以在测试座上设计多个Site 进行测试,减少了测试装置空间,增加了产能产出。
为达上述及其它目的,本实用新型提出一种晶圆级测试装置,包括:测试盖、测试座以及测试板,所述测试盖用于将WLCSP测试芯片压入所述测试座,与所述测试座内部的测试探针接触,所述测试座与所述测试板接触,以通过所述测试探针传输所述测试板中输出的信号到WLCSP测试芯片。
进一步地,所述测试座包括导向框、基座,所述导向框紧固于所述基座上,所述WLCSP测试芯片通过所述导向框放入所述基座,所述基座内设置有所述测试探针,所述测试探针与所述WLCSP测试芯片接触, 所述基座固定于所述测试板上。
进一步地,所述测试座还包括底板,所述底板用于将所述测试探针安装于所述基座后的固定。
进一步地,所述导向框、基座以及底板均具有多个,以实现多个WLCSP测试芯片的测试
进一步地,所述测试盖包含锁扣装置,所述锁扣装置用于将所述测试盖锁扣于所述导向框。
进一步地,所述测试探针与所述WLCSP测试芯片的芯片球接触。
与现有技术相比,本实用新型一种晶圆级测试装置通过利用测试盖将WLCSP测试芯片通过导向框下压放入基座内,将测试座安装于测试板,通过测试板、测试探针将信号传输到WLCSP测试芯片端,实现了WLCSP的测试,本实用新型可以在测试座上设计多个Site 进行测试,减少了测试装置空间,增加了产能产出。
附图说明
图1为本实用新型一种晶圆级测试装置的结构示意图;
图2为本实用新型具体实施例之晶圆级测试装置的细部结构图;
图3为本实用新型一种晶圆级测试方法的步骤流程图;
图4与图5为本实用新型具体实施例中不同数量芯片的晶圆级测试的示意图。
具体实施方式
以下通过特定的具体实例并结合附图说明本实用新型的实施方式,本领域技术人员可由本说明书所揭示的内容轻易地了解本实用新型的其它优点与功效。本实用新型亦可通过其它不同的具体实例加以施行或应用,本说明书中的各项细节亦可基于不同观点与应用,在不背离本实用新型的精神下进行各种修饰与变更。
图1为本实用新型一种晶圆级测试装置的结构示意图。如图1所示,本实用新型一种晶圆级测试装置,包括:测试盖(Socket Lid)1、测试座(Socket)2以及测试板(LoadBoard)3,其中,测试盖1用于将WLCSP测试芯片4压入测试座2,与测试座2内部的测试探针接触,测试盖1主要用于芯片下压测试,测试座2,内部设置有测试探针(Socket Pogo Pin),测试探针与WLCSP测试芯片4的芯片球接触,由测试探针传输信号进行测试芯片功能等,测试座2与测试板3接触,用于通过测试探针传输测试板3中输出的信号到WLCSP测试芯片4,测试板3为通常采用的测试板,通常与测试机连接,用于将测试信号导出。
图2为本实用新型具体实施例之晶圆级测试装置的细部结构图。其中,测试座2包括导向框5、基座6以及底板7,测试盖1具有锁扣装置8,以用于将测试盖1卡锁扣于导向框,具体地说,测试盖1的左右侧设置有两个卡扣(锁扣装置8),其可以卡在导向框上,以用于芯片下压测试,导向框2通过第一紧固装置9固定于基座6上,用于测试时将WLCSP测试芯片4放入基座6,以于测试探针10接触,在本实用新型具体实施例中,导向框通过设置于4个角的螺丝(第一紧固装置9)直接固定于基座6,基座6通过第二紧固装置11固定在测试板3,具体地,基座6通过定位引脚以及设置于4个角的固定螺丝锁定于测试板3,其内部设置有测试探针10,其主要用于测试探针的安装,与WLCSP测试芯片4、测试板3 连通,使其满足测试,底板7用于将测试探针10安装于基座6后的固定,在本实用新型具体实施例中,底板7在设计时会预留固定的锁定孔与基座6配合,以用于测试探针10安装在基座6后的固定,让测试探针在安装后不易脱落
图3所示为使用本实用新型一种晶圆级测试装置进行测试的一个实施例,为了明白如何使用本实用新型进行测试,本实施例只是为了举例,以使本领域技术人员能够理解本实用新型的工作原理以及使用。在本实施例中,本实用新型是这样使用的:
步骤301,利用测试盖将WLCSP测试芯片放入测试座内,将测试盖安装于测试座上,测试盖上下可以打开。具体地说,步骤301进一步包括:
步骤S1,将WLCSP测试芯片放置于测试座的导向框上;
步骤S2,利用测试盖的锁扣装置将测试盖锁扣于导向框,在本实用新型具体实施例中,该测试盖左右设有两个卡扣,利用卡扣将测试盖卡在导向框上。
步骤S3,于测试时,通过测试盖的下压将WLCSP测试芯片从导向框放入基座,与基座内的测试探针接触。
步骤302,将测试座安装于连接于测试机的测试板上。具体地说,将测试座的基座固定于测试板上,该基座通过定位引脚及固定螺丝锁定于测试板,主要用于测试探针安装,与WLCSP测试芯片、测试板连通,使其满足测试,该基座通过一底板将测试探针安装于基座内,底板在设计时会预留固定的锁定孔与基座配合,主要用于测试探针安装在基座后的固定,以使测试探针在安装后不易脱落。
步骤303,根据芯片测试要求通过测试板、测试探针将信号传输到WLCSP测试芯片端,以实现测试目的。
在此需说明的是,本实用新型还可实现利用该测试座对多个WLCSP测试芯片同时进行测试,即该测试座包括多个基座和对应的导向框,每个基座有测试探针,如图4及图5所示为对两个芯片(芯片1/2)、四个芯片(芯片1/2/3/4)同时测试的示意图。
综上所述,本实用新型一种晶圆级测试装置通过利用测试盖将WLCSP测试芯片通过导向框下压放入基座内,将测试座安装于测试板,通过测试板、测试探针将信号传输到WLCSP测试芯片端,实现了WLCSP的测试,本实用新型可以在测试座上设计多个Site 进行测试,减少了测试装置空间,增加了产能产出。
与现有技术相比,本实用新型具有如下优点:
1、采用了原芯片尺寸最小封装方式:
WLCSP晶圆级芯片封装方式的最大特点便是有效地缩减封装体积,封装外形更加轻薄。故可搭配于行动装置上而符合可携式产品轻薄短小的特性需求。
2、数据传输路径短、稳定性高:
采用WLCSP封装时,由于电路布线的线路短且厚,故可有效增加数据传输的频宽,减少电流耗损,也提升数据传输的稳定性。由于轻质裸片在焊接过程中具有自我校准特性,因此组装良率较高。
3散热特性佳:
由于WLCSP少了传统密封的塑料或陶瓷包装,故IC芯片运算时的热能便能有效地发散,而不致增加主机体的温度,而此特点对于行动装置的散热问题助益极大。能减小电感、提高电气性能。
上述实施例仅例示性说明本实用新型的原理及其功效,而非用于限制本实用新型。任何本领域技术人员均可在不违背本实用新型的精神及范畴下,对上述实施例进行修饰与改变。因此,本实用新型的权利保护范围,应如权利要求书所列。

Claims (6)

1.一种晶圆级测试装置,包括:测试盖、测试座,其特征在于,还包括测试板,所述测试盖用于将WLCSP测试芯片压入所述测试座,与所述测试座内部的测试探针接触,所述测试座与所述测试板接触,以通过所述测试探针传输所述测试板中输出的信号到WLCSP测试芯片。
2.如权利要求1所述的一种晶圆级测试装置,其特征在于:所述测试座包括:导向框、基座,所述导向框紧固于所述基座上,所述WLCSP测试芯片通过所述导向框放入所述基座,所述基座内设置有所述测试探针,所述测试探针与所述WLCSP测试芯片接触,所述基座固定于所述测试板上。
3.如权利要求2所述的一种晶圆级测试装置,其特征在于:所述测试座还包括底板,所述底板用于将所述测试探针安装于所述基座后的固定。
4.如权利要求3所述的一种晶圆级测试装置,其特征在于:所述导向框、基座以及底板均具有多个,以实现多个WLCSP测试芯片的测试。
5.如权利要求3所述的一种晶圆级测试装置,其特征在于:所述测试盖包含锁扣装置,所述锁扣装置用于将所述测试盖锁扣于所述导向框。
6.如权利要求1所述的一种晶圆级测试装置,其特征在于:所述测试探针与所述WLCSP测试芯片的芯片球接触。
CN201621457209.1U 2016-12-28 2016-12-28 一种晶圆级测试装置 Active CN207557414U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201621457209.1U CN207557414U (zh) 2016-12-28 2016-12-28 一种晶圆级测试装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201621457209.1U CN207557414U (zh) 2016-12-28 2016-12-28 一种晶圆级测试装置

Publications (1)

Publication Number Publication Date
CN207557414U true CN207557414U (zh) 2018-06-29

Family

ID=62671147

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201621457209.1U Active CN207557414U (zh) 2016-12-28 2016-12-28 一种晶圆级测试装置

Country Status (1)

Country Link
CN (1) CN207557414U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106443419A (zh) * 2016-12-28 2017-02-22 上海捷策创电子科技有限公司 一种晶圆级测试装置及方法
CN112255528A (zh) * 2020-09-25 2021-01-22 杭州加速科技有限公司 用于晶圆测试的探针台
WO2022001007A1 (zh) * 2020-06-28 2022-01-06 深圳市大疆创新科技有限公司 芯片测试模组

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106443419A (zh) * 2016-12-28 2017-02-22 上海捷策创电子科技有限公司 一种晶圆级测试装置及方法
WO2022001007A1 (zh) * 2020-06-28 2022-01-06 深圳市大疆创新科技有限公司 芯片测试模组
CN112255528A (zh) * 2020-09-25 2021-01-22 杭州加速科技有限公司 用于晶圆测试的探针台

Similar Documents

Publication Publication Date Title
US6094056A (en) Multi-chip module with accessible test pads and test fixture
CN207557414U (zh) 一种晶圆级测试装置
US8202740B2 (en) Method of manufacturing a semiconductor device and a testing method of the same
CN100592509C (zh) 半导体装置及胶囊型半导体封装
US5940588A (en) Parallel testing of CPU cache and instruction units
US7808092B2 (en) Semiconductor device with a plurality of ground planes
CN102103185A (zh) 用于测量芯片间信号的方法和装置
US9417285B2 (en) Integrated fan-out package-on-package testing
CN101109784A (zh) 集成电路高温动态老化测试方法及测试装置
CN101196546B (zh) 可供不同ip产品进行老化测试的方法及其所用测试板
CN110120357A (zh) 半导体晶圆测试结构及其形成方法
CN102539852B (zh) 一种用于晶圆级封装芯片自动检测的测试头及其实现方法
CN1328779C (zh) 芯片测试夹具及其上盖
US6026221A (en) Prototyping multichip module
US6677668B1 (en) Configuration for testing a substrate mounted with a most performance-demanding integrated circuit
JP2012220438A (ja) 半導体集積回路装置の製造方法
CN206945746U (zh) 集成芯片测试座及集成芯片测试模组
JP4616974B2 (ja) マルチチップモジュールのパッケージングプロセス
CN1477690A (zh) 复数个半导体封装结构的测试方法
CN106443419A (zh) 一种晶圆级测试装置及方法
EP1099953A2 (en) Semiconductor device with testing capability
US9134366B2 (en) Method for forming a packaged semiconductor device
CN105957838A (zh) 用于三维系统级封装的封装结构及封装方法
CN201725790U (zh) 一种具有双层引脚的芯片
CN205484689U (zh) 失效分析系统

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant