CN206961794U - 一种电子元器件焊接装置 - Google Patents

一种电子元器件焊接装置 Download PDF

Info

Publication number
CN206961794U
CN206961794U CN201720975924.2U CN201720975924U CN206961794U CN 206961794 U CN206961794 U CN 206961794U CN 201720975924 U CN201720975924 U CN 201720975924U CN 206961794 U CN206961794 U CN 206961794U
Authority
CN
China
Prior art keywords
bracket
localization tool
electronic component
horizontal bar
lower carriage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201720975924.2U
Other languages
English (en)
Inventor
朱坤恒
孔凡伟
段花山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHANDONG JINGDAO MICROELECTRONICS Co.,Ltd.
Original Assignee
Shandong Jing Dao Microtronics AS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Jing Dao Microtronics AS filed Critical Shandong Jing Dao Microtronics AS
Priority to CN201720975924.2U priority Critical patent/CN206961794U/zh
Application granted granted Critical
Publication of CN206961794U publication Critical patent/CN206961794U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting

Landscapes

  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

本实用新型公开一种电子元器件焊接装置,包括上支架、下支架和定位治具,上支架和下支架用于放置待焊接的芯片,定位治具将上支架和下支架固定在一起,进回流焊接炉之前,将将固定在一起的上下支架从定位治具上取出,将上下支架送入回流焊接炉焊接。本实用新型省去了石墨板治具,节省了生产成本;上下支架直接和加热板接触,大大提高了能源的有效利用率,可加快产品运输的速度,提高生产效率,降低生成成本;上下支架在常温下焊接在一起,不考虑高温膨胀,上下两片支架叠合精度更高,更不容易在注塑是产生引脚压伤的问题,产品的良率更高。

Description

一种电子元器件焊接装置
技术领域
本实用新型涉及一种电子元器件焊接装置,适用于两片式叠加的二极管或整流桥电子元器件的焊接,属于电子元器件焊接技术领域。
背景技术
过去,二极管和整流元器件内部电路的连接,一般采用连接片或金属焊线。为了更好的产品散热性能、更高的生产效率、更低的产品生产成本,现在采用两片支架叠加的焊接工艺越来越普遍,如:ABS,SOD123FL,MBF和SMAF等。
采用金属线焊接的工艺,原材料成本高、焊接生产效率低,关键器件散热性能不好,器件所能承受的工作电流也比较小,影响产品的质量和应用;后来其逐渐被连接片连接的结构方式替代,对比金属线焊接工艺,采用连接片的连接方式,散热性相对较好,能承受的电流较大,生产效率也得到了提高,特别对整流桥电子元器件而言,生产效率提高非常明显;两片支架叠加实现电子元器件内部的连接,是近几年采用较多的二极管和整流桥电子元器件的焊接方式,对比连接片连接的结构方式,采用两片支架叠加的连接方式,散热性还会好一些,组合的位置精度更好,连接片易出现移位旋转倾斜等,同时,生产效率得到了很大的提升。
由于结构的差异性,采用两片支架叠加的连接方式,在回流焊接时,为了让上、下支架相对位置精确,需要使用定位治具,目前普遍采用的是石墨板,而其他两种方式则不需要。石墨板的使用本身就是一种成本;而且容易磨损,造成上、下支架定位不精确;碳板在回流焊接的过程中,会吸收大量热量,造成大量的能量损耗;过回流焊时,石墨板一般3层堆叠在一起,不利于焊接过程中助焊剂的挥发,造成产品表面赃物积累较多,难以清洗。
实用新型内容
针对现有技术的缺陷,本实用新型公开一种电子元器件焊接装置,解决了两片式支架叠加的连接方式在回流焊接过程中的精确定位问题,省掉石墨板治具,节约成本,产品更容易清洗。
为了解决所述技术问题,本实用新型采用的技术方案是:一种电子元器件焊接装置,包括上支架、下支架和定位治具,所述上支架包括两条纵筋和设置在两条纵筋之间的多条横筋,每个横筋的一侧或两侧边上伸出多个芯片焊接位,所述下支架包括两条纵筋和设置在两条纵筋之间的多条横筋,每个横筋的一侧或两侧边上伸出多个芯片焊接位,上支架和下支架的纵筋的相同位置上设有将上下支架连接在一起的连接点以及将上下支架固定在金属定位治具上的定位孔;所述定位治具包括金属基板、开在金属基板上的多条凹槽和设置在金属基板上的定位销,凹槽用于放置上下支架上的电子元器件,定位销与上下支架上的定位孔相配合。
进一步的,所述连接点为焊接点或者铆接点。
进一步的,定位治具凹槽的位置与芯片焊接位的位置相对应,定位治具上的定位销与上、下支架上的定位孔相配合。
进一步的,上支架包括15条平行的横筋,每条横筋的两侧边均伸出12个芯片焊接位。
进一步的,下支架包括16条横筋,位于两端的横筋的里侧边上伸出12个芯片焊接位,其余横筋的两侧边上均伸出12个芯片焊接位。
本实用新型的有益效果:1、省去了石墨板治具,节省了生产成本;2、上下支架直接和加热板接触,大大提高了能源的有效利用率,可加快产品运输的速度,提高生产效率,降低生成成本;3、上下支架在常温下焊接在一起,不考虑高温膨胀,上下两片支架叠合精度更高,更不容易在注塑是产生引脚压伤的问题,产品的良率更高;4、过回流焊接炉时没有定位治具,产品表面助焊剂等材料的残留更少,支架和环氧树脂结合更牢固,更不容易分层,产品的品质更好;5、容易实现操作的自动化,节省人力,减少人接触产品的机会,提高品质。
附图说明
图1为下支架的结构示意图;
图2为上支架的结构示意图;
图3为定位治具的结构示意图;
图4为上下支架叠加在定位治具上的定位示意图;
图中:1、下支架,2、纵筋,3、横筋,4、连接点,5、定位孔,6、芯片焊接位, 9、上支架,10、定位治具,11、金属基板,12、凹槽,13、定位销。
具体实施方式
下面结合附图和具体实施例对本实用新型做进一步的说明。
实施例1
本实施例公开一种电子元器件焊接装置,包括上支架9、下支架1和定位治具10,上支架9和下支架1用于放置待焊接的芯片,定位治具10将上支架9和下支架1固定在一起,进回流焊接炉之前,将将固定在一起的上下支架从定位治具10上取出,将上下支架送入回流焊接炉焊接。
如图1所示,所述下支架1包括两条纵筋2和设置在两条纵筋2之间的多条横筋3,每个横筋3的一侧或两侧边上伸出多个芯片焊接位6,如图2所示,所述上支架9包括两条纵筋2和设置在两条纵筋2之间的多条横筋3,每个横筋3的一侧或两侧边上伸出多个芯片焊接位6。上支架9和下支架1的纵筋2相同位置上设有将上下支架连接在一起的连接点4以及将上下支架固定在定位治具10上的定位孔5;如图3所示,所述定位治具10包括金属基板11、开在金属基板11上的多条凹槽12和设置在金属基板11上的定位销13,凹槽12与上下支架上的芯片焊接位6相对应,用于放置上下支架上的焊接引脚,定位销13与上下支架上的定位孔5相配合。
本实施例中,定位治具凹槽12的位置与芯片焊接位6相对应,定位治具10上的定位销13与上、下支架上的定位孔5相对应。
本实施例中,所述连接点4为焊接点或者铆接点。
本实施例中,上支架9包括15条平行的横筋3,每条横筋3的两侧边均伸出12个芯片焊接位6。
本实施例中,下支架1包括16条横筋3,位于两端的横筋3的里侧边上伸出12个芯片焊接位6,其余横筋3的两侧边上均伸出12个芯片焊接位6。
本实施例所述电子元器件焊接装置尤其适用于两片式叠加的二极管或者整流桥。
使用本实施例所述电子元器件焊接装置工作时,首先在上下支架的芯片焊接位6刷上锡膏点,并且在指定锡膏点正上方固上芯片,然后把下支架1放在金属定位治具10上,之后把上支架9叠放在下支架1上,然后,用焊接或者铆接的方式将上下支架固定在一起;固定好后,将固定在一起的上下支架从定位治具10上取出,然后将固定在一起的上下支架直接放入回流焊接炉内,省去了之前的石墨板治具。
以上描述的仅是本实用新型的基本原理和优选实施例,本领域技术人员根据本实用新型做出的改进和替换,属于本实用新型的保护范围。

Claims (5)

1.一种电子元器件焊接装置,其特征在于:包括上支架、下支架和定位治具,所述上支架包括两条纵筋和设置在两条纵筋之间的多条横筋,每个横筋的一侧或两侧边上伸出多个芯片焊接位,所述下支架包括两条纵筋和设置在两条纵筋之间的多条横筋,每个横筋的一侧或两侧边上伸出多个芯片焊接位,上支架和下支架的纵筋的相同位置上设有将上下支架连接在一起的连接点以及将上下支架固定在金属定位治具上的定位孔;所述定位治具包括金属基板、开在金属基板上的多条凹槽和设置在金属基板上的定位销,凹槽用于放置上下支架上的焊接引脚,定位销与上下支架上的定位孔相配合。
2.根据权利要求1所述的电子元器件焊接装置,其特征在于:所述连接点为焊接点或者铆接点。
3.根据权利要求1或2所述的电子元器件焊接装置,其特征在于:定位治具凹槽的位置与芯片焊接位的位置相对应,定位治具上的定位销与上、下支架上的定位孔相配合。
4.根据权利要求1所述的电子元器件焊接装置,其特征在于:上支架包括15条平行的横筋,每条横筋的两侧边均伸出12个芯片焊接位。
5.根据权利要求1或4所述的电子元器件焊接装置,其特征在于:下支架包括16条横筋,位于两端的横筋的里侧边上伸出12个芯片焊接位,其余横筋的两侧边上均伸出12个芯片焊接位。
CN201720975924.2U 2017-08-07 2017-08-07 一种电子元器件焊接装置 Active CN206961794U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201720975924.2U CN206961794U (zh) 2017-08-07 2017-08-07 一种电子元器件焊接装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201720975924.2U CN206961794U (zh) 2017-08-07 2017-08-07 一种电子元器件焊接装置

Publications (1)

Publication Number Publication Date
CN206961794U true CN206961794U (zh) 2018-02-02

Family

ID=61380259

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201720975924.2U Active CN206961794U (zh) 2017-08-07 2017-08-07 一种电子元器件焊接装置

Country Status (1)

Country Link
CN (1) CN206961794U (zh)

Similar Documents

Publication Publication Date Title
CN203401228U (zh) 晶体硅太阳能电池串焊设备
CN106981434A (zh) 全自动粘片键合设备及粘片键合方法
CN104103391A (zh) 采用立体金属带工艺生产热压敏电阻器的方法及其产品
CN206588512U (zh) 一种双面焊接机
CN108289390A (zh) 解决小型阻容元件立碑的载板设计、封装方法及载板
CN206961794U (zh) 一种电子元器件焊接装置
CN108145268A (zh) 基于空气回流的pcb板与金属壳体对焊的焊接工艺
CN104409370B (zh) 一种钉头凸点芯片的倒装装片方法及施加装片压力的方法
CN110197796A (zh) 一种基于毛细填缝效应的cga器件焊柱成形方法
CN106328548A (zh) 晶圆印刷锡膏在二极管封装中的应用方法
CN103871915B (zh) 手动bga植球机
CN206657800U (zh) 全自动粘片键合设备
CN206194730U (zh) 一种芯片上表面齐平的功率模块
CN109273375A (zh) 一种融合smt的mcm集成电路封装方法
CN107331628A (zh) 一种电子元器件焊接装置和工艺
CN209314144U (zh) 一种印刷贴片辅助装置
CN105957853A (zh) 一种整流桥焊装结构及其制作工艺
CN105513977A (zh) 一种智能功率模块及其封装方法
CN103887183B (zh) 金/硅共晶芯片焊接方法及晶体管
CN207183791U (zh) 一种ld全自动脉冲焊共晶装置
CN109590633A (zh) 用于集成电路封装的引线焊接钎料及其制备方法和应用
CN208078010U (zh) Led芯片共晶焊接装置
CN105458435B (zh) 一种用于半导体功率器件封装的引线焊接装置和工艺
CN104600047B (zh) 功率模块及其封装方法
CN208127189U (zh) 一种负极对接双向整流二极管

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 273100 Taiwan Jining Industrial Park, Shandong, Qufu

Patentee after: SHANDONG JINGDAO MICROELECTRONICS Co.,Ltd.

Address before: 273100 Taiwan Jining Industrial Park, Shandong, Qufu

Patentee before: SHANDONG JINGDAO MICROELECTRONICS Co.,Ltd.

CP01 Change in the name or title of a patent holder