CN206684760U - 用于射频识别应答器设备的载波信号生成电路 - Google Patents
用于射频识别应答器设备的载波信号生成电路 Download PDFInfo
- Publication number
- CN206684760U CN206684760U CN201720305054.8U CN201720305054U CN206684760U CN 206684760 U CN206684760 U CN 206684760U CN 201720305054 U CN201720305054 U CN 201720305054U CN 206684760 U CN206684760 U CN 206684760U
- Authority
- CN
- China
- Prior art keywords
- signal
- carrier signal
- frequency
- phase
- reader
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
- 238000012545 processing Methods 0.000 claims abstract description 25
- 238000004088 simulation Methods 0.000 claims abstract description 14
- 238000001914 filtration Methods 0.000 claims description 17
- 230000001360 synchronised effect Effects 0.000 claims description 4
- 238000002360 preparation method Methods 0.000 claims description 2
- 230000005540 biological transmission Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 230000000630 rising effect Effects 0.000 description 3
- 230000005611 electricity Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 239000010453 quartz Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- HHXYJYBYNZMZKX-UHFFFAOYSA-N 3,4:15,16-diepoxy-7-oxo-13(16),14-clerodadien-20,12-olide-(3alpha,4alpha)-form Natural products C12CCC3C4(C)CCCC(C)(C)C4CCC3(C)C1(C)CCC1C2(C)CCC1C(=C)C HHXYJYBYNZMZKX-UHFFFAOYSA-N 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 235000013399 edible fruits Nutrition 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000032696 parturition Effects 0.000 description 1
- 238000012805 post-processing Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 238000004148 unit process Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/0723—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips the record carrier comprising an arrangement for non-contact communication, e.g. wireless communication circuits on transponder cards, non-contact smart cards or RFIDs
- G06K19/0724—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips the record carrier comprising an arrangement for non-contact communication, e.g. wireless communication circuits on transponder cards, non-contact smart cards or RFIDs the arrangement being a circuit for communicating at a plurality of frequencies, e.g. for managing time multiplexed communication over at least two antennas of different types
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/0723—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips the record carrier comprising an arrangement for non-contact communication, e.g. wireless communication circuits on transponder cards, non-contact smart cards or RFIDs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
- G06K19/0772—Physical layout of the record carrier
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
- G06K19/07749—Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
- G06K19/0775—Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card arrangements for connecting the integrated circuit to the antenna
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B5/00—Near-field transmission systems, e.g. inductive or capacitive transmission systems
- H04B5/70—Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes
- H04B5/77—Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes for interrogation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Near-Field Transmission Systems (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
一种用于RFID应答器设备的载波信号生成电路包括:分频器电路,具有用于接收第一频率信号的第一输入端、用于接收分频比信号的第二输入端及用于根据第一频率信号和分频比信号来提供载波信号的输出端;相位差确定单元,具有用于接收模拟读取器设备载波信号的第一输入端、用于接收取决于该第一频率信号的该载波信号或第二频率信号的第二输入端及用于根据该读取器设备载波信号和载波信号或者根据读取器设备载波信号和第二频率信号来提供数字相位差信号的输出端;以及信号处理单元,通过其输入端耦合到该相位差确定单元的输出端,信号处理单元被适配成用于提供取决于该相位差信号的该分频比信号,从而该分频比信号是该相位差信号的斜率的函数。
Description
技术领域
本申请涉及一种用于射频识别RFID应答器设备的载波信号生成电路以及一种用于在RFID应答器设备中生成载波信号的方法。
背景技术
本申请属于在13.56Mhz处运行的RFID系统领域,该RFID系统通常被称为高频源HFRFID。更确切地,解决了由RFID应答器使用有源负载调制ALM生成应答。当利用ALM时,应答器主动生成负载调制信号,由此对例如在ISO/IEC 14443标准中所描述的标准无源负载调制进行仿真。在由无源负载调制生成的信号不足够强到被RFID询问器或读取器设备检测到时,采用ALM而非无源负载调制。例如,当应答器天线很小或位于具有挑战性的环境中时,情况可能如此。
需要以ALM为特征的应答器来主动生成并发射与询问设备的载波频率完全相同的载波频率处的突发。这意味着所生成的ALM载波信号的每个突发以与由询问设备发射的载波信号相同的相位差开始。不变的相位还暗示着ALM载波信号与询问设备的载波信号的频率是完全相同的。
在现有技术实现方式中,采用两种方式来实现ALM载波信号与询问器载波信号之间的恒定相位差。
一种可能性是在ALM载波信号的传输开始之前观察询问器载波频率,并且将ALM应答器中的频率源调整为基本上相同的频率。完整的传输序列被称为帧并且由通过没有ALM载波发射的间隙分隔开的一系列ALM载波突发构成。一旦帧传输开始,应答器频率源就被用于生成ALM载波频率。在该帧中的间隙期间偶尔重新调整这个频率源。在这些间隙期间,只有询问器载波信号存在于应答器天线上,该询问器载波信号被用作基准频率以重新调整ALM载波频率源。这种可能性被称为帧内同步。
根据第二种可能性,在帧的ALM传输开始之前的时间段内对ALM载波频率源进行一次调整,并且在帧传输期间不再重新调整频率源。这意味着初始调整必须极其精确且稳定,从而使得在最长帧传输期间的相位变化低于在例如标准ISO 14443中所定义的限度。因此,只有在ALM载波频率源被外部高品质基准频率控制或保持稳定的情况下,才可以维持ALM载波频率源的稳定性。针对这种可能性,例如,通过使用两个锁相环PLL来实现初始频率测量,其中一个PLL嵌入在另一个PLL中。第二种可能性被称为帧间同步。
实用新型内容
本申请涉及根据第二种可能性(即,帧间同步)在应答器中生成ALM载波信号。
在用于RFID应答器设备的载波信号生成电路以及用于在RFID应答器设备中生成载波信号的方法的定义中可以看出一个目的,其使得能够符合标准地生成具有降低复杂性的ALM载波信号。
这个目的通过独立权利要求的主题来实现。实施例和改进实施例是从属权利要求的主题。
如上所述的定义也适用于以下描述,除非另有说明。
在一个实施例中,一种用于RFID应答器设备的载波信号生成电路包括分频器电路、相位差确定单元以及信号处理单元。该分频器电路具有用于接收第一频率信号的第一输入端、用于接收分频比信号的第二输入端以及用于根据该第一频率信号和该分频比信号来提供载波信号的输出端。该相位差确定单元具有用于接收模拟读取器设备载波信号的第一输入端、用于接收取决于该第一频率信号的该载波信号或第二频率信号的第二输入端以及用于根据该模拟读取器设备载波信号和该载波信号或者根据该读取器设备载波信号和该第二频率信号来提供数字相位差信号的输出端。该信号处理单元通过其输入端耦合到该相位差确定单元的输出端。该信号处理单元被适配成用于提供取决于该相位差信号的分频比信号,从而使得该分频比信号是该相位差信号的斜率的函数。
当检测到并接收到由RFID询问器设备(也称为读取器设备)发送出的模拟读取器设备载波信号时,该电路开始生成载波信号,该载波信号随后用作有源负载调制中的载波信号。通过提供该载波信号,分频器电路开始运行。相位差确定单元将所接收的读取器设备载波信号的相位与由分频器电路提供的载波信号的相位进行比较,以确定这两个信号之间的相位差。替代性地,相位差确定单元将所接收的读取器设备载波信号的相位与第二频率信号的相位进行比较。比较结果反映在相位差信号中。信号处理单元处理相位差信号并且确定相位差信号的基本斜率以便提供分频比信号。分频比信号随后被分频器电路使用,以调整所生成的载波信号的频率。
所提出的载波信号生成电路测量所接收的读取器设备载波信号与所生成的信号之间的相位差,并且在测量相位结束时根据测量结果调整所生成的载波的频率。这使得实现方式具有降低的复杂性,因为PLL不再需要。由于电路将载波信号的频率调整为读取器设备载波信号的频率,所以实现了这些信号之间的恒定相位差,并且载波信号提供有标准(例如目前正被定义的ISO 14443修订草案)所要求的精度。
该修订草案要求ALM信号的相位在一个帧内与询问器或读取器设备载波频率相比变化不超过30°,该ALM信号是通过利用有待发送至询问器设备的数据对载波信号进行调制而生成的。
术语“读取器设备”和“询问器设备”在此都用作同义词并且指代RFID通信中应答器的对应部分。
在改进实施例中,载波信号是由分频器电路根据将第一频率信号除以可调因子而提供的,该可调因子根据分频比信号被调整。
分频比信号包括根据相位差信号的斜率计算的分频比。因此,根据相位差信号的斜率调整载波信号的频率。通过这种方式,所生成的载波信号的频率被适配成所接收的读取器设备载波信号的频率,并且所生成的载波信号与所接收的读取器设备载波信号之间的相位差保持为基本上相同的值。
在进一步改进实施例中,载波信号生成电路进一步包括控制单元,该控制单元耦合到分频器电路、相位差确定单元以及信号处理单元。控制单元准备通过重置或预置分频器电路来将载波信号的相位或第二频率信号的相位与读取器设备载波信号的相位进行一次初始校准。所述重置或预置与读取器设备载波信号同步。
在载波信号生成和相位差测量开始时,即,当检测到读取器设备载波信号时,控制单元通过利用读取器设备载波信号的上升沿来重启分频器电路而使内部生成的载波信号与所接收的读取器设备载波信号的相位同步。可以通过重置分频器电路来实现相位校准。替代性地,可以设置内部生成的载波信号的相位或第二频率信号的相位,使得它相对于读取器设备载波信号具有预定义的相位差。
这实现了在相位差确定单元中使用的信号的相位的初始校准,以提供具有相位差信号的有意义的结果。
在改进实施例中,相位差确定单元包括时钟提取器单元、比较单元以及后处理部件。时钟提取器单元准备接收模拟读取器设备载波信号并且根据模拟读取器设备载波信号来提供数字读取器设备载波信号。比较单元耦合到时钟提取器单元的输出端,并且准备提供取决于数字读取器设备载波信号与载波信号或第二频率信号之间的相位差的初步相位差信号。后处理部件准备提供取决于初步相位差信号的相位差信号。
经由在其中使用了所提出的载波信号生成电路的应答器的天线接收的模拟读取器设备载波信号在时钟提取器单元中被数字化。出于这个目的,时钟提取器单元可以包括电压比较器。所产生的数字读取器设备载波信号在该比较单元中与所生成的载波信号进行相位比较。可以使用高频源基准信号(例如,第一频率信号)来测量相位差。所生成的载波信号与所接收的读取器设备载波信号之间的相位对应于这两个信号各自上升沿之间的时间间隔。例如,这可以在此信号被用作高频源基准的情况下通过第一频率信号的时钟或周期数来确定。这将产生由数字值(即,高频源基准的周期数)表示的并在初步相位差信号中反映的相位差。针对读取器设备载波信号或由电路生成的载波信号的每个周期,更新相位差的值。由于初始时这两个信号具有频率差,所以这两个信号之间的相位差随着周期而增大。随着测量时间增加,相位差值可以增大到高于读取器设备载波信号或所生成的载波信号的一个周期的值。后处理部件因此校正初步相位差信号以解释这种影响并且提供相位差信号。因此,相位差信号当参照时间来表示时类似稳定上升的斜坡。所接收的读取器设备载波信号与所生成的载波信号之间的频率差和/或相位差对应于这个斜坡的斜率。
在改进实施例中,信号处理单元包括低通滤波器部件和斜率计算部件。低通滤波器部件准备根据相位差信号通过低通滤波来提供滤波信号。斜率计算部件准备通过确定滤波信号的斜坡来提供分频比信号。
在低通滤波器部件中,对每周期更新的提供有相位差信号的相位差值流进行低通滤波。该部件例如是通过数字一阶滤波器来实现的。通过这种方式,去除相位差信号的潜在较高频源的交流成分。在斜率计算部件中对所产生的滤波信号进行处理,该斜率计算部件确定滤波信号的基本斜坡或斜率。其中,由低通滤波器部件在滤波信号的斜率上实现的滤波效果也被考虑并且用于恰当地确定斜率。分频比信号被相应地提供并且随后用于对分频器电路中采用的因子进行调整。
由于时钟提取器单元下游的所有电路部件仅处理数字信号的事实,载波信号生成电路的实现方式被极大地简化,并且现有技术实现方式中对PLL的使用变得多余。
在进一步改进实施例中,信号处理单元进一步包括标识符部件,该标识符部件准备提供取决于相位差信号的交流信号。交流信号对应于相位差信号的交流成分,并且另外被提供给斜率计算部件。
从相位差信号去除的交流成分在标识符部件中被标识。为此,使用相位差信号的一阶或二阶导数。确定交流信号的周期。这个结果通过交流信号被提供到斜率计算部件并且用于将用于斜率计算的时间间隔的持续时长适配成例如交流成分的标识周期的倍数。
通过这种方式,抵消了相位差信号中可能由交流成分引入的误差,从而使得所生成的载波信号对应于读取器设备载波信号的最佳可能表示。
在进一步改进实施例中,控制单元准备监测读取器设备载波信号的幅度,并且在检测到读取器设备载波信号的幅度急剧且显著增加的情况下重启信号处理单元。
通过这种方式,控制单元负责读取器设备或询问器的所谓场断事件。通常的做法是,读取器设备或询问器切断其载波信号持续100微秒至几毫秒,以便重启在其天线的场范围内的应答器。为了防止斜率计算中的误差,控制单元观察读取器设备载波信号。如果该信号的幅度突然(例如,在小于10微秒内)变化,并且如果幅度增大显著的量(至少几倍),则丢弃目前正在进行的相位差确定和斜率计算并且使用新的信号幅度开始新的测量。
在改进实施例中,分频器电路包括第一分频器部件,该第一分频器部件被适配成用于提供通过固定的分频比取决于第一频率信号的第二频率信号。分频器电路进一步包括第二分频器部件,该第二分频器部件被适配成用于提供载波信号。
第一分频器部件提供来自第一频率信号的第二频率信号。由第二分频器部件通过根据提供有分频比信号的可调因子对第一频率信号进行分频来提供载波信号。
在改进实施例中,第一频率信号由稳定的高频源供应。其中,第一频率信号的频率等于模拟读取器设备载波信号的频率的倍数。
可以例如通过石英晶体振荡器或由石英晶体振荡器控制的系统来实现稳定的高频源。所提出的载波信号生成电路重复使用高频源,该高频源已经存在于实现了该电路的设备(例如,移动电话)中。频率源的定时分辨率由频率生成的所需精度来限定。通过将测量周期乘以根据标准所要求的目标位置来计算其周期。在该目标不超过20°的相位变化且最大帧长是256位的情况下,所接收的读取器设备载波信号与所生成的载波信号之间的最大频率差等于0.17每百万份数(ppm)。如果设想2毫秒的测量时间和0.17ppm的精度,则测量的所需精度为240皮秒。因此,稳定的高频源的频率必须至少为2.94GHz。替代性地,如果定时分辨率通过分数系统提高,则可以使用具有较低频率的频率源。
初始时被提供有第一频率信号的该稳定的高频源的频率被分频为基本上在预期读取器设备载波信号频率的中间的频率,该预期读取器设备载波信号频率在HF RFID的情况下是13.56兆赫兹+/-7千赫兹。所产生的信号最初在相位差确定单元中用于与读取器设备载波信号进行比较。随后,根据分频比信号调整在分频器电路中使用的分频比。
附图说明
下文参照附图使用示例性实施例详细解释了所提出的载波信号生成电路以及相应的方法。功能上完全相同或具有完全相同效果的部件和电路元件具有完全相同的参考号。至于在功能上彼此对应的电路部分或部件,在以下每个附图中将不对其进行重复说明。
图1示出了所提出的载波信号生成电路的第一实施例示例;
图2示出了所提出的载波信号生成电路的第二实施例示例;
图3示出了对应于第一实施例示例的简图;
图4示出了在存在高频源干扰器的情况下对应于第一实施例示例的信号图;
图5示出了在另一个干扰器存在的情况下对应于第一实施例示例的信号图;
图6示出了在存在又另一个干扰器的情况下对应于第一实施例示例的信号图。
具体实施例
图1示出了所提出的载波信号生成电路的第一实施例示例。该电路包括分频器电路FDV、相位差确定单元PDDU以及信号处理单元SPU。分频器电路FDV的第一输入端10接收第一频率信号Fg1。分频器电路FDV的第二输入端11接收分频比信号Sdr。相位差确定单元PDDU的第一输入端13接收模拟读取器设备载波信号Sin。相位差确定单元PDDU的第二输入端14接收载波信号Falm,该载波信号Falm由分频器电路FDV在其输出端12处提供的。相位差确定单元PDDU的输出端耦合到信号处理单元SPU的输入端。相位差确定单元PDDU被适配成用于根据读取器设备载波信号Sin和载波信号Falm来提供相位差信号Spd。信号处理单元SPU提供取决于相位差信号Spd的分频比信号Sdr,从而使得分频比信号Sdr是相位差信号Spd的斜率的函数。
准备用于RFID应答器设备中的载波信号生成电路的第一示例实施例进一步包括控制单元CTL。控制单元CTL耦合到分频器电路FDV、相位差确定单元PDDU以及信号处理单元SPU,以分别控制这些部件。
相位差确定单元PDDU包括时钟提取器单元CEX、比较单元CMP以及后处理部件PRC。时钟提取器单元CEX准备接收模拟读取器设备载波信号Sin并且提供(例如,通过电压比较)取决于模拟读取器设备载波信号的数字读取器设备载波信号Fin。比较单元CMP在与载波信号Falm进行数字相位比较时使用数字读取器设备载波信号Fin,并且相应地提供初步相位差信号Spp。后处理部件PRC对初步相位差信号Spp应用校正,例如以便解释如上所述的读取器设备载波信号Fin与载波信号Falm之间的全时钟周期差。相应地提供相位差信号Spd。
信号处理单元SPU包括低通滤波器部件Spf、斜率计算部件CAL以及标识符部件ACI。低通滤波器部件LPF准备通过对相位差信号Spd应用低通滤波来提供滤波信号Spf。标识符部件ACI准备提供取决于滤波信号Spf和相位差信号Spd的交流信号Sac,从而使得交流信号Sac对应于相位差信号Spd的交流成分。斜率计算部件CAL准备确定滤波信号Spf的基本斜率,并且通过分频比信号Sdr为在分频器电路FDV中使用的因子提供相应的校正。为此,除其他项外,斜率计算部件CAL将提供有交流信号Sac的相位差信号Spd的交流成分考虑在内。
控制单元CTL准备与采用其模拟或数字形式Sin、Fin的读取器设备载波信号同步地重置/预置分频器电路FDV,例如,响应于该信号的上升沿。由此,载波信号Falm的相位与读取器设备载波信号Fin、Sin的相位校准,从而使得比较单元CMP产生正确的结果。此外,控制单元CTL准备监测读取器设备载波信号Sin、Fin的幅度,以便检测场断事件。在检测到表示这种场断事件的读取器设备载波信号Sin、Fin的幅度急剧且显著增加的情况下,控制单元CTL发起对信号处理单元SPU的重启。这意味着丢弃斜率计算部件CAL的先前确定的结果并且计算新的值。
换句话说,读取器设备载波信号Sin、Fin与所生成的载波信号Falm之间的相位差被确定并且以数字方式采用相位差信号Spd的形式来表示,该相位差信号Spd被周期性地流传输到低通滤波器LPF的数字滤波器以抑制所提取的读取器设备载波信号Sin、Fin的可能的相位调制。因此,基于滤波信号Spf来计算相位差信号Spd的随时间斜升的斜率,并且交流成分(如果存在)在标识符部件ACI中被标识并且在斜率计算部件CAL通过将斜率计算时间与交流成分信号Sac的全周期进行校准或者通过减去之前标识的交流成分信号Sac来补偿。相应地,所计算的斜率用于在生成载波信号Falm时通过分频比信号Sdr来设置分频器电路FDV的分频比或因子。
图2示出了所提出的载波信号生成电路的第二实施例示例。除分频器电路FDV的实现方式外,图2的电路对应于图1中所描绘的电路。如图2中所示,分频器电路FDV的包括第一分频器部件FD1和第二分频器部件FD2。第一分频器部件接收第一频率信号Fg1,并且使用具有固定比的分频来从中提供第二频率信号Fg2。第二频率信号Fg2被相位差确定单元PDDU用来提供相位差信号Spd。第二分频器部件FD2也接收第一频率信号Fg1,并且使用经由分频比信号Sdr提供的可调因子通过分频来从中导出载波信号Falm。因此,载波信号Falm的频率被适配成读取器设备载波信号Sin、Fin的频率。这两个信号之间的相位差保持为基本上恒定。
在信号处理单元SPU中,借助于滤波器部件LPF来消除相位差信号Spd的较高频源成分。斜率计算部件CAL确定滤波信号Spf的斜率或斜坡的角度,并且通过分频比信号Sdr将相应的因子提供给分频器电路FDV。
有利地,绝大部分的信号处理是在数字信号上执行,这使得能够使用亚微米技术实现所提出的电路。
关于图3至图6解释了所提出的电路在各种环境中的详细性能。
图3至图6各自示出了对应于第一实施例示例的信号图。所描绘的信号表示仿真结果。针对该仿真,采用以下信号和参数:第二频率信号被设置为13.560MHz的频率;读取器设备载波频率信号的频率等于13.564MHz,比二阶频率信号的频率高4kHz;通过截止频率为32kHz的一阶低通滤波器来实现低通滤波器部件;在应答器天线上感应的干扰与读取器设备载波信号之比等于10,表示读取器设备载波信号比干扰信号强十倍。
相对于以微秒为单位的时间t,示出了相位差信号Spd和滤波信号Spf。因此,y轴反映了转换成电压的相位差,其转换因子为每度2毫伏。相位差信号Spd用实线画出,而滤波信号Spf由虚线表示。
在存在不同干扰器的情况下,已经分别生成了图3至图6。
图3表示没有干扰的理想情况,即,在其中使用所提出的电路的应答器仅面对一个询问器或读取器设备,而没有干扰设备存在。
读取器设备载波信号Fin与所生成的载波信号Falm之间的相位差造成相位差信号Spd的逐步倾斜,该相位差信号针对基准信号的每个周期包括新的值。滤波信号Spf清楚地示出了低通滤波的效果。在斜率计算部件中解释了所产生的滤波信号Spf的斜率失真。
图4示出了在存在具有13.0MHz频率的干扰器的情况下对应于第一实施例示例的信号图。相同的信号如在图3中被描绘。然而,可以确定的是,相位差信号Spd具有高频源交流成分。通过低通滤波去除了此高频源交流成分的大部分,如在滤波信号Spf中可以看到的。
图5示出了在存在另一种干扰器的情况下对应于第一实施例示例的信号图。在此,描绘了一种情况,其中干扰信号的频率接近想要的询问器或读取器设备的信号的频率。在所描绘的示例中,干扰信号的频率为13.51MHz。因此,相位差信号Spd中观察到的交流成分展现了在测量循环期间的几个周期。可以通过周期性地对相位差信号Spd幅度进行采样来观察这种交流信号的存在。还可以通过观察(即,周期性地采样)相位差信号Spd的一阶或二阶导数来检测这种交流信号。检测交流成分并标识其周期提供了通过将在斜率计算部件中使用的计算间隔的持续时间适配成所标识的交流信号的周期的倍数来进行抵消的可能性。这有效地抵消了由交流成分引入的误差。
图6示出了在存在又另一个干扰器的情况下对应于第一实施例示例的信号图。在所描绘的情况下,干扰信号的频率极其接近由想要的询问器或读取器设备发射的信号的频率。干扰信号的频率为13.554MHz。可以看到,所产生的相位差信号Spd具有小于一个周期的交流成分。如果交流成分通过其幅度和频率或相位而被标识,则可以显著减少这种误差。一阶和/或二阶导数可以用于实现这种标识。一旦交流成分被标识,就可以将其从实际相位差信号Spd中减去。
应理解的是,关于任何一个实施例描述的任何特征可以单独地或与所描述的其他特征结合使用,并且还可以与任何其他实施例或任何其他实施例的任何组合(除被描述为替代方案之外)的一个或多个特征结合使用。此外,在不背离所附权利要求书中限定的载波信号发生电路和方法的范围的情况下,还可以采用以上未描述的等效物和修改。
参考标号列表
10、11、12、13、14 输入端/输出端
FDV 分频器电路
PDDU 相位差确定单元
CTL 控制单元
SPU 信号处理单元
CEX 时钟提取器单元
CMP 比较单元
PRC 后处理部件
LPF 低通滤波器部件
CAL 斜率计算部件
ACI 标识符部件
FD1、FD2 第一/第二分频器部件
Fin、Sin 读取器设备载波信号
Fg1、Fg2 第一/第二频率信号
Falm 载波信号
Spp、Sac 信号
Spd 相位差信号
Spf 滤波信号
Sdr 分频比信号
Claims (9)
1.一种用于射频识别应答器设备的载波信号生成电路,其特征在于,所述载波信号生成电路包括:
分频器电路(FDV),所述分频器电路具有用于接收第一频率信号(Fg1)的第一输入端(10)、用于接收分频比信号(Sdr)的第二输入端(11)以及用于根据所述第一频率信号(Fg1)和所述分频比信号(Sdr)来提供载波信号(Falm)的输出端(12),
相位差确定单元(PDDU),所述相位差确定单元具有用于接收模拟读取器设备载波信号(Sin)的第一输入端(13)、用于接收取决于所述第一频率信号(Fg1)的所述载波信号(Falm)或第二频率信号(Fg2)的第二输入端(14)以及用于根据所述读取器设备载波信号(Sin)和所述载波信号(Falm)或者根据所述读取器设备载波信号(Sin)和所述第二频率信号(Fg2)来提供数字相位差信号(Spd)的输出端,以及
信号处理单元(SPU),所述信号处理单元通过其输入端耦合到所述相位差确定单元(PDDU)的所述输出端,所述信号处理单元(SPU)被适配成用于提供取决于所述相位差信号(Spd)的所述分频比信号(Sdr),从而使得所述分频比信号(Sdr)是所述相位差信号(Spd)的斜率的函数。
2.根据权利要求1所述的载波信号生成电路,其特征在于,所述载波信号(Falm)是由所述分频器电路(FDV)根据将所述第一频率信号(Fg1)除以可调因子而提供的,所述可调因子根据所述分频比信号(Sdr)被调整。
3.根据权利要求1或2所述的载波信号生成电路,其特征在于,
进一步包括控制单元(CTL),所述控制单元耦合到所述分频器电路(FDV)、所述相位差确定单元(PDDU)以及所述信号处理单元(SPU),其中,所述控制单元(CTL)准备通过重置或预置所述分频器电路(FDV)来将所述载波信号(Falm)的相位或所述第二频率信号(Fg2)的相位与所述读取器设备载波信号(Sin)的相位进行一次初始校准,所述重置或预置与所述读取器设备载波信号(Sin)同步。
4.根据权利要求1或2所述的载波信号生成电路,其特征在于,所述相位差确定单元(PDDU)包括
时钟提取器单元(CEX),所述时钟提取器单元准备接收所述模拟读取器设备载波信号(Sin)并且根据所述模拟读取器设备载波信号(Sin)提供数字读取器设备载波信号(Fin),以及
比较单元(CMP),所述比较单元耦合到所述时钟提取器单元(CEX)的输出端并且准备提供取决于所述数字读取器设备载波信号(Fin)与所述载波信号(Falm)或所述第二频率信号(Fg2)之间的相位差的初步相位差信号(Spp),以及
后处理部件(PRC),所述后处理部件准备提供取决于所述初步相位差信号(Spp)的所述相位差信号(Spd)。
5.根据权利要求1或2所述的载波信号生成电路,其特征在于,所述信号处理单元(SPU)包括
低通滤波器部件(LPF),所述低通滤波器部件准备根据所述相位差信号(Spd)通过低通滤波来提供滤波信号(Spf),以及
斜率计算部件(CAL),所述斜率计算部件准备通过确定所述滤波信号(Spf)的斜率来提供所述分频比信号(Sdr)。
6.根据权利要求5所述的载波信号生成电路,其特征在于,所述信号处理单元进一步包括
标识符部件(ACI),所述标识符部件准备提供取决于所述相位差信号(Spd)的交流信号(Sac),其中,所述交流信号(Sac)对应于所述相位差信号(Spd)的交流成分,并且其中,所述交流信号(Sac)被提供给所述斜率计算部件(CAL)。
7.根据权利要求1或2所述的载波信号生成电路,其特征在于,所述控制单元(CTL)准备监测所述读取器设备载波信号(Sin,Fin)的幅度并且在检测到所述读取器设备载波信号(Sin,Fin)的幅度急剧且显著增加的情况下重启所述信号处理单元(SPU)。
8.根据权利要求1或2所述的载波信号生成电路,其特征在于,所述分频器电路(FDV)包括
第一分频器部件(FD1),所述第一分频器部件被适配成用于提供通过固定的分频比取决于所述第一频率信号(Fg1)的所述第二频率信号(Fg2),以及
第二分频器部件(FD2),所述第二分频器部件被适配成用于提供所述载波信号(Falm)。
9.根据权利要求1或2所述的载波信号生成电路,其特征在于,所述第一频率信号(Fg1)由稳定的高频源供应,并且其中,所述第一频率信号(Fg1)的频率等于所述模拟读取器设备载波信号(Sin)的频率的倍数。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP16181009.8A EP3276538B1 (en) | 2016-07-25 | 2016-07-25 | Carrier signal generation circuit for a radio-frequency identification transponder device and method for generating a carrier signal |
EP16181009.8 | 2016-07-25 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN206684760U true CN206684760U (zh) | 2017-11-28 |
Family
ID=56802227
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201720305054.8U Withdrawn - After Issue CN206684760U (zh) | 2016-07-25 | 2017-03-27 | 用于射频识别应答器设备的载波信号生成电路 |
CN201710189442.9A Active CN107657301B (zh) | 2016-07-25 | 2017-03-27 | 载波信号生成电路以及用于生成载波信号的方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710189442.9A Active CN107657301B (zh) | 2016-07-25 | 2017-03-27 | 载波信号生成电路以及用于生成载波信号的方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10242303B2 (zh) |
EP (1) | EP3276538B1 (zh) |
CN (2) | CN206684760U (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10756881B2 (en) | 2016-08-01 | 2020-08-25 | Nxp B.V. | Method and system for operating a communications device that communicates via inductive coupling |
US10567092B2 (en) * | 2017-09-01 | 2020-02-18 | Nxp B.V. | System to calibrate phase using system information |
EP3881237B1 (fr) * | 2018-11-12 | 2022-11-30 | STMicroelectronics (Rousset) SAS | Dispositif et procédé de détection d'une ouverture ou d'une tentative d'ouverture d'un récipient fermé |
FR3095912B1 (fr) * | 2019-05-06 | 2022-05-13 | St Microelectronics Rousset | Procédé de compensation d’un déphasage entre le signal émis par un objet et celui reçu d’un lecteur équipé d’un détecteur d’enveloppe et objet correspondant |
CN112653452A (zh) * | 2020-12-21 | 2021-04-13 | 深圳市国芯物联科技有限公司 | 一种闭环回路rfid载波自动对消系统 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3869577A (en) * | 1972-04-24 | 1975-03-04 | Gen Datacomm Ind Inc | Method and apparatus for control signaling in fdm system |
JPH0681167B2 (ja) * | 1984-07-28 | 1994-10-12 | 富士通株式会社 | ディジタル無線通信用の受信装置 |
US5027373A (en) * | 1988-03-01 | 1991-06-25 | John Fluke Mfg. Co., Inc. | N-pi phase/frequency detector |
US4926140A (en) * | 1989-07-19 | 1990-05-15 | Itt Corporation | High gain zero offset linear phase detector apparatus |
US5091702A (en) * | 1990-12-21 | 1992-02-25 | Magnavox Government And Industrial Electronics Company | Automatic sweep-to-lock circuit for a phase-locked loop |
US5737694A (en) * | 1995-11-30 | 1998-04-07 | Scientific-Atlanta, Inc. | Highly stable frequency synthesizer loop with feedforward |
US5886583A (en) * | 1996-03-26 | 1999-03-23 | Nec Corporation | Oscillator control circuit including a phase difference change-detecting circuit |
EP1657846A3 (en) * | 1996-07-22 | 2008-03-12 | Nippon Telegraph And Telephone Corporation | Clock timing recovery methods and circuits |
US6144714A (en) * | 1998-01-06 | 2000-11-07 | Maker Communications, Inc. | Programmable fractional frequency digital frequency synthesizer for synchronous residual time stamp service clock regenerator phase locked loop |
JP3818624B2 (ja) * | 2000-02-23 | 2006-09-06 | 株式会社ルネサステクノロジ | 無線通信システム |
US6868129B2 (en) * | 2001-03-12 | 2005-03-15 | Freescale Semiconductor, Inc. | Demodulator for a radio receiver and method of operation |
US6605935B2 (en) * | 2001-03-21 | 2003-08-12 | Telefonaktiebolaget L M Ericsson (Publ) | Linear fast-locking digital phase detector |
JP4082507B2 (ja) * | 2003-07-22 | 2008-04-30 | シャープ株式会社 | 位相同期回路 |
US20050129139A1 (en) * | 2003-12-03 | 2005-06-16 | Jones Aled W. | Tag tracking |
FR2864377B1 (fr) * | 2003-12-18 | 2006-08-18 | Eads Telecom | Boucle a asservissement de phase |
JP3874007B2 (ja) * | 2004-01-27 | 2007-01-31 | オムロン株式会社 | Rfidタグ用の読み書き処理装置および読み書き処理方法 |
FR2875972B1 (fr) * | 2004-09-30 | 2006-12-15 | St Microelectronics Sa | Synthetiseur de frequence a pll |
US7457586B1 (en) * | 2005-03-15 | 2008-11-25 | Rf Micro Devices, Inc. | Method of in-device phase measurement and correlation to programmable factors |
JP2007329573A (ja) * | 2006-06-06 | 2007-12-20 | General Res Of Electronics Inc | 短距離無線伝送用送受信機 |
US8731027B2 (en) * | 2011-12-05 | 2014-05-20 | Battelle Energy Alliance, Llc | Methods and apparatuses using filter banks for multi-carrier spread-spectrum signals |
JP6029747B2 (ja) * | 2012-05-11 | 2016-11-24 | ヨーロピアン スペース エージェンシー | 周波数調節可能なデジタル信号の生成方法及び装置、並びにこれらを用いた周波数シンセサイザー |
WO2016022599A2 (en) * | 2014-08-04 | 2016-02-11 | Apple Inc. | Accessory communication over power pins |
CN104135301B (zh) * | 2014-08-07 | 2017-01-11 | 华为技术有限公司 | 一种射频接收机及接收方法 |
-
2016
- 2016-07-25 EP EP16181009.8A patent/EP3276538B1/en active Active
-
2017
- 2017-03-27 CN CN201720305054.8U patent/CN206684760U/zh not_active Withdrawn - After Issue
- 2017-03-27 CN CN201710189442.9A patent/CN107657301B/zh active Active
- 2017-03-29 US US15/473,295 patent/US10242303B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
EP3276538A1 (en) | 2018-01-31 |
CN107657301A (zh) | 2018-02-02 |
EP3276538B1 (en) | 2020-01-01 |
US20180025267A1 (en) | 2018-01-25 |
US10242303B2 (en) | 2019-03-26 |
CN107657301B (zh) | 2020-11-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN206684760U (zh) | 用于射频识别应答器设备的载波信号生成电路 | |
KR101520775B1 (ko) | 양방향 레인징 메시징 방식 | |
US8879407B2 (en) | Two-way ranging messaging scheme | |
US20130003712A1 (en) | Method and circuit intended for high-frequency communication between an interrogator and a smart tag | |
CN209218084U (zh) | 通信设备与通信系统 | |
KR20180017347A (ko) | 외부 신호에 응답하여 발진기의 주파수를 보정하는 장치 및 방법 | |
US10194409B2 (en) | Near field communication device and an operating method of the near field communication device | |
EP3203635B1 (en) | Clock synchronizer to synchronize a device clock with a clock of a remote device | |
CN103913987A (zh) | Gps授时系统及其获得精确时间基准的方法 | |
US9520987B2 (en) | Systems and methods for timing recovery in near-field communication | |
KR102034343B1 (ko) | 고감도 및 동기 복조 신호들을 위한 통신 프로세스 및 시스템 | |
CN103338036B (zh) | 基于相位群处理的原子钟频率信号链接控制方法 | |
CN113703518A (zh) | 时钟频率调节装置、方法、设备及存储介质 | |
US20050094720A1 (en) | Method for transmitting data between a base station and a transponder | |
KR102483640B1 (ko) | 주파수 보정 방법 및 장치 | |
CN103916198A (zh) | 定时同步估计误差测试方法及系统 | |
CN110149197A (zh) | 一种用于时钟同步系统的高精度同步方法及同步系统 | |
EP3869693A1 (en) | High-bandwidth phase lock loop circuit with sideband rejection | |
CN109426840A (zh) | 读卡器的无线时钟校准装置及读卡器 | |
KR20190017613A (ko) | 펄스를 이용한 수신기 및 수신 방법 | |
Shuang et al. | Research and implementation of clock recovery method based on software PLL | |
CN104993818A (zh) | 一种智能卡无线校准频偏方法 | |
US6680991B1 (en) | Detection of frequency differences between signals | |
CN106054589B (zh) | 一种导航卫星星间链路设备自适应精准时间建立方法 | |
CN108873024B (zh) | 一种利用钟漂辅助环路的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned | ||
AV01 | Patent right actively abandoned | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20171128 Effective date of abandoning: 20201120 |
|
AV01 | Patent right actively abandoned |
Granted publication date: 20171128 Effective date of abandoning: 20201120 |