CN205863168U - 一种三维功率vdmos器件 - Google Patents
一种三维功率vdmos器件 Download PDFInfo
- Publication number
- CN205863168U CN205863168U CN201620828982.8U CN201620828982U CN205863168U CN 205863168 U CN205863168 U CN 205863168U CN 201620828982 U CN201620828982 U CN 201620828982U CN 205863168 U CN205863168 U CN 205863168U
- Authority
- CN
- China
- Prior art keywords
- power
- layer
- chip layer
- tsv
- power cell
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000010410 layer Substances 0.000 claims abstract description 82
- 239000011229 interlayer Substances 0.000 claims abstract description 14
- 239000002184 metal Substances 0.000 claims description 17
- 229910052751 metal Inorganic materials 0.000 claims description 17
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical group O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 8
- 239000003292 glue Substances 0.000 claims description 5
- 230000005855 radiation Effects 0.000 claims description 4
- 235000012239 silicon dioxide Nutrition 0.000 claims description 4
- 239000000377 silicon dioxide Substances 0.000 claims description 4
- 238000000034 method Methods 0.000 abstract description 13
- 230000010354 integration Effects 0.000 abstract description 8
- 230000001360 synchronised effect Effects 0.000 abstract description 4
- 238000005516 engineering process Methods 0.000 description 9
- 230000004888 barrier function Effects 0.000 description 7
- 239000010949 copper Substances 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 230000015556 catabolic process Effects 0.000 description 3
- 230000001413 cellular effect Effects 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000017525 heat dissipation Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 238000004528 spin coating Methods 0.000 description 2
- 238000003466 welding Methods 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 230000005496 eutectics Effects 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本实用新型公开了一种三维功率VDMOS器件,它包括功率单元和芯片层,所述芯片层有二个以上,每个芯片层上均匀分布有二个以上的功率单元,每个功率单元外围设置有独立的终端,每个功率单元外围设置有层间导电互连的TSV通孔,各个芯片层堆叠在一起形成三维功率VDMOS器件;解决了VDMOS器件采用平面集成工艺存在的器件面积随着电流容量增大而增大,严重影响功率系统的集成度,同时信号延迟时间及互连线功耗比重也将越来越大等技术问题。
Description
技术领域
本实用新型属于VDMOS器件集成技术,尤其涉及一种三维功率VDMOS器件。
背景技术
功率VDMOS器件作为电力电子设备中的主要元件之一,主要是用来实现电能的变换。是八十年代迅速发展起来的新型功率器件,它比双极型功率器件具有许多优良性能:高输入阻抗、低驱动电流、高速高频、负的电流温度系数、没有二次击穿等。而且VDMOS的漏极从背面引出,集成度更高于功率LDMOS,广泛地应用于各种高速开关电路、开关电源、高功率放大电路、射频功放电路、电力转换电路、电机变频调速、电机驱动、控制电路与功率负载之间的接口电路等。
目前,功率VDMOS器件的制作工艺还是沿用传统的平面集成工艺,器件有源层只存在于芯片表面几十微米内,这会导致器件面积随着电流容量增大而增大,严重影响功率系统的集成度,同时信号延迟时间及互连线功耗比重也将越来越大。随着晶体管特征尺寸的缩小,自上世纪60年代起推动信息技术革命的原则——摩尔定律正走向终结。
实用新型内容
本实用新型要解决的技术问题:提供一种三维功率VDMOS器件,以解决现有技术的VDMOS器件采用平面集成工艺存在的器件面积随着电流容量增大而增大,严重影响功率系统的集成度,同时信号延迟时间及互连线功耗比重也将越来越大等技术问题。
本实用新型技术方案:
一种三维功率VDMOS器件,它包括功率单元和芯片层,所述芯片层有二个以上,每个芯片层上均匀分布有二个以上的功率单元,每个功率单元外围设置有独立的终端,每个功率单元外围设置有层间导电互连的TSV通孔,各个芯片层堆叠在一起形成三维功率VDMOS器件。
所述功率单元外围设置有散热的TSV通孔。
每个芯片层之间有绝缘介质层,所述绝缘介质层为二氧化硅。
各个芯片层间的空隙处有填充胶。
所述的各个功率单元外围都设置有独立的终端,所述终端为场限环结构。
TSV通孔上方设有凸点。
所述三维功率VDMOS器件采用双层金属布线结构。
本实用新型有益效果:
半导体行业路线图将遵循“超越摩尔定律”的战略,而本实用新型的三维集成技术将是“超越摩尔定律”应用的最好方法。三维集成是一种系统级的架构,它将多层平面芯片堆叠起来,然后通过键合引线或硅通孔(Through Silicon Via,TSV)来实现各层之间的互连,基于TSV的三维集成技术通过缩短全局互连长度,更大程度地改善信号传输速度和功耗特性。
本实用新型基于TSV的三维集成技术应用于功率VDMOS器件,更大程度地缩短全局互连线长度,缩短信号延迟时间;降低了功耗比重,同时将基于TSV的三维集成技术应用于包含功率VDMOS器件的功率系统,可利用三维集成的异质集成技术解决高、低压兼容问题;由于功率VDMOS器件的工作电流越大,构成的元胞数量越多,故把VDMOS器件的有效器件层分割在多个平面层,然后在垂直方向上将它们堆叠起来,并用TSV通孔实现垂直互连,解决了现有VDMOS器件电流容量越大导致器件面积越大问题。又由于功率VDMOS器件在为负载提供尽可能大的输出功率的同时,自身也消耗了很大的电能,消耗的电能将转变为热量使器件的管芯发热,导致有源区温度上升,故作为互连的TSV通孔也充当散热通道;解决了器件发热问题。本实用新型解决了现有技术的VDMOS器件采用平面集成工艺存在的器件面积随着电流容量增大而增大,严重影响功率系统的集成度,同时信号延迟时间及互连线功耗比重也将越来越大等技术问题。
附图说明:
图1为本实用新型三维功率VDMOS器件结构示意图。
具体实施方式:
一种三维功率VDMOS器件,它包括功率单元和芯片层,所述芯片层有二个以上,每个芯片层上均匀分布有二个以上的功率单元,每个功率单元外围设置有独立的终端,每个功率单元外围设置有层间导电互连的TSV通孔,各个芯片层堆叠在一起形成三维功率VDMOS器件。
所述功率单元外围设置有散热的TSV通孔。在每个功率单元外围嵌入散热的TSV通孔,其个数与每个功率单元的功率损耗、TSV通孔的深宽比及TSV通孔中绝缘层的厚度相关;
由于各芯片层的VDMOS功率单元的漏极电流通过层间导电互连的TSV通孔最后聚集在最底层芯片的漏极压焊点上,因此三维功率VDMOS器件堆叠层从上至下,嵌入在其中的TSV通孔的直径逐渐增大。
层间导电互连的TSV通孔个数与其相连的功率单元的漏极电流之和相关。
同时层间导电互连的TSV通孔也作为散热孔,作为散热通道在使用。
每个芯片层之间有绝缘介质层,所述绝缘介质层为二氧化硅。
各个芯片层间的空隙处有填充胶,填充胶主要是增加导热作用,否则芯片层与层之间有缝隙存在空气,影响热量的传导。
所述的各个功率单元外围都设置有独立的终端,所述终端为场限环结构,本实用新型在各个功率单元外围设置独立的终端目的是防止器件被表面击穿。
TSV通孔上方设有凸点,设立凸点可以有利于各个芯片层层间堆叠时的键合。
所述三维功率VDMOS器件采用双层金属布线结构。第一层金属布线将每个功率单元中各元胞的源极连接,将功率单元的栅极引出,且第一层金属布线不能跨越每个功率单元的终端;第二层金属布线将各功率单元间的源极和栅极连接。本实用新型采用双层金属布线结构,主要是防止表面击穿电压降低。
一种三维功率VDMOS器件的集成方法,它包括:
步骤1、将VDMOS器件的有源区制作在二个以上的芯片层上,每一芯片层上的元胞平均分成二个以上的功率单元;
步骤2、金属布线:将VDMOS器件采用双层金属布线,第一层金属布线将每个功率单元中元胞间的源极连接,将功率单元的栅极引出,第二层金属布线将功率单元间的源极和栅极连接;
步骤3、芯片层表面平坦化处理:在完成金属布线后的芯片层上淀积钝化层,然后采用物理化学抛光工艺将芯片层表面平坦化处理;
步骤4、刻蚀TSV通孔:在芯片层的功率单元预留处刻蚀出二个以上的TSV通孔,TSV通孔的直径按照芯片层从上至下的顺序逐渐增大;
步骤5、TSV通孔填满:采用低温CVD工艺在TSV通孔中淀积绝缘介质层,深槽溅射生长阻挡层及种子层,然后电镀Cu将TSV通孔填满;
步骤6、芯片层表面铜抛光:采用物理化学抛光工艺将电镀在芯片层表面的铜抛掉,并将芯片层表面平坦化;
步骤7、芯片层正表面氧化:采用低温CVD工艺在平坦化处理后的芯片层正表面上淀积氧化层;
步骤8、芯片层背面氧化:对芯片层的背面进行减薄及抛光将TSV通孔底部露出,并用低温CVD工艺在芯片层背面淀积氧化层;
步骤9、芯片层正面TSV通孔上方及栅、源极金属上方的氧化层刻蚀接触孔:将芯片层正表面TSV上方的氧化层及用于层间栅极和源极互连的TSV通孔周围的金属上方的氧化层刻蚀出接触孔;
步骤10、TSV通孔电镀金:溅射生长阻挡层及种子层,并匀胶保护不需要金属互连的地方,然后电镀金将TSV通孔上方接触孔填满、将层间栅极和源极互连的TSV通孔与周围栅极及源极金属连接,最后去胶并腐蚀掉生长阻挡层及种子层,同时形成芯片正表面键合的凸点;
步骤11、芯片层背面TSV通孔及周围漏极上方刻蚀出接触孔:将芯片层背面TSV上方的氧化层及用于层间漏极互连的TSV通孔周围的漏极上方的氧化层刻蚀出接触孔;
步骤12、将芯片层背面TSV通孔与芯片层背面漏极互连:溅射生长阻挡层及种子层,并匀胶保护不需要金属互连的地方,然后电镀金将TSV通孔与漏极互连,同时形成键合的凸点,最后去胶,腐蚀掉阻挡层及种子层;
步骤13、用胶保护刻蚀栅极和源极的压焊点;
步骤14、将芯片层堆叠起来形成三维VDMOS器件。
步骤14所述将芯片层堆叠起来形成三维VDMOS器件,堆叠采用的方法为低温共晶键合技术。
所述的低温CVD工艺其温度在400°C以下,所述绝缘介质层为二氧化硅,所述生长阻挡层为Ti、Ta或TiN;所述种子层为铜。
Claims (7)
1.一种三维功率VDMOS器件,它包括功率单元和芯片层,其特征在于:所述芯片层有二个以上,每个芯片层上均匀分布有二个以上的功率单元,每个功率单元外围设置有独立的终端,每个功率单元外围设置有层间导电互连的TSV通孔,各个芯片层堆叠在一起形成三维功率VDMOS器件。
2.根据权利要求1所述的一种三维功率VDMOS器件,其特征在于:所述功率单元外围设置有散热的TSV通孔。
3.根据权利要求1所述的一种三维功率VDMOS器件,其特征在于:每个芯片层之间有绝缘介质层,所述绝缘介质层为二氧化硅。
4.根据权利要求1所述的一种三维功率VDMOS器件,其特征在于:各个芯片层间的空隙处有填充胶。
5.根据权利要求1所述的一种三维功率VDMOS器件,其特征在于:所述的各个功率单元外围都设置有独立的终端,所述终端为场限环结构。
6.根据权利要求1所述的一种三维功率VDMOS器件,其特征在于:TSV通孔上方设有凸点。
7.根据权利要求1所述的一种三维功率VDMOS器件,其特征在于:所述三维功率VDMOS器件采用双层金属布线结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620828982.8U CN205863168U (zh) | 2016-08-03 | 2016-08-03 | 一种三维功率vdmos器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620828982.8U CN205863168U (zh) | 2016-08-03 | 2016-08-03 | 一种三维功率vdmos器件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN205863168U true CN205863168U (zh) | 2017-01-04 |
Family
ID=57654440
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201620828982.8U Expired - Fee Related CN205863168U (zh) | 2016-08-03 | 2016-08-03 | 一种三维功率vdmos器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN205863168U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106098687A (zh) * | 2016-08-03 | 2016-11-09 | 贵州大学 | 一种三维功率vdmos器件及其集成方法 |
CN113257815A (zh) * | 2021-04-29 | 2021-08-13 | 中国科学院微电子研究所 | 竖直相邻器件之间带隔离部的半导体装置及电子设备 |
-
2016
- 2016-08-03 CN CN201620828982.8U patent/CN205863168U/zh not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106098687A (zh) * | 2016-08-03 | 2016-11-09 | 贵州大学 | 一种三维功率vdmos器件及其集成方法 |
CN106098687B (zh) * | 2016-08-03 | 2019-04-16 | 贵州大学 | 一种三维功率vdmos器件及其集成方法 |
CN113257815A (zh) * | 2021-04-29 | 2021-08-13 | 中国科学院微电子研究所 | 竖直相邻器件之间带隔离部的半导体装置及电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106098687B (zh) | 一种三维功率vdmos器件及其集成方法 | |
CN104600059B (zh) | 一种带有ipd的tsv孔结构及其加工方法 | |
CN105977154B (zh) | 一种基于扩散工艺具有双缓冲层快恢复二极管芯片制造方法 | |
CN103943614B (zh) | 集成无源器件扇出型晶圆级封装三维堆叠结构及制作方法 | |
CN102270640B (zh) | 大电流整晶圆全压接平板式封装的igbt及其制造方法 | |
CN205863168U (zh) | 一种三维功率vdmos器件 | |
CN102427054A (zh) | 实现高性能金属-氧化物-金属的制作方法 | |
US9263351B2 (en) | Method of forming an integrated inductor by dry etching and metal filling | |
CN104009014B (zh) | 集成无源器件晶圆级封装三维堆叠结构及制作方法 | |
CN105374808B (zh) | 一种功率模块 | |
CN104867905B (zh) | 一种包含硅通孔的半导体结构及其制造方法 | |
CN106328647A (zh) | 高速的沟槽mos器件及其制造方法 | |
CN108039366A (zh) | 一种绝缘栅双极型晶体管反型mos过渡区结构及其制作方法 | |
CN104241202B (zh) | 一种集成功率器件与控制器件的工艺 | |
CN203165886U (zh) | 一种影像传感器结构 | |
CN207199624U (zh) | 一种复合型沟槽mos器件 | |
CN105280727A (zh) | 微波内匹配功率晶体管匹配电容及其制作方法 | |
CN206134681U (zh) | 高速的沟槽mos器件 | |
CN205211749U (zh) | 一种功率模块 | |
CN104659113B (zh) | Rfldmos器件的内匹配电容及制造方法 | |
CN101916761B (zh) | 一种soi埋氧层下的导电层及其制作工艺 | |
CN205140970U (zh) | 一种功率模块 | |
CN205140972U (zh) | 一种功率模块 | |
CN105374803B (zh) | 一种功率模块 | |
CN104332464A (zh) | 一种功率器件与控制器件的集成工艺 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20170104 |
|
CF01 | Termination of patent right due to non-payment of annual fee |