CN205721513U - 一种符合esmarc规范的arm9嵌入式计算机主板 - Google Patents

一种符合esmarc规范的arm9嵌入式计算机主板 Download PDF

Info

Publication number
CN205721513U
CN205721513U CN201620335368.8U CN201620335368U CN205721513U CN 205721513 U CN205721513 U CN 205721513U CN 201620335368 U CN201620335368 U CN 201620335368U CN 205721513 U CN205721513 U CN 205721513U
Authority
CN
China
Prior art keywords
processing unit
central processing
chip
interface
esmarc
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201620335368.8U
Other languages
English (en)
Inventor
程实
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CHENGDU EMTRONIX INFORMATION TECHNOLOGY Co Ltd
Original Assignee
CHENGDU EMTRONIX INFORMATION TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CHENGDU EMTRONIX INFORMATION TECHNOLOGY Co Ltd filed Critical CHENGDU EMTRONIX INFORMATION TECHNOLOGY Co Ltd
Priority to CN201620335368.8U priority Critical patent/CN205721513U/zh
Application granted granted Critical
Publication of CN205721513U publication Critical patent/CN205721513U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本实用新型公开了一种符合ESMARC规范的ARM9嵌入式计算机主板,其包括中央处理器,以及与所述中央处理器相连接的电源模块、晶振芯片、内存芯片、闪存芯片、实施时钟模块、USB集线器、第一双针数据接口和第二双针数据接口,所述中央处理器和第一双针数据接口之间还连接有第一以太网PHY芯片、第二以太网PHY芯片、TTL转232电路和LCD总线隔离电路,中央处理器还通过I2C总线分别连接带电可擦写可编程只读存储器和实施时钟模块,所述USB集线器上连接有无线网卡。本实用新型合理地组织了系统结构,使ARM926ES‑J内核的嵌入式处理器的可用资源最多地得到利用。

Description

一种符合ESMARC规范的ARM9嵌入式计算机主板
技术领域
本实用新型涉及一种符合ESMARC规范的ARM9嵌入式计算机主板,属于嵌入式计算机技术领域。
背景技术
恩智浦半导体公司推出的iMX28系列处理器是一颗采用ARM926ES-J内核的嵌入式处理器,该芯片拥有众多的应用功能,它的引脚上的功能复用程度相对较高,从而导致在使用时无法合理地安装这些资源,如何使可用资源最多地在嵌入式计算机主板上得到应用,成为亟需要解决的问题。
发明内容
本实用新型的目的在于提供一种符合ESMARC规范的ARM9嵌入式计算机主板,为了克服上述的缺陷,合理地组织系统结构,使可用资源最多地得到利用。
本实用新型采取的技术方案是:一种符合ESMARC规范的ARM9嵌入式计算机主板,其包括中央处理器,以及与所述中央处理器相连接的电源模块、晶振芯片、内存芯片、闪存芯片、实时时钟模块、USB集线器、第一双针数据接口和第二双针数据接口,所述中央处理器和第一双针数据接口之间还连接有第一以太网PHY芯片、第二以太网PHY芯片、TTL转232电路和LCD总线隔离电路,中央处理器还通过I2C总线分别连接带电可擦写可编程只读存储器和实时时钟模块,所述USB集线器上连接有无线网卡。
所述中央处理器的型号为iMX28中央处理器。
所述内存芯片为128MB的DDR2内存芯片,闪存芯片为256MB的Nandflash。
所述USB集线器具有四路USB2.0HOST口。
所述实时时钟模块包括低功耗的ISL1208实时时钟芯片和32.768kHz的晶体。
所述第一三排芯数据接口和第二三排芯数据接口为2mm间距的3排插座,且每排设有22芯。
所述计算机主板的外形尺寸为74*54mm。
本实用新型的有益效果是:合理地组织了系统结构,使ARM926ES-J内核的嵌入式处理器的可用资源最多地得到利用。
本实用新型以iMX28为核心,利用固有的数据总线接口连接DDR2,NANDFLASH,PHY,SD卡接口;对外的LCD接口可以是从CPU直接引出的RGB TTL信号。由于iMX28的启动配置引脚与LCD显示接口是复用的,为了避免LCD接口上的信号影响系统启动,因此特别设 计了LCD总线隔离电路,提高了系统的可靠性。同时还考虑实际应用中的多USB口需求,通过USBHUB芯片扩展了四路USB2.0HOST口。
本实用新型的使用是以模块形式,通过板上的2组插座,同时实现ESM928X板卡的固定以及与应用主板的信号连接两个功能。
附图说明
图1是本实用新型的结构原理图。
图中:1-中央处理器,2-电源模块,3-晶振芯片,4-闪存芯片,5-第一以太网PHY芯片,6-第二以太网PHY芯片,7-内存芯片,8-TTL转232电路,9-可擦写可编程只读存储器,10-实时时钟模块,11-LCD总线隔离电路,12-USB集线器,13-无线网卡,14-第一三排芯数据接口,15-第二三排芯数据接口。
具体实施方式
下面结合附图和具体实施例对本实用新型进行详细说明。
如图1所示,一种符合ESMARC规范的ARM9嵌入式计算机主板,其包括中央处理器1,以及与所述中央处理器1相连接的电源模块2、晶振芯片3、内存芯片7、闪存芯片4、实时时钟模块10、USB集线器12、第一三排芯数据接口14和第二三排芯数据接口15,所述中央处理器1和第一三排芯数据接口14之间还连接有第一以太网PHY芯片5、第二以太网PHY芯片6、TTL转232电路8和LCD总线隔离电路11,中央处理器1还通过I2C总线分别连接带电可擦写可编程只读存储器9和实时时钟模块10,所述USB集线器12上连接有无线网卡13。
本实用新型中,所述中央处理器1的型号为iMX28中央处理器。所述内存芯片7为128MB的DDR2内存芯片,闪存芯片4为256MB的Nandflash。所述USB集线器12具有四路USB2.0HOST口。所述实时时钟模块10包括低功耗的ISL1208实时时钟芯片和32.768kHz的晶体。所述第一三排芯数据接口14和第二三排芯数据接口15为2mm间距的3排插座,且每排设有22芯。
结构的描述:
以iMX28为核心,利用固有的数据总线接口连接DDR2,NANDFLASH,PHY,SD卡接口。
对外的LCD接口可以是从CPU直接引出的RGB TTL信号。由于iMX28的启动配置引脚与LCD显示接口是复用的,为了避免LCD接口上的信号影响系统启动,特别设计了LCD总线隔离电路。提高了系统的可靠性。
考虑实际应用中的多USB口需求,通过USB HUB芯片扩展了四路USB2.0 HOST口。
外形尺寸:
本实用新型嵌入式计算机主板采用紧凑型方式,外型尺寸为:74*54mm。
信号引脚:
ESM928X的使用是以模块形式,通过板上的2组插座,同时实现ESM928X板卡的固定以及与应用主板的信号连接两个功能。ESM928X的两组插座编号为CN1、CN2,为2组标准2mm间距3排插座(每排22芯,CN1、CN2各66芯),CN1在计算机主板左边,CN2在计算机主板右边。
ESM928X_CN1各管脚的信号定义如下表:(LCD显示信号为RGB-TTL电平)
ESM928X_CN2各管脚的定义如下:
以上显示和描述了本实用新型的基本原理、主要特征和优点。本领域的普通技术人员应该了解,上述实施例不以任何形式限制本实用新型的保护范围,凡采用等同替换等方式所获得的技术方案,均落于本实用新型的保护范围内。
本实用新型未涉及部分均与现有技术相同或可采用现有技术加以实现。

Claims (7)

1.一种符合ESMARC规范的ARM9嵌入式计算机主板,其特征在于:包括中央处理器(1),以及与所述中央处理器(1)相连接的电源模块(2)、晶振芯片(3)、内存芯片(7)、闪存芯片(4)、实时时钟模块(10)、USB集线器(12)、第一三排芯数据接口(14)和第二三排芯数据接口(15),所述中央处理器(1)和第一三排芯数据接口(14)之间还连接有第一以太网PHY芯片(5)、第二以太网PHY芯片(6)、TTL转232电路(8)和LCD总线隔离电路(11),中央处理器(1)还通过I2C总线分别连接带电可擦写可编程只读存储器(9)和实时时钟模块(10),所述USB集线器(12)上连接有无线网卡(13)。
2.根据权利要求1所述的符合ESMARC规范的ARM9嵌入式计算机主板,其特征在于:所述中央处理器(1)的型号为iMX28中央处理器。
3.根据权利要求1所述的符合ESMARC规范的ARM9嵌入式计算机主板,其特征在于:所述内存芯片(7)为128MB的DDR2内存芯片,闪存芯片(4)为256MB的Nandflash。
4.根据权利要求1所述的符合ESMARC规范的ARM9嵌入式计算机主板,其特征在于:所述USB集线器(12)具有四路USB2.0HOST口。
5.根据权利要求1所述的符合ESMARC规范的ARM9嵌入式计算机主板,其特征在于:所述实时时钟模块(10)包括低功耗的ISL1208实时时钟芯片和32.768kHz的晶体。
6.根据权利要求1所述的符合ESMARC规范的ARM9嵌入式计算机主板,其特征在于:所述第一三排芯数据接口(14)和第二三排芯数据接口(15)三排芯数据接口为2mm间距的3排插座,且每排设有22芯,信号符合ESMARC规范。
7.根据权利要求1所述的符合ESMARC规范的ARM9嵌入式计算机主板,其特征在于:该计算机主板的外形尺寸为74*54mm。
CN201620335368.8U 2016-04-20 2016-04-20 一种符合esmarc规范的arm9嵌入式计算机主板 Expired - Fee Related CN205721513U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620335368.8U CN205721513U (zh) 2016-04-20 2016-04-20 一种符合esmarc规范的arm9嵌入式计算机主板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620335368.8U CN205721513U (zh) 2016-04-20 2016-04-20 一种符合esmarc规范的arm9嵌入式计算机主板

Publications (1)

Publication Number Publication Date
CN205721513U true CN205721513U (zh) 2016-11-23

Family

ID=57298681

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620335368.8U Expired - Fee Related CN205721513U (zh) 2016-04-20 2016-04-20 一种符合esmarc规范的arm9嵌入式计算机主板

Country Status (1)

Country Link
CN (1) CN205721513U (zh)

Similar Documents

Publication Publication Date Title
CN106970894A (zh) 一种基于Arria10的FPGA异构加速卡
CN202383569U (zh) 一种具有多功能、可扩展的pcie接口装置的主板
CN107506321A (zh) 一种基于龙芯2H芯片的COMe_nano核心板
CN204044706U (zh) 一种新型四路服务器信号背板
CN205721513U (zh) 一种符合esmarc规范的arm9嵌入式计算机主板
CN201820218U (zh) 主机系统和数据传输电路
CN207367196U (zh) 一种基于飞腾处理器的便携式计算机主板及便携式计算机
CN205721775U (zh) 一种基于ARM Cortex-A7内核的嵌入式计算机主板
CN205353855U (zh) 嵌入式计算机主板
TWI603201B (zh) 可攜式電子裝置及其資料傳輸方法
CN205692167U (zh) 基于PowerPC架构中央处理器的通用核心板
CN102855217A (zh) 一种前端机的通用核心板及其前端机
CN202736041U (zh) 一种前端机的通用核心板及其前端机
CN204945694U (zh) 一种基于龙芯gsc3280片上系统的核心板
CN207650799U (zh) 一种cpci模块和主板
CN210572737U (zh) 一种二次雷达信号处理装置
CN206162265U (zh) 一种基于申威411 CPU搭载南桥CS5536的COMe模块化计算机系统
CN204166443U (zh) Crotex-A8内核嵌入式计算机主板
CN201845276U (zh) 一种小尺寸主板
CN207623969U (zh) 一种支持多种数据接口兼容的usb集线器
CN205983345U (zh) 一种具有多功能兼容性的cpex背板
CN206022836U (zh) 一种信号转接板
CN205353884U (zh) 一种基于arm处理器的嵌入式计算机主板
CN202889378U (zh) 工业级通讯信息处理平台
CN203480375U (zh) 核心板

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20161123

Termination date: 20190420