CN205375256U - 适用于电源管理的q值调节的低输出电流ldo电路 - Google Patents
适用于电源管理的q值调节的低输出电流ldo电路 Download PDFInfo
- Publication number
- CN205375256U CN205375256U CN201521124169.4U CN201521124169U CN205375256U CN 205375256 U CN205375256 U CN 205375256U CN 201521124169 U CN201521124169 U CN 201521124169U CN 205375256 U CN205375256 U CN 205375256U
- Authority
- CN
- China
- Prior art keywords
- stage
- connects
- pmos transistor
- nmos pass
- nmos
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Amplifiers (AREA)
Abstract
一种适用于电源管理的Q值调节的低输出电流LDO电路:第一跨导增益输入级、宽带放大级、第二跨导增益输入级和功率晶体管回路分别连接电源电压VDD,第一跨导增益输入级的输入端连接基准电压Vref和电阻反馈回路,第一跨导增益输入级的输出端依次通过电流镜缓冲级和宽带放大级连接第二跨导增益输入级的输入端,第二跨导增益输入级的输出端连接功率晶体管回路,第一跨导增益输入级的输出端通过第一频率补偿电容连接功率晶体管回路,通过第二频率补偿电容至输出端Vout,功率晶体管回路的输出端至电压输出端Vout,电压输出端Vout通过第五电阻Resr和输出电容Cout接地,通过第六电阻RL接地。本实用新型具有较好的电压调整率和负载调整率。
Description
技术领域
本实用新型涉及一种线性稳压器。特别是涉及一种适用于电源管理的Q值调节的低输出电流LDO。
背景技术
现代高速发展的便携式电子设备(手机、Ipad、笔记本等)的许多个功能模块需要电源管理单元来供电。电源管理芯片可以在电源和电子设备之间实现起对电能的变换、分配、检测以及稳压、降噪的功能。而近年来电源管理芯片(DC-DC、AC-DC、LDO等)的增长需求的大部分来源于高容量电池供电的便携式电子设备,如手机、数字音乐播放器、数码相机、手持医疗仪器和测试仪器等。名目繁多的电子产品对电源的要求也各不相同。例如:手机及通信系统要求电源具有低噪声和低纹波的特性;并且由于系统集成的需要,还要求占用PCB板面积小,外围电路简单的特性。那么低压差线性稳压器(LDO)是最恰当的选择。因为LDO芯片具有以下几个技术特点:精密的电压基准,低静态电流,低压降调整管,高性能低噪音的运放,以及稳定而快速的环路响应。所以基于这些特性,可以根据不同的应用环境设计出具有针对性地LDO芯片。
一般采用撕裂零极点方法来维持LDO开环响应的稳定性,即:提高功率晶体管MP的跨导,这会提高LDO的输出电流,从而环路的共轭非主极点远高于单位增益带宽积(GBW),使得LDO稳定。但是随着输出电流降低,LDO的功率晶体管的跨导就会变小,即:LDO的共轭非主极点慢慢接近GBW,这时环路有较高的Q值,最终使得环路不稳定。为了维持环路的稳定性,需要更大的片上补偿电容,这就占据了很大的芯片面积。为了克服这个不足,本实用新型可以提出一款超低静态电流、调节Q值的小输出电流LDO。该LDO采用调节Q值技术可以在宽范围的负载情况下保持LDO稳定,具有低的输出电流和较小的芯片面积。
发明内容
本实用新型所要解决的技术问题是,提供一种在宽范围的负载情况下保持LDO稳定,具有低的输出电流和较小芯片面积的适用于电源管理的Q值调节的低输出电流LDO电路。
本实用新型所采用的技术方案是:一种适用于电源管理的Q值调节的低输出电流LDO电路,包括有:由第一跨导增益输入级构成的第一增益放大级,由第二跨导增益级构成的第二益放大级,宽带放大级,电流镜缓冲级,功率晶体管回路,电阻反馈回路,以及第一频率补偿电容和第二频率补偿电容,其中,所述的第一跨导增益输入级、宽带放大级、第二跨导增益输入级和功率晶体管回路分别连接电源电压VDD,所述的第一跨导增益输入级的输入端分别连接基准电压Vref和电阻反馈回路,第一跨导增益输入级的输出端依次通过电流镜缓冲级和宽带放大级连接第二跨导增益输入级的输入端,第二跨导增益输入级的输出端连接功率晶体管回路,所述的第一跨导增益输入级的输出端还分别通过第一频率补偿电容连接功率晶体管回路,以及通过第二频率补偿电容至输出端Vout,功率晶体管回路的输出端至电压输出端Vout,所述的电压输出端Vout还依次通过第五电阻Resr和输出电容Cout接地,以及通过第六电阻RL接地。
所述的第一跨导增益输入级是由输入端连接基准电压Vref的第一跨导增益和输入端连接电阻反馈回路R的第二跨导增益构成;所述电流镜缓冲级包括有第一电流镜缓冲级和第二电流镜缓冲级;其中,所述第一跨导增益的输出端依次通过第一电流镜缓冲级和宽带放大级连接第二跨导增益输入级的输入端,以及通过第一频率补偿电容Cm1连接功率晶体管回路;所述第二跨导增益的输出端依次通过第二电流镜缓冲级和宽带放大级连接第二跨导增益的输入端,以及通过第二频率补偿电容Cm2至电压输出端Vout。
所述的第一跨导增益是由第六PMOS晶体管M12实现,所述第二跨导增益是由第五PMOS晶体管M11实现,其中,所述第六PMOS晶体管M12的栅极接第一基准电压Vref,第五PMOS晶体管M11的栅极接电阻反馈回路R,第六PMOS晶体管M12的漏极接第一电流镜缓冲级,以及通过第一频率补偿电容Cm1连接功率晶体管回路,第五PMOS晶体管M11的漏极接第二电流镜缓冲级,以及通过第二频率补偿电容Cm2至电压输出端Vout,所述第六PMOS晶体管M12和第五PMOS晶体管M11的源极通过第一PMOS晶体管M10连接电源电压VDD,第一PMOS晶体管M10的栅极接第一偏置电压Vb1。
所述的第一电流镜缓冲级是由第十一NMOS晶体管M14和第十二NMOS晶体管M141实现,其中,所述第十一NMOS晶体管M14和第十二NMOS晶体管M141的栅极相互连接,第十一NMOS晶体管M14和第十二NMOS晶体管M141的源极接地,第十一NMOS晶体管M14的漏极构成第一电流镜缓冲级的输入端连接用于实现第一跨导增益的第六PMOS晶体管M12的漏极,第十一NMOS晶体管M14的漏极和栅极相互连接,第十二NMOS晶体管M141的漏极构成第一电流镜缓冲级的输出端连接宽带放大级;所述第二电流镜缓冲级是由第十三NMOS晶体M13和第十四NMOS晶体M131实现,第十三NMOS晶体M13的栅极和漏极相互连接,第十三NMOS晶体M13和第十四NMOS晶体M131的栅极相互连接,第十三NMOS晶体M13和第十四NMOS晶体M131的源极接地,第十三NMOS晶体M13的漏极构成第二电流镜缓冲级的输入端连接用于实现第二跨导增益的第五PMOS晶体管M11的漏极,第十四NMOS晶体M131的漏极构成第二电流镜缓冲级的输出端连接宽带放大级。
所述的第十一NMOS晶体管M14与第十二NMOS晶体管M141的宽长比k1为2~5;所述第十三NMOS晶体M13和第十四NMOS晶体M131的宽长比k2为2~5。
所述的宽带放大级包括有第七NMOS晶体管M15、第八NMOS晶体管M16、第九NMOS晶体管M151和第十NMOS晶体管M161,以及第一电阻Rb1和第二电阻Rb2,其中,第七NMOS晶体管M15的栅极和第九NMOS晶体管M151的漏极连接第一电阻Rb1的一端,第八NMOS晶体管M16的栅极和第十NMOS晶体管M161的漏极连接第二电阻Rb2的一端,第一电阻Rb1和第二电阻Rb2的另一端通过第二PMOS晶体管M101接电源电压VDD,第七NMOS晶体管M15的源极和第九NMOS晶体管M151的栅极构成宽带放大级的一个输入端连接第二电流镜缓冲级的输出端,第八NMOS晶体管M16的源极和第十NMOS晶体管M161的栅极构成宽带放大级的又一个输入端连接第一电流镜缓冲级的输出端,第七NMOS晶体管M15的漏极通过第三PMOS晶体管M17接电源电压VDD,第三PMOS晶体管M17的栅极和漏极相互连接,第八NMOS晶体管M16的漏极通过第四PMOS晶体管M18接电源电压VDD,第八NMOS晶体管M16的漏极还构成宽带放大级的输出端连接用于实现第二跨导增益输入级的第十五PMOS晶体管M19,所述第二PMOS晶体管M101的栅极接第一偏置电压Vb1,第三PMOS晶体管M17和第四PMOS晶体管M18的栅极相互连接,第十五PMOS晶体管M19的源极接电源电压VDD,第十五PMOS晶体管M19的漏极构成输出端和第十六NMOS晶体管M20的漏极共同接功率晶体管回路,第十六NMOS晶体管M20的栅极连接第八NMOS晶体管M16的栅极,第十六NMOS晶体管M20的源极通过一个第十七NMOS晶体管M21接地,第十七NMOS晶体管M21的栅极接第二偏置电压Vb2。
所述的功率晶体管回路包括有第十八PMOS晶体管MP和反馈电容Cm3,其中,第十八PMOS晶体管MP的栅极作为输入端分别连接用于实现第二跨导增益输入级的第十五PMOS晶体管M19的输出端即漏极,以及连接第一频率补偿电容Cm1,第十八PMOS晶体管MP的栅极还连接反馈电容Cm3的一端,第十八PMOS晶体管MP的源极接电源电压VDD,第十八PMOS晶体管MP的漏极和反馈电容Cm3的另一端共同至电压输出端Vout。
所述的电阻反馈回路R是由第三电阻Rf1和第四电阻Rf2串联构成,其中,第三电阻Rf1和第四电阻Rf2的连接点作为反馈端连接用于实现构成第一跨导增益输入级的第二跨导增益的第五PMOS晶体管M11的栅极,所述第三电阻Rf1的另一端至电压输出端Vout,所述第四电阻Rf2的另一端接地。
本实用新型的适用于电源管理的Q值调节的低输出电流LDO电路,在宽范围的负载情况下保持LDO稳定,具有低的输出电流和较小的芯片面积。具有较好的电压调整率和负载调整率。
附图说明
图1是本实用新型适用于电源管理的Q值调节的低输出电流LDO电路的原理框图;
图2是图1的电路原理图。
具体实施方式
下面结合实施例和附图对本实用新型的适用于电源管理的Q值调节的低输出电流LDO电路做出详细说明。
本实用新型的适用于电源管理的Q值调节的低输出电流LDO电路,是由两个增益放大级、一个宽带放大级、两个电流镜缓冲级、一个功率晶体管回路、一个电阻反馈回路和两个频率补偿回路组成。两个增益放大级分别是:第一跨导增益输入级包括gm11和gm12;第二跨导增益输入级gm2。两个电流镜缓冲级包括:第一电流镜缓冲级和第二电流镜缓冲级。一个宽带放大级。一个功率晶体管回路。一个电阻反馈回路。两个频率补偿电容Cm1和Cm2。
如图1所示,本实用新型的适用于电源管理的Q值调节的低输出电流LDO电路,包括有:由第一跨导增益输入级gm11、gm12构成的第一增益放大级,由第二跨导增益输入级gm2构成的第二益放大级,宽带放大级F,电流镜缓冲级D,功率晶体管回路B,电阻反馈回路R,以及第一频率补偿电容Cm1和第二频率补偿电容Cm2,其中,所述的第一跨导增益输入级gm11、gm12、宽带放大级F、第二跨导增益输入级gm2和功率晶体管回路B分别连接电源电压VDD,所述的第一跨导增益输入级gm11、gm12的输入端分别连接基准电压Vref和电阻反馈回路R,第一跨导增益输入级gm11、gm12的输出端依次通过电流镜缓冲级D和宽带放大级F连接第二跨导增益输入级gm2的输入端,第二跨导增益输入级gm2的输出端连接功率晶体管回路B,所述的第一跨导增益输入级gm11、gm12的输出端还分别通过第一频率补偿电容Cm1连接功率晶体管回路B,以及通过第二频率补偿电容Cm2至电压输出端Vout,功率晶体管回路B的输出端至电压输出端Vout,所述的电压输出端Vout还依次通过第五电阻Resr和输出电容Cout接地,以及通过第六电阻RL接地。
所述的第一跨导增益输入级是由输入端连接基准电压Vref的第一跨导增益gm11和输入端连接电阻反馈回路R的第二跨导增益gm12构成;所述电流镜缓冲级D包括有第一电流镜缓冲级D1和第二电流镜缓冲级D2;其中,所述第一跨导增益gm11的输出端依次通过第一电流镜缓冲级D1和宽带放大级F连接第二跨导增益输入级gm2的输入端,以及通过第一频率补偿电容Cm1连接功率晶体管回路B;所述第二跨导增益gm12的输出端依次通过第二电流镜缓冲级D2和宽带放大级F连接第二跨导增益gm12的输入端,以及通过第二频率补偿电容Cm2至电压输出端Vout。
本实用新型的适用于电源管理的Q值调节的低输出电流LDO电路的具体构成如图2所示,具体如下:
所述的第一跨导增益gm11是由第六PMOS晶体管M12实现,所述第二跨导增益gm12是由第五PMOS晶体管M11实现,其中,所述第六PMOS晶体管M12的栅极接第一基准电压Vref,第五PMOS晶体管M11的栅极接电阻反馈回路R,第六PMOS晶体管M12的漏极接第一电流镜缓冲级D1,以及通过第一频率补偿电容Cm1连接功率晶体管回路B,第五PMOS晶体管M11的漏极接第二电流镜缓冲级D2,以及通过第二频率补偿电容Cm2至电压输出端Vout,所述第六PMOS晶体管M12和第五PMOS晶体管M11的源极通过第一PMOS晶体管M10连接电源电压VDD,第一PMOS晶体管M10的栅极接第一偏置电压Vb1。
所述的第一电流镜缓冲级D1是由第十一NMOS晶体管M14和第十二NMOS晶体管M141实现,其中,所述第十一NMOS晶体管M14和第十二NMOS晶体管M141的栅极相互连接,第十一NMOS晶体管M14和第十二NMOS晶体管M141的源极接地,第十一NMOS晶体管M14的漏极构成第一电流镜缓冲级D1的输入端连接用于实现第一跨导增益gm11的第六PMOS晶体管M12的漏极,第十一NMOS晶体管M14的漏极和栅极相互连接,第十二NMOS晶体管M141的漏极构成第一电流镜缓冲级D1的输出端连接宽带放大级F;所述第二电流镜缓冲级D2是由第十三NMOS晶体M13和第十四NMOS晶体M131实现,第十三NMOS晶体M13的栅极和漏极相互连接,第十三NMOS晶体M13和第十四NMOS晶体M131的栅极相互连接,第十三NMOS晶体M13和第十四NMOS晶体M131的源极接地,第十三NMOS晶体M13的漏极构成第二电流镜缓冲级D2的输入端连接用于实现第二跨导增益gm12的第五PMOS晶体管M11的漏极,第十四NMOS晶体M131的漏极构成第二电流镜缓冲级D2的输出端连接宽带放大级F。
所述的第十一NMOS晶体管M14与第十二NMOS晶体管M141的宽长比k1为2~5;所述第十三NMOS晶体M13和第十四NMOS晶体M131的宽长比k2为2~5。
所述的宽带放大级F包括有第七NMOS晶体管M15、第八NMOS晶体管M16、第九NMOS晶体管M151和第十NMOS晶体管M161,以及第一电阻Rb1和第二电阻Rb2,其中,第七NMOS晶体管M15的栅极和第九NMOS晶体管M151的漏极连接第一电阻Rb1的一端,第八NMOS晶体管M16的栅极和第十NMOS晶体管M161的漏极连接第二电阻Rb2的一端,第一电阻Rb1和第二电阻Rb2的另一端通过第二PMOS晶体管M101接电源电压VDD,第七NMOS晶体管M15的源极和第九NMOS晶体管M151的栅极构成宽带放大级F的一个输入端连接第二电流镜缓冲级D2的输出端,第八NMOS晶体管M16的源极和第十NMOS晶体管M161的栅极构成宽带放大级F的又一个输入端连接第一电流镜缓冲级D1的输出端,第七NMOS晶体管M15的漏极通过第三PMOS晶体管M17接电源电压VDD,第三PMOS晶体管M17的栅极和漏极相互连接,第八NMOS晶体管M16的漏极通过第四PMOS晶体管M18接电源电压VDD,第八NMOS晶体管M16的漏极还构成宽带放大级F的输出端连接用于实现第二跨导增益输入级gm2的第十五PMOS晶体管M19,所述第二PMOS晶体管M101的栅极接第一偏置电压Vb1,第三PMOS晶体管M17和第四PMOS晶体管M18的栅极相互连接,第十五PMOS晶体管M19的源极接电源电压VDD,第十五PMOS晶体管M19的漏极构成输出端和第十六NMOS晶体管M20的漏极共同接功率晶体管回路B,第十六NMOS晶体管M20的栅极连接第八NMOS晶体管M16的栅极,第十六NMOS晶体管M20的源极通过一个第十七NMOS晶体管M21接地,第十七NMOS晶体管M21的栅极接第二偏置电压Vb2。
所述的功率晶体管回路B包括有第十八PMOS晶体管MP和反馈电容Cm3,其中,第十八PMOS晶体管MP的栅极作为输入端分别连接用于实现第二跨导增益输入级gm2的第十五PMOS晶体管M19的输出端即漏极,以及连接第一频率补偿电容Cm1,第十八PMOS晶体管MP的栅极还连接反馈电容Cm3的一端,第十八PMOS晶体管MP的源极接电源电压VDD,第十八PMOS晶体管MP的漏极和反馈电容Cm3的另一端共同至电压输出端Vout。
所述的电阻反馈回路R是由第三电阻Rf1和第四电阻Rf2串联构成,其中,第三电阻Rf1和第四电阻Rf2的连接点作为反馈端连接用于实现构成第一跨导增益输入级的第二跨导增益gm12的第五PMOS晶体管M11的栅极,所述第三电阻Rf1的另一端至电压输出端Vout,所述第四电阻Rf2的另一端接地。
本实用新型的适用于电源管理的Q值调节的低输出电流LDO电路,选取第六PMOS晶体管M12作为基准电压输入端、第五PMOS晶体管M11作为信号反馈输入端。然后信号经过电流镜缓冲级实现电流的倍增,然后经过宽带放大器级、第二增益级和功率晶体管MP,最终到达电压输出端Vout。同时经过Rf1和Rf2的反馈,以及两个补偿电容Cm1和Cm2的反馈,实现调节环路的Q值。信号经过两条路径:一路是频率补偿路径,一路是反馈路径到达电压输出端Vout。至此信号完成了环路内的反馈比较和放大。在LDO的输出端加载电阻和负载电容可以测试LDO的小信号交流响应和大信号的阶跃响应。结果表明本款低输出电流LDO能够在较低输出电流和较小的芯片面积条件下维持环路的稳定性。
Claims (8)
1.一种适用于电源管理的Q值调节的低输出电流LDO电路,其特征在于,包括有:由第一跨导增益输入级(gm11、gm12)构成的第一增益放大级,由第二跨导增益级(gm2)构成的第二益放大级,宽带放大级(F),电流镜缓冲级(D),功率晶体管回路(B),电阻反馈回路(R),以及第一频率补偿电容(Cm1)和第二频率补偿电容(Cm2),其中,所述的第一跨导增益输入级(gm11、gm12)、宽带放大级(F)、第二跨导增益输入级(gm2)和功率晶体管回路(B)分别连接电源电压(VDD),所述的第一跨导增益输入级(gm11、gm12)的输入端分别连接基准电压(Vref)和电阻反馈回路(R),第一跨导增益输入级(gm11、gm12)的输出端依次通过电流镜缓冲级(D)和宽带放大级(F)连接第二跨导增益输入级(gm2)的输入端,第二跨导增益输入级(gm2)的输出端连接功率晶体管回路(B),所述的第一跨导增益输入级(gm11、gm12)的输出端还分别通过第一频率补偿电容(Cm1)连接功率晶体管回路(B),以及通过第二频率补偿电容(Cm2)至电压输出端(Vout),功率晶体管回路(B)的输出端至电压输出端(Vout),所述的电压输出端(Vout)还依次通过第五电阻(Resr)和输出电容(Cout)接地,以及通过第六电阻(RL)接地。
2.根据权利要求1所述的适用于电源管理的Q值调节的低输出电流LDO电路,其特征在于,所述的第一跨导增益输入级是由输入端连接基准电压(Vref)的第一跨导增益(gm11)和输入端连接电阻反馈回路(R)的第二跨导增益(gm12)构成;所述电流镜缓冲级(D)包括有第一电流镜缓冲级(D1)和第二电流镜缓冲级(D2);其中,所述第一跨导增益(gm11)的输出端依次通过第一电流镜缓冲级(D1)和宽带放大级(F)连接第二跨导增益输入级(gm2)的输入端,以及通过第一频率补偿电容(Cm1)连接功率晶体管回路(B);所述第二跨导增益(gm12)的输出端依次通过第二电流镜缓冲级(D2)和宽带放大级(F)连接第二跨导增益(gm12)的输入端,以及通过第二频率补偿电容(Cm2)至电压输出端(Vout)。
3.根据权利要求2所述的适用于电源管理的Q值调节的低输出电流LDO电路,其特征在于,所述的第一跨导增益(gm11)是由第六PMOS晶体管(M12)实现,所述第二跨导增益(gm12)是由第五PMOS晶体管(M11)实现,其中,所述第六PMOS晶体管(M12)的栅极接第一基准电压(Vref),第五PMOS晶体管(M11)的栅极接电阻反馈回路(R),第六PMOS晶体管(M12)的漏极接第一电流镜缓冲级(D1),以及通过第一频率补偿电容(Cm1)连接功率晶体管回路(B),第五PMOS晶体管(M11)的漏极接第二电流镜缓冲级(D2),以及通过第二频率补偿电容(Cm2)至电压输出端(Vout),所述第六PMOS晶体管(M12)和第五PMOS晶体管(M11)的源极通过第一PMOS晶体管(M10)连接电源电压(VDD),第一PMOS晶体管(M10)的栅极接第一偏置电压(Vb1)。
4.根据权利要求2所述的适用于电源管理的Q值调节的低输出电流LDO电路,其特征在于,所述的第一电流镜缓冲级(D1)是由第十一NMOS晶体管(M14)和第十二NMOS晶体管(M141)实现,其中,所述第十一NMOS晶体管(M14)和第十二NMOS晶体管(M141)的栅极相互连接,第十一NMOS晶体管(M14)和第十二NMOS晶体管(M141)的源极接地,第十一NMOS晶体管(M14)的漏极构成第一电流镜缓冲级(D1)的输入端连接用于实现第一跨导增益(gm11)的第六PMOS晶体管(M12)的漏极,第十一NMOS晶体管(M14)的漏极和栅极相互连接,第十二NMOS晶体管(M141)的漏极构成第一电流镜缓冲级(D1)的输出端连接宽带放大级(F);所述第二电流镜缓冲级(D2)是由第十三NMOS晶体(M13)和第十四NMOS晶体(M131)实现,第十三NMOS晶体(M13)的栅极和漏极相互连接,第十三NMOS晶体(M13)和第十四NMOS晶体(M131)的栅极相互连接,第十三NMOS晶体(M13)和第十四NMOS晶体(M131)的源极接地,第十三NMOS晶体(M13)的漏极构成第二电流镜缓冲级(D2)的输入端连接用于实现第二跨导增益(gm12)的第五PMOS晶体管(M11)的漏极,第十四NMOS晶体(M131)的漏极构成第二电流镜缓冲级(D2)的输出端连接宽带放大级(F)。
5.根据权利要求4所述的适用于电源管理的Q值调节的低输出电流LDO电路,其特征在于,所述的第十一NMOS晶体管(M14)与第十二NMOS晶体管(M141)的宽长比k1为2~5;所述第十三NMOS晶体(M13)和第十四NMOS晶体(M131)的宽长比k2为2~5。
6.根据权利要求1或2或3或4所述的适用于电源管理的Q值调节的低输出电流LDO电路,其特征在于,所述的宽带放大级(F)包括有第七NMOS晶体管(M15)、第八NMOS晶体管(M16)、第九NMOS晶体管(M151)和第十NMOS晶体管(M161),以及第一电阻(Rb1)和第二电阻(Rb2),其中,第七NMOS晶体管(M15)的栅极和第九NMOS晶体管(M151)的漏极连接第一电阻(Rb1)的一端,第八NMOS晶体管(M16)的栅极和第十NMOS晶体管(M161)的漏极连接第二电阻(Rb2)的一端,第一电阻(Rb1)和第二电阻(Rb2)的另一端通过第二PMOS晶体管(M101)接电源电压(VDD),第七NMOS晶体管(M15)的源极和第九NMOS晶体管(M151)的栅极构成宽带放大级(F)的一个输入端连接第二电流镜缓冲级(D2)的输出端,第八NMOS晶体管(M16)的源极和第十NMOS晶体管(M161)的栅极构成宽带放大级(F)的又一个输入端连接第一电流镜缓冲级(D1)的输出端,第七NMOS晶体管(M15)的漏极通过第三PMOS晶体管(M17)接电源电压(VDD),第三PMOS晶体管(M17)的栅极和漏极相互连接,第八NMOS晶体管(M16)的漏极通过第四PMOS晶体管(M18)接电源电压(VDD),第八NMOS晶体管(M16)的漏极还构成宽带放大级(F)的输出端连接用于实现第二跨导增益输入级(gm2)的第十五PMOS晶体管(M19),所述第二PMOS晶体管(M101)的栅极接第一偏置电压(Vb1),第三PMOS晶体管(M17)和第四PMOS晶体管(M18)的栅极相互连接,第十五PMOS晶体管(M19)的源极接电源电压(VDD),第十五PMOS晶体管(M19)的漏极构成输出端和第十六NMOS晶体管(M20)的漏极共同接功率晶体管回路(B),第十六NMOS晶体管(M20)的栅极连接第八NMOS晶体管(M16)的栅极,第十六NMOS晶体管(M20)的源极通过一个第十七NMOS晶体管(M21)接地,第十七NMOS晶体管(M21)的栅极接第二偏置电压(Vb2)。
7.根据权利要求1所述的适用于电源管理的Q值调节的低输出电流LDO电路,其特征在于,所述的功率晶体管回路(B)包括有第十八PMOS晶体管(MP)和反馈电容(Cm3),其中,第十八PMOS晶体管(MP)的栅极作为输入端分别连接用于实现第二跨导增益输入级(gm2)的第十五PMOS晶体管(M19)的输出端即漏极,以及连接第一频率补偿电容(Cm1),第十八PMOS晶体管(MP)的栅极还连接反馈电容(Cm3)的一端,第十八PMOS晶体管(MP)的源极接电源电压(VDD),第十八PMOS晶体管(MP)的漏极和反馈电容(Cm3)的另一端共同至电压输出端(Vout)。
8.根据权利要求1所述的适用于电源管理的Q值调节的低输出电流LDO电路,其特征在于,所述的电阻反馈回路(R)是由第三电阻(Rf1)和第四电阻(Rf2)串联构成,其中,第三电阻(Rf1)和第四电阻(Rf2)的连接点作为反馈端连接用于实现构成第一跨导增益输入级的第二跨导增益(gm12)的第五PMOS晶体管(M11)的栅极,所述第三电阻(Rf1)的另一端至电压输出端(Vout),所述第四电阻(Rf2)的另一端接地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201521124169.4U CN205375256U (zh) | 2015-12-29 | 2015-12-29 | 适用于电源管理的q值调节的低输出电流ldo电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201521124169.4U CN205375256U (zh) | 2015-12-29 | 2015-12-29 | 适用于电源管理的q值调节的低输出电流ldo电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN205375256U true CN205375256U (zh) | 2016-07-06 |
Family
ID=56258059
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201521124169.4U Expired - Fee Related CN205375256U (zh) | 2015-12-29 | 2015-12-29 | 适用于电源管理的q值调节的低输出电流ldo电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN205375256U (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105425888A (zh) * | 2015-12-29 | 2016-03-23 | 天津大学 | 适用于电源管理的q值调节的低输出电流ldo电路 |
CN110275562A (zh) * | 2018-03-15 | 2019-09-24 | 艾普凌科株式会社 | 电压调节器 |
CN110785925A (zh) * | 2019-09-26 | 2020-02-11 | 深圳市汇顶科技股份有限公司 | 跨导放大器和芯片 |
CN114360464A (zh) * | 2021-12-27 | 2022-04-15 | 北京奕斯伟计算技术有限公司 | 公共电压产生电路及其装置、显示装置 |
-
2015
- 2015-12-29 CN CN201521124169.4U patent/CN205375256U/zh not_active Expired - Fee Related
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105425888A (zh) * | 2015-12-29 | 2016-03-23 | 天津大学 | 适用于电源管理的q值调节的低输出电流ldo电路 |
CN110275562A (zh) * | 2018-03-15 | 2019-09-24 | 艾普凌科株式会社 | 电压调节器 |
CN110275562B (zh) * | 2018-03-15 | 2022-07-01 | 艾普凌科株式会社 | 电压调节器 |
CN110785925A (zh) * | 2019-09-26 | 2020-02-11 | 深圳市汇顶科技股份有限公司 | 跨导放大器和芯片 |
CN110785925B (zh) * | 2019-09-26 | 2023-09-26 | 深圳市汇顶科技股份有限公司 | 跨导放大器和芯片 |
CN114360464A (zh) * | 2021-12-27 | 2022-04-15 | 北京奕斯伟计算技术有限公司 | 公共电压产生电路及其装置、显示装置 |
CN114360464B (zh) * | 2021-12-27 | 2023-01-20 | 北京奕斯伟计算技术股份有限公司 | 公共电压产生电路及其装置、显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105425888A (zh) | 适用于电源管理的q值调节的低输出电流ldo电路 | |
CN205375256U (zh) | 适用于电源管理的q值调节的低输出电流ldo电路 | |
CN106774580B (zh) | 一种快速瞬态响应高电源抑制比的ldo电路 | |
CN101271344B (zh) | 一种高电源噪声抑制的低压差电压调节器 | |
CN104793672B (zh) | 一种高电源抑制比的低压差线性稳压器 | |
CN102880219B (zh) | 一种具有动态补偿特性的线性稳压器 | |
CN101853040A (zh) | 一种带前馈跨导的高电源抑制比低压差线性稳压器 | |
CN104679088A (zh) | 一种低压差线性稳压器及其频率补偿电路 | |
CN100568150C (zh) | 一种共享的预稳压电路 | |
CN107024958B (zh) | 一种具有快速负载瞬态响应的线性稳压电路 | |
CN103838287A (zh) | 一种补偿零点动态调整的线性稳压器 | |
CN104181972A (zh) | 一种具有高电源抑制比特性的低压差线性稳压器 | |
CN103760943B (zh) | 一种应用于ldo的摆率增强电路 | |
CN103036509A (zh) | 适用于低噪声放大器的偏置电路 | |
CN102200791A (zh) | 低压差线性稳压器结构 | |
CN213634248U (zh) | 适用于ldo电路的增强型缓冲器及其ldo电路 | |
CN103490616A (zh) | 电流模dc-dc转换器 | |
CN211878488U (zh) | 宽输入低压差线性稳压电路 | |
CN108776500A (zh) | 一种基于频率补偿和瞬态响应改善电路的无片外电容ldo | |
CN208351365U (zh) | 一种可选接片外电容的低压差线性稳压器 | |
CN106020306B (zh) | 一种阻抗衰减缓冲器及低压差线性稳压器 | |
CN201936213U (zh) | 低压降稳压器 | |
CN205263698U (zh) | 适用于电源管理的低静态电流和驱动大负载的ldo电路 | |
CN104950976A (zh) | 一种基于摆率增强的稳压电路 | |
CN103592989A (zh) | 低静态功耗快速瞬态响应的无输出电容ldo电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20160706 Termination date: 20171229 |