CN204945582U - 阵列基板和显示装置 - Google Patents

阵列基板和显示装置 Download PDF

Info

Publication number
CN204945582U
CN204945582U CN201520730466.7U CN201520730466U CN204945582U CN 204945582 U CN204945582 U CN 204945582U CN 201520730466 U CN201520730466 U CN 201520730466U CN 204945582 U CN204945582 U CN 204945582U
Authority
CN
China
Prior art keywords
electrode
base palte
array base
data line
strip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201520730466.7U
Other languages
English (en)
Inventor
曹宇
赵海生
彭志龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201520730466.7U priority Critical patent/CN204945582U/zh
Application granted granted Critical
Publication of CN204945582U publication Critical patent/CN204945582U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本实用新型提供了一种阵列基板,包括:多条栅线、多条数据线以及呈阵列排布的多个像素单元,其中每个像素单元包括板状电极、狭缝电极和设置在板状电极与狭缝电极之间的绝缘层。所述狭缝电极包括多个电极条,在相邻的电极条之间形成狭缝,并且与数据线在阵列基板上的投影至少部分重叠的电极条断开与其他电极条的连接。根据本实用新型的阵列基板能够避免由于数据线与公共电极之间的绝缘层出现缺陷造成的数据线与公共电极之间的短路,从而大大提升产品的良品率。本实用新型还提出了包括上述阵列基板的显示装置以及制作上述阵列基板的方法。

Description

阵列基板和显示装置
技术领域
本实用新型涉及显示技术领域,具体而言涉及一种阵列基板和显示装置。
背景技术
在平板显示装置中,薄膜晶体管液晶显示器(ThinFilmTransistorLiquidCrystalDisplay,TFT-LCD)具有体积小、功耗低、制造成本相对较低和无辐射等特点,在当前的平板显示器市场占据了主导地位。
目前,TFT-LCD的显示模式主要有TN(TwistedNematic,扭曲向列)模式、VA(VerticalAlignment,垂直取向)模式、IPS(In-Plane-Switching,平面方向转换)模式和AD-SDS(ADvancedSuperDimensionSwitch,高级超维场转换,简称ADS)模式等。
基于ADS模式的显示器通过同一平面内狭缝电极边缘所产生的电场以及狭缝电极与板状电极间产生的电场形成多维电场,使液晶盒内狭缝电极间的以及电极正上方的取向液晶分子产生旋转,从而提高了液晶工作效率并增大了透光效率。ADS技术可以提高TFT-LCD产品的画面品质,具有高分辨率、高透过率、低功耗、宽视角、高开口率、低色差、无挤压水波纹(pushMura)等优点。
基于ADS模式的阵列基板通常包括呈阵列排布的多个像素单元,每个像素单元包含有薄膜晶体管、板状电极以及位于板状电极上方的狭缝电极,狭缝电极包括多个电极条,并且在相邻的电极条之间形成狭缝。
在现有技术中,阵列基板的形成需要多次镀膜与刻蚀,在形成过程中有可能出现构图(pattern)缺陷。当构图缺陷出现在数据线与公共电极之间的绝缘层时,会造成数据线与和该数据线重叠的公共电极之间的短路,从而降低产品的良品率。
实用新型内容
为了克服上述问题,本实用新型提出了一种阵列基板和显示装置,能够避免由于数据线与公共电极之间的绝缘层出现缺陷造成的数据线与和该数据线重叠的公共电极之间的短路,从而大大提升产品的良品率。
根据本实用新型的一个方面,提供了一种阵列基板。所述阵列基板包括:多条栅线、多条数据线以及呈阵列排布的多个像素单元,其中每个像素单元包括板状电极、狭缝电极和设置在板状电极与狭缝电极之间的绝缘层。所述狭缝电极包括多个电极条,在相邻的电极条之间形成狭缝,并且与数据线在阵列基板上的投影至少部分重叠的电极条断开与其他电极条的连接。
根据本实用新型的阵列基板,即便当数据线与狭缝电极(例如,公共电极)之间的绝缘层出现缺陷而造成数据线与和该数据线重叠的狭缝电极的一个电极条之间的短路时,由于和数据线至少部分重叠的电极条与狭缝电极的其他电极条的连接是断开的,因此可以避免数据线与整个狭缝电极之间的短路,从而大大提升产品的良品率。
根据一个实施例,通过在与数据线在阵列基板上的投影至少部分重叠的电极条的两端形成狭缝来断开与其他电极条的连接。
根据一个实施例,与数据线在阵列基板上的投影至少部分重叠的电极条覆盖所述数据线。
根据一个实施例,所述板状电极与数据线设置在同一层。
根据一个实施例,所述板状电极是像素电极,所述狭缝电极是公共电极。
根据一个实施例,所述与数据线在阵列基板上的投影至少部分重叠的电极条断开与公共电极的连接。
根据一个实施例,所述狭缝电极由氧化铟锡制成。
根据一个实施例,所述板状电极由氧化铟锡制成。
根据本实用新型的另一个方面,提供了一种显示装置。所述显示装置包括根据上述任一个实施例的阵列基板。
根据本实用新型的又一个方面,提供了一种制作阵列基板的方法。所述方法包括:在阵列基板上形成板状电极和数据线;在板状电极上形成绝缘层;在绝缘层上形成狭缝电极;其中,所述狭缝电极包括多个电极条,在相邻的电极条之间形成狭缝,并且与数据线在阵列基板上的投影至少部分重叠的电极条断开与其他电极条的连接。
根据一个实施例,在与数据线在阵列基板上的投影至少部分重叠的电极条的两端形成狭缝,以断开与其他电极条的连接。
根据本实用新型的阵列基板和显示装置,能够避免由于数据线与公共电极之间的绝缘层出现缺陷造成的数据线与公共电极之间的短路,从而大大提升产品的良品率。
附图说明
通过以下结合附图的详细描述,将更加清楚地理解示例性实施例的以上和其它方面、特征和优点,其中:
图1是现有技术阵列基板的示意图;
图2是现有技术阵列基板的剖面示意图;
图3是绝缘层出现缺陷的可能性示意图;
图4是根据本实用新型实施例的阵列基板的示意图;
图5是根据本实用新型实施例的阵列基板的边缘电场模拟示意图;以及
图6是根据本实用新型实施例的制作阵列基板的方法流程图。
具体实施方式
现在,将参照其中示出了一些实施例的附图更完全地描述本实用新型构思的各个示例性实施例。然而,本实用新型构思可按照许多不同形式实现,并且不应理解为限于本文阐述的示例性实施例。相反,提供这些示例性实施例以使得本公开将是彻底和完整的,并且将把本实用新型构思完全传递给本领域技术人员。
在附图中,为了清楚起见,可夸大层和区的大小和相对大小。
为了方便描述,本文中可使用诸如“在……下方”、“在……之下”、“下”、“在……之上”、“上”等的空间相对术语,以描述附图中所示的一个元件或特征与另一元件或特征的关系。应该理解,空间相对术语旨在涵盖使用或操作中的装置的除图中所示的取向之外的不同取向。例如,如果图中的装置颠倒,则被描述为“在其它元件之下”或“在其它元件下方”的元件将因此被取向为“在其它元件或特征之上”。这样,示例性术语“在……之下”可涵盖在……之上和在……之下这两个取向。装置可按照其它方式取向(旋转90度或位于其它取向),并且本文所用的空间相对描述语将相应地解释。
为了克服由于数据线与公共电极之间的绝缘层出现缺陷造成的数据线与和该数据线重叠的公共电极之间的短路,本实用新型提出了一种阵列基板和显示装置,能够大大提升产品的良品率。
图1是现有技术阵列基板的示意图,图2是现有技术阵列基板的剖面示意图。
参见图1和图2,阵列基板包括多条栅线10、多条数据线20以及呈阵列排布的多个像素单元。每个像素单元包括板状电极30和狭缝电极40。板状电极与狭缝电极之间设置有绝缘层50。板状电极30和狭缝电极40可以由氧化铟锡(ITO)制成。绝缘层50可以由氮化硅制成。
图3是绝缘层出现缺陷的可能性示意图。
在图3的左侧示出了导电颗粒落在狭缝电极40与数据线20之间的绝缘层中,这将直接导通数据线与狭缝电极,造成数据线与狭缝电极之间的短路。在图3的右侧示出了在形成狭缝电极40之前,在数据线20上方的绝缘层处形成有空洞。在形成狭缝电极40之后,由于该处绝缘层具有空洞,造成数据线与覆盖在数据线上方的狭缝电极之间形成短路。由于阵列基板的形成需要多次镀膜与刻蚀,因此在形成过程中很有可能出现如图3所示的构图缺陷。当出现如图3所示的构图缺陷时,会造成数据线与和该数据线重叠的公共电极之间的短路,从而降低产品的良品率。
图4是根据本实用新型实施例的阵列基板的示意图。
参见图4,狭缝电极40包括多个电极条41,在相邻的电极条之间形成狭缝42,并且与数据线20在阵列基板上的投影至少部分重叠的电极条断开与其他电极条的连接。
如图4所示,可以通过在与数据线在阵列基板上的投影至少部分重叠的电极条的两端形成狭缝来断开与其他电极条的连接。这样,即便当数据线与狭缝电极(例如,公共电极)之间的绝缘层出现缺陷而造成数据线与和该数据线重叠的狭缝电极的一个电极条之间的短路时,由于和数据线至少部分重叠的电极条与狭缝电极的其他电极条的连接是断开的,因此可以避免数据线与整个狭缝电极之间的短路,从而能够大大提升产品的良品率。
如图4所示,与数据线在阵列基板上的投影至少部分重叠的电极条41覆盖所述数据线20。通过与其他狭缝电极条断开连接的狭缝电极条屏蔽数据线,既可以避免由于数据线与狭缝电极之间的绝缘层出现缺陷造成的数据线与狭缝电极之间的短路,又可以避免不规则电场、串色、漏光等问题。
板状电极30可以与数据线20设置在同一层。
板状电极30可以是像素电极,并且狭缝电极40可以是公共电极。这样,与数据线在阵列基板上的投影至少部分重叠的电极条可以断开与公共电极的连接。
狭缝电极40和板状电极30可以由氧化铟锡制成。
图5是根据本实用新型实施例的阵列基板的边缘电场模拟示意图。
如图5所示,板状电极30是像素电极,狭缝电极40是公共电极。在每个狭缝42的区域内电场是均匀的,该区域液晶分子均匀排布。背光源发出的光线经过该区域投射进彩膜像素,从而得到R、G、B三原色。
根据本实用新型的阵列基板,在不破坏狭缝电极结构的同时,断开数据线20上方的电极条与其他电极条的连接,形成长条状孤岛。这样,既可以通过数据线上方的孤岛电极条屏蔽数据线与像素区域之间的不规则电场,避免串色、漏光等问题;又可以避免由于数据线与孤岛电极条之间的绝缘层出现缺陷造成的数据线与公共电极之间的短路,从而大大提升产品的良品率。
图6是根据本实用新型实施例的制作阵列基板的方法流程图。在步骤61,在阵列基板上形成板状电极和数据线。在步骤62,在板状电极上形成绝缘层。在步骤63,在绝缘层上形成狭缝电极,所述狭缝电极包括多个电极条,在相邻的电极条之间形成狭缝,并且与数据线在阵列基板上的投影至少部分重叠的电极条断开与其他电极条的连接。
可以通过在与数据线在阵列基板上的投影至少部分重叠的电极条的两端形成狭缝,以断开与其他电极条的连接。
根据本实用新型的阵列基板可以应用于各种显示装置。所述显示装置包括(但不限于)薄膜晶体管液晶显示器(TFT-LCD)。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
当然,本实用新型提供的显示装置还可以包括其他常规的结构,如显示驱动单元等,在此不予赘述。
可以理解的是,以上实施方式仅仅是为了说明本实用新型的原理而采用的示例性实施方式,然而本实用新型并不局限于此。对于本领域内的普通技术人员而言,在不脱离本实用新型的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本实用新型的保护范围。

Claims (9)

1.一种阵列基板,包括:多条栅线、多条数据线以及呈阵列排布的多个像素单元,其中每个像素单元包括板状电极、狭缝电极和设置在板状电极与狭缝电极之间的绝缘层,其特征在于,
所述狭缝电极包括多个电极条,在相邻的电极条之间形成狭缝,并且与数据线在阵列基板上的投影至少部分重叠的电极条断开与其他电极条的连接。
2.根据权利要求1所述的阵列基板,其特征在于,通过在与数据线在阵列基板上的投影至少部分重叠的电极条的两端形成狭缝来断开与其他电极条的连接。
3.根据权利要求1所述的阵列基板,其特征在于,与数据线在阵列基板上的投影至少部分重叠的电极条覆盖所述数据线。
4.根据权利要求1所述的阵列基板,其特征在于,所述板状电极与数据线设置在同一层。
5.根据权利要求1所述的阵列基板,其特征在于,所述板状电极是像素电极,所述狭缝电极是公共电极。
6.根据权利要求5所述的阵列基板,其特征在于,所述与数据线在阵列基板上的投影至少部分重叠的电极条断开与公共电极的连接。
7.根据权利要求1所述的阵列基板,其特征在于,所述狭缝电极由氧化铟锡制成。
8.根据权利要求1所述的阵列基板,其特征在于,所述板状电极由氧化铟锡制成。
9.一种显示装置,包括根据权利要求1-8中任一项所述的阵列基板。
CN201520730466.7U 2015-09-21 2015-09-21 阵列基板和显示装置 Active CN204945582U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520730466.7U CN204945582U (zh) 2015-09-21 2015-09-21 阵列基板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520730466.7U CN204945582U (zh) 2015-09-21 2015-09-21 阵列基板和显示装置

Publications (1)

Publication Number Publication Date
CN204945582U true CN204945582U (zh) 2016-01-06

Family

ID=55012993

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520730466.7U Active CN204945582U (zh) 2015-09-21 2015-09-21 阵列基板和显示装置

Country Status (1)

Country Link
CN (1) CN204945582U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105068340A (zh) * 2015-09-21 2015-11-18 京东方科技集团股份有限公司 阵列基板、显示装置及其制作方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105068340A (zh) * 2015-09-21 2015-11-18 京东方科技集团股份有限公司 阵列基板、显示装置及其制作方法
CN105068340B (zh) * 2015-09-21 2018-11-06 京东方科技集团股份有限公司 阵列基板、显示装置及其制作方法
US10495930B2 (en) 2015-09-21 2019-12-03 Boe Technology Group Co., Ltd. Array substrate, display device and manufacturing method of the array substrate

Similar Documents

Publication Publication Date Title
CN102629055B (zh) 显示器件的阵列基板、彩膜基板及其制备方法
CN102629038B (zh) Tft阵列基板及其制作方法和显示装置
CN102998856B (zh) 一种阵列基板及其制作方法、显示装置
CN105068340A (zh) 阵列基板、显示装置及其制作方法
CN102629045B (zh) 一种阵列基板及液晶显示器
CN203444214U (zh) 一种基板及显示装置
US9195100B2 (en) Array substrate, liquid crystal panel and display device with pixel electrode and common electrode whose projections are overlapped
CN102967971B (zh) 阵列基板以及显示装置
CN103151359A (zh) 一种显示装置、阵列基板及其制作方法
CN103838044B (zh) 基板及其制造方法、显示装置
CN103226272A (zh) 一种阵列基板及其制备方法、显示装置
CN103278986B (zh) 一种阵列基板、显示装置及阵列基板的制造方法
CN104280963A (zh) 阵列基板及其制造方法、显示装置
CN102629058B (zh) 一种阵列基板、液晶显示装置及取向摩擦方法
CN106200158A (zh) 显示面板及其制作方法、显示装置
CN103941453A (zh) 一种阵列基板、显示面板和显示装置
CN103809318A (zh) 一种阵列基板制造方法、阵列基板及显示设备
CN203405655U (zh) 一种阵列基板及显示装置
CN203277383U (zh) 一种阵列基板及显示装置
CN204945582U (zh) 阵列基板和显示装置
CN105158994A (zh) 像素单元及阵列基板
CN109581758A (zh) 显示面板及显示装置
CN104391391A (zh) 显示基板及其制作方法、显示装置
CN104678666A (zh) 显示面板及其制备方法
CN105487283A (zh) 液晶显示器及其液晶面板

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee
CP02 Change in the address of a patent holder

Address after: 100015 Jiuxianqiao Road, Beijing, No. 10, No.

Patentee after: BOE Technology Group Co., Ltd.

Patentee after: Beijing BOE Photoelectricity Science & Technology Co., Ltd.

Address before: Beijing economic and Technological Development Zone 100176 Beijing Zelu 9

Patentee before: BOE Technology Group Co., Ltd.

Patentee before: Beijing BOE Photoelectricity Science & Technology Co., Ltd.