CN204515444U - 基于fpga的双口sram读写控制实验装置 - Google Patents
基于fpga的双口sram读写控制实验装置 Download PDFInfo
- Publication number
- CN204515444U CN204515444U CN201520235666.5U CN201520235666U CN204515444U CN 204515444 U CN204515444 U CN 204515444U CN 201520235666 U CN201520235666 U CN 201520235666U CN 204515444 U CN204515444 U CN 204515444U
- Authority
- CN
- China
- Prior art keywords
- pin
- integrated circuit
- circuit
- connects
- dual
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Oscillators With Electromechanical Resonators (AREA)
Abstract
一种基于FPGA的双口SRAM读写控制实验装置,对整个装置进行控制的控制器;通信电路,该电路与控制器相连;双口SRAM读写控制电路,该电路与控制器相连。由于本实用新型采用FPGA芯片,使得电路简单外围元件减少,提高了学生的认识,扩展了学生的视野,便于学生对FPGA的控制过程的理解,以及远程通信和管理的充分认识。
Description
技术领域
本实用新型属于自动控制技术领域,具体涉及到一种基于FPGA的双口SRAM读写控制实验装置。
背景技术
随机存取存储器(英语:Random Access Memory,RAM)又称作“随机存储器”,是与CPU直接交换数据的内部存储器,也叫主存。它可以随时读写,而且速度很快,通常作为操作系统或其他正在运行中的程序的临时数据存储媒介。双口RAM是在一个SRAM存储器上具有两套完全独立的数据线、地址线和读写控制线,并允许两个独立的系统同时对该存储器进行随机性的访问,即共享式多端口存储器。目前,学生实验中使用的双口SRAM读写控制实验装置存在下述不足:双口SRAM读写控制方式是由软件程序实现的;不具有多种通信接口、及网络连接和管理能力。
发明内容
本实用新型所要解决的技术问题在于克服现有双口SRAM读写控制实验装置的缺点,提供一种电路简单、集成度高、具有多种通信接口的基于FPGA的双口SRAM读写控制实验装置。
解决上述技术问题所采用的技术方案是它具有:对整个装置进行控制的控制器;通信电路,该电路与控制器相连;双口SRAM读写控制电路,该电路与控制器相连。
本实用新型的控制器为:控制器由集成电路U5、晶体振荡器Y1、插座J4连接构成,集成电路U5的J1脚、K2脚、K1脚、G1脚、G2脚、F1脚、F2脚、H2脚、D1脚、D2脚、F3脚、C1脚、C2脚、G5脚接集成电路U1的1脚~4脚、15脚~6脚,集成电路U5的L1脚、L3脚、L2脚、K5脚、N1脚、N2脚、L4脚、R1脚接集成电路U2的47脚、46脚、44脚、43脚、41脚、40脚、38脚、37脚、1脚,集成电路U5的N3脚、P3脚接集成电路U3的3脚、2脚,集成电路U5的T3脚、T2脚、R4脚、T4脚接集成电路U4的1脚~4脚,集成电路U5的B16脚接晶体振荡器Y1的4脚,集成电路U5的H4脚、J4脚、H3脚、J5脚、H13脚、H12脚、G12脚、J3脚、H1脚、H14脚、H5脚、F4脚接插座J4的13脚~2脚,集成电路U5的J12脚、M11脚、M9脚、K10脚、K9脚、L6脚、K11脚、K7脚、J6脚、H11脚、H6脚、G10脚~G6脚、F11脚、F7脚、D4脚、D13脚、N13脚、N4脚接1.2V电源;集成电路U5的L5脚、L12脚、F12脚、F5脚接2.5V电源;集成电路U5的E3脚、G3脚、K3脚、M3脚、P4脚、P7脚、T1脚、P10脚、P13脚、T16脚、K14脚、M14脚、E14脚、G14脚、A16脚、C10脚、C13脚、A1脚、C4脚、C7脚接3V电源;集成电路U5的K6脚、L9脚~L11脚、K12脚、C12脚、D7脚、D10脚、E4脚、E13脚、G3脚、K4脚、K13脚、M4脚、M13脚、N7脚、N10脚、P5脚、P12脚、R2脚、R15脚、E2脚、H16脚、H15脚、C5脚、B15脚、B2脚、G11脚、M5脚、E12脚、E5脚、M12脚、F6脚、J10脚~J7脚、H10脚~H7脚、K8脚、J11脚、F10脚接地;晶体振荡器Y1的1脚接3V电源、3脚接接地,插座J4的1脚接地;集成电路U1的型号为IDT7132,集成电路U2的型号为74ALVC164245,集成电路U3的型号为MAX488,集成电路U4的型号为MAX485,集成电路U5的型号为EP4CE22F17C6。
由于本实用新型采用FPGA芯片,使得电路简单外围元件减少,提高了学生的认识,扩展了学生的视野,便于学生对FPGA的控制过程的理解,以及远程通信和管理的充分认识。
附图说明
图1是本实用新型的电气原理方框图。
图2是图1中通信电路和双口SRAM读写控制电路。
图3是图1中控制器的电子线路原理图。
具体实施方式
下面结合附图和实施例对本实用新型进一步详细说明,但本实用新型不限于下述的实施方式。
在图1、2、3中,本实施例的基于FPGA的双口SRAM读写控制实验装置由通信电路、双口SRAM读写控制电路、控制器连接构成,通信电路与控制器相连,双口SRAM读写控制电路与控制器相连。
双口SRAM读写控制电路由集成电路U1、集成电路U2、电阻R3、电阻R4、插座J1连接构成,集成电路U1的型号为IDT7132,集成电路U2的型号为74ALVC164245。集成电路U1的25脚~32脚、44脚、33脚~43脚、46脚、47脚接插座J1的22脚~1脚,集成电路U1的23脚~16脚接集成电路U2的2脚、3脚、5脚、6脚、8脚、9脚、11脚、12脚,集成电路U1的45脚通过电阻R3接3V电源、3脚通过电阻R4接3V电源、24脚接地、48脚接5V电源,集成电路U1的1脚、2脚、5脚、4脚、15脚~6脚接控制器,集成电路U2的25脚、10脚、15脚、4脚、21脚、48脚、45脚、39脚、34脚接地,集成电路U2的31脚和42脚接3V电源、7脚和18脚接5V电源,集成电路U2的47脚、46脚、44脚、43脚、41脚、40脚、38脚、37脚、1脚接控制器。
本实施例的通信电路由集成电路U3、集成电路U4、插座J2、插座J3、电阻R1、电阻R2连接构成,集成电路U3的型号为MAX488,集成电路U4的型号为MAX485。集成电路U3的1脚接5V电源、4脚接地、5脚接插座J2的1脚、6脚接插座J2的2脚、8脚接电阻R1的一端和插座J2的3脚、7脚接电阻R1的另一端和插座J2的4脚,集成电路U4的8脚接5V电源、7脚接电阻R2的一端和插座J3的1脚、6脚接电阻R2的另一端和插座J3的2脚、5脚接地、1脚~4脚接控制器。
本实施例的控制器由集成电路U5、晶体振荡器Y1、插座J4连接构成,集成电路U5的型号为EP4CE22F17C6。集成电路U5的J1脚、K2脚、K1脚、G1脚、G2脚、F1脚、F2脚、H2脚、D1脚、D2脚、F3脚、C1脚、C2脚、G5脚接集成电路U1的1脚~4脚、15脚~6脚,集成电路U5的L1脚、L3脚、L2脚、K5脚、N1脚、N2脚、L4脚、R1脚接集成电路U2的47脚、46脚、44脚、43脚、41脚、40脚、38脚、37脚、1脚,集成电路U5的N3脚、P3脚接集成电路U3的3脚、2脚,集成电路U5的T3脚、T2脚、R4脚、T4脚接集成电路U4的1脚~4脚,集成电路U5的B16脚接晶体振荡器Y1的4脚,集成电路U5的H4脚、J4脚、H3脚、J5脚、H13脚、H12脚、G12脚、J3脚、H1脚、H14脚、H5脚、F4脚接插座J4的13脚~2脚,集成电路U5的J12脚、M11脚、M9脚、K10脚、K9脚、L6脚、K11脚、K7脚、J6脚、H11脚、H6脚、G10脚~G6脚、F11脚、F7脚、D4脚、D13脚、N13脚、N4脚接1.2V电源;集成电路U5的L5脚、L12脚、F12脚、F5脚接2.5V电源;集成电路U5的E3脚、G3脚、K3脚、M3脚、P4脚、P7脚、T1脚、P10脚、P13脚、T16脚、K14脚、M14脚、E14脚、G14脚、A16脚、C10脚、C13脚、A1脚、C4脚、C7脚接3V电源;集成电路U5的K6脚、L9脚~L11脚、K12脚、C12脚、D7脚、D10脚、E4脚、E13脚、G3脚、K4脚、K13脚、M4脚、M13脚、N7脚、N10脚、P5脚、P12脚、R2脚、R15脚、E2脚、H16脚、H15脚、C5脚、B15脚、B2脚、G11脚、M5脚、E12脚、E5脚、M12脚、F6脚、J10脚~J7脚、H10脚~H7脚、K8脚、J11脚、F10脚接地;晶体振荡器Y1的1脚接3V电源、3脚接接地,插座J4的1脚接地。
Claims (2)
1.一种基于FPGA的双口SRAM读写控制实验装置,其特征在于它具有:
对整个装置进行控制的控制器;
通信电路,该电路与控制器相连;
双口SRAM读写控制电路,该电路与控制器相连。
2.根据权利要求1所述的基于FPGA的双口SRAM读写控制实验装置,其特征在于所述的控制器为:控制器由集成电路U5、晶体振荡器Y1、插座J4连接构成,集成电路U5的J1脚、K2脚、K1脚、G1脚、G2脚、F1脚、F2脚、H2脚、D1脚、D2脚、F3脚、C1脚、C2脚、G5脚接集成电路U1的1脚~4脚、15脚~6脚,集成电路U5的L1脚、L3脚、L2脚、K5脚、N1脚、N2脚、L4脚、R1脚接集成电路U2的47脚、46脚、44脚、43脚、41脚、40脚、38脚、37脚、1脚,集成电路U5的N3脚、P3脚接集成电路U3的3脚、2脚,集成电路U5的T3脚、T2脚、R4脚、T4脚接集成电路U4的1脚~4脚,集成电路U5的B16脚接晶体振荡器Y1的4脚,集成电路U5的H4脚、J4脚、H3脚、J5脚、H13脚、H12脚、G12脚、J3脚、H1脚、H14脚、H5脚、F4脚接插座J4的13脚~2脚,集成电路U5的J12脚、M11脚、M9脚、K10脚、K9脚、L6脚、K11脚、K7脚、J6脚、H11脚、H6脚、G10脚~G6脚、F11脚、F7脚、D4脚、D13脚、N13脚、N4脚接1.2V电源;集成电路U5的L5脚、L12脚、F12脚、F5脚接2.5V电源;集成电路U5的E3脚、G3脚、K3脚、M3脚、P4脚、P7脚、T1脚、P10脚、P13脚、T16脚、K14脚、M14脚、E14脚、G14脚、A16脚、C10脚、C13脚、A1脚、C4脚、C7脚接3V电源;集成电路U5的K6脚、L9脚~L11脚、K12脚、C12脚、D7脚、D10脚、E4脚、E13脚、G3脚、K4脚、K13脚、M4脚、M13脚、N7脚、N10脚、P5脚、P12脚、R2脚、R15脚、E2脚、H16脚、H15脚、C5脚、B15脚、B2脚、G11脚、M5脚、E12脚、E5脚、M12脚、F6脚、J10脚~J7脚、H10脚~H7脚、K8脚、J11脚、F10脚接地;晶体振荡器Y1的1脚接3V电源、3脚接接地,插座J4的1脚接地;集成电路U1的型号为IDT7132,集成电路U2的型号为74ALVC164245,集成电路U3的型号为MAX488,集成电路U4的型号为MAX485,集成电路U5的型号为EP4CE22F17C6。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520235666.5U CN204515444U (zh) | 2015-04-17 | 2015-04-17 | 基于fpga的双口sram读写控制实验装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520235666.5U CN204515444U (zh) | 2015-04-17 | 2015-04-17 | 基于fpga的双口sram读写控制实验装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204515444U true CN204515444U (zh) | 2015-07-29 |
Family
ID=53713396
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201520235666.5U Expired - Fee Related CN204515444U (zh) | 2015-04-17 | 2015-04-17 | 基于fpga的双口sram读写控制实验装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204515444U (zh) |
-
2015
- 2015-04-17 CN CN201520235666.5U patent/CN204515444U/zh not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104106841A (zh) | 一种电子香烟烟盒 | |
CN106797179B (zh) | 一种芯片供电方法及芯片 | |
CN101236774A (zh) | 单端口存储器实现多端口存储功能的装置和方法 | |
CN204515444U (zh) | 基于fpga的双口sram读写控制实验装置 | |
CN204230559U (zh) | 一种usb接口转串口装置 | |
CN101866695B (zh) | 一种NandflashU盘控制器读写Norflash存储器的方法 | |
CN203435003U (zh) | 光纤板卡供电装置 | |
CN204667886U (zh) | 基于fpga的sram读写控制实验装置 | |
CN105630400A (zh) | 高速海量数据存储系统 | |
CN204270293U (zh) | 多通道Flash控制器 | |
CN203504764U (zh) | 一种基于Wi-Fi的无线移动共享终端 | |
CN102236749A (zh) | 另行设置开关机时间的计算机设备 | |
CN103077146B (zh) | 一种d型接口rtc电子硬盘及其读写/存储方法 | |
CN106658283B (zh) | 双插针式耳机接口自动切换的系统 | |
CN206505435U (zh) | 一种可无线传输的usb闪存盘 | |
CN203941523U (zh) | 串口扩展电路 | |
CN203399123U (zh) | 采用二次降压供电的光纤数据卡 | |
CN204515441U (zh) | 基于fpga的帧缓冲控制实验装置 | |
CN109450783A (zh) | 一种面向分布式测控系统的物联网通用网关 | |
CN207249665U (zh) | 一种电表数据智能采集终端 | |
CN203433285U (zh) | 一种电子时钟 | |
CN209086925U (zh) | 一种机器人行为决策电路板 | |
CN202632306U (zh) | 一种具有存储功能的读卡器 | |
CN202710985U (zh) | 低功耗多路数据处理器 | |
CN103186359B (zh) | 硬件抽象数据结构、数据处理方法及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20150729 Termination date: 20160417 |
|
CF01 | Termination of patent right due to non-payment of annual fee |