CN202710985U - 低功耗多路数据处理器 - Google Patents

低功耗多路数据处理器 Download PDF

Info

Publication number
CN202710985U
CN202710985U CN 201220399766 CN201220399766U CN202710985U CN 202710985 U CN202710985 U CN 202710985U CN 201220399766 CN201220399766 CN 201220399766 CN 201220399766 U CN201220399766 U CN 201220399766U CN 202710985 U CN202710985 U CN 202710985U
Authority
CN
China
Prior art keywords
digital signal
signal processor
interface
cpld
xc95144xl
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 201220399766
Other languages
English (en)
Inventor
徐晓青
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Simai Science and Technology Development Co Ltd
Original Assignee
Chengdu Simai Science and Technology Development Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Simai Science and Technology Development Co Ltd filed Critical Chengdu Simai Science and Technology Development Co Ltd
Priority to CN 201220399766 priority Critical patent/CN202710985U/zh
Application granted granted Critical
Publication of CN202710985U publication Critical patent/CN202710985U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Power Sources (AREA)

Abstract

本实用新型公开了一种低功耗多路数据处理器,其特征在于:它包括外壳和设置在外壳内的电路板,所述的电路板上集成有多个芯片,包括数字信号处理器TMS320VC5502、CPLDXC95144XL和A/D转换芯片ADS7805,其中数字信号处理器TMS320VC5502的R/
Figure DEST_PATH_IMAGE002
Figure DEST_PATH_IMAGE004
端口分别与CPLDXC95144XL的R/
Figure 540513DEST_PATH_IMAGE002
Figure 877954DEST_PATH_IMAGE004
端口相连,CPLDXC95144XL的ARE、CE2、AWE、CLK接口分别与数字信号处理器TMS320VC5502的ARE、CE2、AWE、CLK接口相连,CPLDXC95144XL和数字信号处理器TMS320VC5502的CLK之间还连接有30KHZ的有源晶振。本实用新型的电路结构简单,功耗低,节能。

Description

低功耗多路数据处理器
技术领域
    本实用新型涉及一种数据处理器,具体涉及一种低功耗多路数据处理器。
背景技术
现代的社会,资源环境、能源禀赋和环境状况已经对资源消耗提出了更高要求。节能环保低功耗已经是一切用品的趋势。当今客户在消费时最关心成本,其次是功耗和性能。因此,降低功耗已经成为的重要使命和成功的关键。在现代的电子应用日益发展过程中,内容也日益复杂,同时,很多情况下要求整个系统具有低功耗的特点。在现代时代,低功耗的产品不仅适应时代的发展需要,而且人们在使用时也更加的便利。所以,环保低功耗的产品是时代所需。
实用新型内容
本实用新型克服了现有技术的不足,提供一种低功耗多路数据处理器,该数据处理器低功耗,节能环保。
为解决上述的技术问题,本实用新型采用以下技术方案:
一种低功耗多路数据处理器,其特征在于:它包括外壳和设置在外壳内的电路板,所述的电路板上集成有多个芯片,包括数字信号处理器TMS320VC5502、CPLD XC95144XL和A/D转换芯片ADS7805,其中数字信号处理器TMS320VC5502的R/                                               
Figure 2012203997668100002DEST_PATH_IMAGE002
端口分别与CPLD XC95144XL的R/
Figure 573416DEST_PATH_IMAGE002
Figure 629097DEST_PATH_IMAGE004
端口相连,CPLD XC95144XL的ARE、CE2、AWE、CLK接口分别与数字信号处理器TMS320VC5502的ARE、CE2、AWE、CLK接口相连,CPLD XC95144XL和数字信号处理器TMS320VC5502的CLK之间还连接有30KHZ的有源晶振。
更进一步的技术方案是:
所述的电路板上还集成有电平转换芯片74ALVC164245,其中电平转换芯片74ALVC164245的一个D接口与A/D转换芯片ADS7805的D接口相连,另一个D接口与数字信号处理器TMS320VC5502的D接口相连,电平转换芯片74ALVC164245的OE接口与CPLD XC95144XL的OE接口相连。
TMS320VC5502内核电压只有1.26V,整个芯片的功耗也大大降低了。A/D转换芯片ADS7805为5V单电源供电,电平值为5V,而数字信号处理器TMS320VC5502芯片的I/O电压采用的是3.3V逻辑电平,因此,还需要在A/D转换芯片ADS7805的数据输出端加上电平转换芯片74ALVC164245。数字信号处理器TMS320VC5502利用片选信号、地址信号、读写使能信号向CPLD XC95144XL发出指令,CPLD XC95144XL根据数字信号处理器TMS320VC5502的指令向6个A/D转换芯片ADS7805发出控制信号,启动芯片进行采样并控制数字信号处理器TMS320VC5502完成对数据的读取。由于A/D转换芯片ADS7805输出的数据要通过电平转换芯片74ALVC164245,CPLD XC95144XL还需要控制电平转换芯片74ALVC164245芯片的选通和转换。数字信号处理器TMS320VC5502必须向CPLD XC95144XL提供的控制信号包括CE2片选信号、ARE读使能信号和AWE写使能信号,当数字信号处理器TMS320VC5502读取A/D转换数据的时候,选通电平转换芯片74ALVC164245进行电平转换,当/D转换芯片ADS7805对模拟信号进行A/D转换时,不使能电平转换芯片74ALVC164245芯片,以免造成多路数据引起的数据总线冲突。
与现有技术相比,本实用新型的有益效果是:
1、通过查阅芯片手册可以知道,TMS320VC5502需1.26V核心电压供电能力为250mA,DSP芯片的功耗为480mW,ADS7805芯片的功耗典型值为100mW,CPLD的3.3V电源消耗电流的典型值为100mA,即330mW。这样,整个系统功耗大概为1.5W。是很节能的低功耗电路。
2、本实用新型的电路结构简单,便于制作。
附图说明
下面结合附图和具体实施方式对本实用新型作进一步详细说明。
图1为本实用新型的电路原理图。
具体实施方式
下面结合附图对本实用新型作进一步的说明。本实用新型的实施方式包括但不限于下列实施例。
实施例
    如图1所示的一种低功耗多路数据处理器,它包括外壳和设置在外壳内的电路板,电路板上集成有多个芯片,包括数字信号处理器TMS320VC5502、CPLD XC95144XL和A/D转换芯片ADS7805,其中数字信号处理器TMS320VC5502的R/
Figure DEST_PATH_IMAGE006
Figure DEST_PATH_IMAGE008
端口分别与CPLD XC95144XL的R/
Figure 531498DEST_PATH_IMAGE006
Figure 330827DEST_PATH_IMAGE008
端口相连,CPLD XC95144XL的ARE、CE2、AWE、CLK接口分别与数字信号处理器TMS320VC5502的ARE、CE2、AWE、CLK接口相连,CPLD XC95144XL和数字信号处理器TMS320VC5502的CLK之间还连接有30KHZ的有源晶振。电路板上还集成有电平转换芯片74ALVC164245,其中电平转换芯片74ALVC164245的一个D接口与A/D转换芯片ADS7805的D接口相连,另一个D接口与数字信号处理器TMS320VC5502的D接口相连,电平转换芯片74ALVC164245的OE接口与CPLD XC95144XL的OE接口相连。      
按照上述的实施例,即可很好的完成本实用新型。
如上所述即为本实用新型的实施例。本实用新型不局限于上述实施方式,任何人应该得知在本实用新型的启示下做出的结构变化,凡是与本实用新型具有相同或相近的技术方案,均落入本实用新型的保护范围之内。

Claims (2)

1.一种低功耗多路数据处理器,其特征在于:它包括外壳和设置在外壳内的电路板,所述的电路板上集成有多个芯片,包括数字信号处理器TMS320VC5502、CPLD XC95144XL和A/D转换芯片ADS7805,其中数字信号处理器TMS320VC5502的R/                                               
Figure DEST_PATH_IMAGE002
Figure DEST_PATH_IMAGE004
端口分别与CPLD XC95144XL的R/
Figure 936609DEST_PATH_IMAGE002
Figure 366454DEST_PATH_IMAGE004
端口相连,CPLD XC95144XL的ARE、CE2、AWE、CLK接口分别与数字信号处理器TMS320VC5502的ARE、CE2、AWE、CLK接口相连,CPLD XC95144XL和数字信号处理器TMS320VC5502的CLK之间还连接有30KHZ的有源晶振。
2.根据权利要求1所述的低功耗多路数据处理器,其特征在于:所述的电路板上还集成有电平转换芯片74ALVC164245,其中电平转换芯片74ALVC164245的一个D接口与A/D转换芯片ADS7805的D接口相连,另一个D接口与数字信号处理器TMS320VC5502的D接口相连,电平转换芯片74ALVC164245的OE接口与CPLD XC95144XL的OE接口相连。
CN 201220399766 2012-08-14 2012-08-14 低功耗多路数据处理器 Expired - Fee Related CN202710985U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201220399766 CN202710985U (zh) 2012-08-14 2012-08-14 低功耗多路数据处理器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201220399766 CN202710985U (zh) 2012-08-14 2012-08-14 低功耗多路数据处理器

Publications (1)

Publication Number Publication Date
CN202710985U true CN202710985U (zh) 2013-01-30

Family

ID=47591267

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201220399766 Expired - Fee Related CN202710985U (zh) 2012-08-14 2012-08-14 低功耗多路数据处理器

Country Status (1)

Country Link
CN (1) CN202710985U (zh)

Similar Documents

Publication Publication Date Title
CN101329589B (zh) 一种低功耗读写寄存器的控制系统及方法
CN206058080U (zh) 一种基于飞腾处理器的服务器主板
CN104850516B (zh) 一种ddr变频设计方法和装置
WO2016101921A1 (zh) 总线式微功耗成组电池信息采集系统
CN202494949U (zh) 一种基于总线从单元接口的时钟管理模块
CN106066684B (zh) 主从式soc芯片低功耗控制电路
CN202710985U (zh) 低功耗多路数据处理器
CN103592867A (zh) 低功耗多路数据处理器
CN107680001A (zh) 基于双核嵌入式处理器的信号处理系统及其双核交互方法
CN209281294U (zh) 一种基于申威1621处理器和申威ich2芯片组的eeb服务器主板
CN203522752U (zh) 一种基于dsp的卫星信道模拟器
CN203435003U (zh) 光纤板卡供电装置
CN201134097Y (zh) 集成raid和sas控制ip核的soc芯片
CN207516997U (zh) 一种使用CPLD进行NVMe SSD的带外管理模块
CN201741079U (zh) 一种集成多种ip核的ipmi专用soc芯片
CN207352402U (zh) 用于控制轨道交通信号的主控单元结构
CN203480375U (zh) 核心板
CN203104450U (zh) 一种应用于智能电表的光纤通讯转换器
CN209946765U (zh) 一种基于国产cpu的高性能服务器结构
CN105243829B (zh) 一种可随身携带的模拟表模块
CN216352309U (zh) 一种基于飞腾64核ft2000+的全国产计算机板
CN203772973U (zh) 一种计量电能质量的芯片
CN203434989U (zh) 采用pci-express接口供电的光纤数据卡
CN215067990U (zh) 一种工控dpu主板
CN104375619A (zh) 单片机系统低功耗设计方法

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130130

Termination date: 20130814