CN204315553U - 一种半导体晶片封装结构 - Google Patents
一种半导体晶片封装结构 Download PDFInfo
- Publication number
- CN204315553U CN204315553U CN201420765637.5U CN201420765637U CN204315553U CN 204315553 U CN204315553 U CN 204315553U CN 201420765637 U CN201420765637 U CN 201420765637U CN 204315553 U CN204315553 U CN 204315553U
- Authority
- CN
- China
- Prior art keywords
- semiconductor wafer
- pressure welding
- welding area
- lead portion
- grid
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本实用新型涉及芯片封装领域,特别涉及一种半导体晶片封装结构,包括封装线、引脚部和至少一个封装单元,所述封装单元包括金属托架,其具有相对的第一表面和第二表面,且与所述引脚部处于不同的平面上;第一半导体晶片,其具有不同极性且相对的第一极性表面和第二极性表面,所述第一极性表面电性连接于所述金属托架的第一表面,第二极性表面上设置有压焊区,所述压焊区通过所述封装线与相应极性的引脚部电性连接;第二半导体晶片的第一极性表面电性连接于所述金属托架的第二表面,第二半导体晶片的第二极性表面上设置有压焊区,所述压焊区通过封装线与相应极性的引脚部电性连接。由于封装单元中的两半导体晶片并联,降低了整体的导通电阻。
Description
技术领域
本实用新型涉及芯片封装领域,特别涉及一种半导体晶片的封装结构。
背景技术
现有的半导体晶片的封装,都采用如图1所示的封装结构,其中包括半导体晶片11、封装线12、塑封体13、金属托架14和引脚部15,所述半导体晶片11位于所述金属托架14的上表面,通过封装线12将半导体晶片11的压焊区电连接到所述引脚部15,所述塑封体13通过模具浇注液态的塑封原料,冷却后成型。所述金属托架14和引脚部15原本处于同一平面上的同一金属框架上,在经过浇注成型后切割而成。
在实际应用中,以功率MOSFET(Metal-Oxide-SemiconductorField-Effect Transistor,金属-氧化层-半导体-场效晶体管,简称金氧半场效晶体管)为例,可以通过增大半导体晶片11的面积有助于减小其导通电阻。而上述封装结构中,仅在一个金属托架上放置一片半导体晶片,并具有固定的封装面积,而封装面积限制了最大能容纳的半导体晶片11的面积。在很多便携式系统,如手机、平板电脑等产品中,由于空间有限,希望封装后的芯片面积越小越好,而对于功率MOSFET来说,导通电阻越小越好,有助于减小在其上消耗的功耗。
例如在具体的锂电池保护电路中,采用如图2中所示两个MOS晶体管构成充放电电路,并通过一个控制电路控制所述充放电电路中的MOS晶体管MN1、MN2的导通和关断可以实现对电池进行充电保护和放电保护。所述充放电电路包括第一NMOS晶体管MN1和第二MOS晶体管MN2,所述第一MOS晶体管MN1栅极与所述控制电路的放电控制端相连,其漏极与所述第二MOS晶体管MN2的漏极相连;所述第二MOS晶体管MN2的栅极与所述控制电路的充电控制端相连,在正常状态时,NMOS晶体管MN1、MN2同时导通,此时既可充电也可以放电。在充电发生异常时,所述充电控制端输出充电保护信号,控制MOS晶体管MN2截止,从而切断了电池的充电回路,实现禁止充电,但仍可以放电。在放电发生异常时,所述放电控制端输出放电保护信号,控制NMOS晶体管MN1截止,从而切断了放电回路,时间禁止放电,但仍可以充电。
在上述应用中,结合图1可知,半导体晶片11具有两个MOS晶体管MN1和MN2。两MOS晶体管MN1和MN2的漏极直接相连,两个源极(即图2中MOS晶体管MN1的源极S1和MOS晶体管MN1的源极S2)分别通过左右两侧的两个封装线12分别连接到两侧的引脚部15上,而且同样希望在不改变装后的芯片面积的前提下,获得更小的导通电阻,从而减小消耗的功耗。
实用新型内容
本实用新型实现上述目的,提供了一种在有限的封装面积下,具有更小导通电阻的半导体晶片封装结构。
本实用新型解决其技术问题所采取的技术方案是:一种半导体晶片封装结构,包括封装线和引脚部,还包括至少一个封装单元,每个封装单元包括:
金属托架,其具有相对的第一表面和第二表面,且与所述引脚部处于不同的平面上;
第一半导体晶片,其具有不同极性且相对的第一极性表面和第二极性表面,所述第一极性表面电性连接于所述金属托架的第一表面,第二极性表面上设置有压焊区,所述压焊区通过所述封装线与相应极性的引脚部电性连接;
第二半导体晶片,其具有不同极性且相对的第一极性表面和第二极性表面,所述第一极性表面电性连接于所述金属托架的第二表面,第二极性表面上设置有压焊区,所述压焊区通过所述封装线与相应极性的引脚部电性连接。
每个半导体晶片可包括第一MOS晶体管和第二MOS晶体管,
所述第一MOS晶体管的漏极和第二MOS晶体管的漏极形成于所述半导体晶片的第一极性表面,
每个半导体晶片的第二极性表面具有第一源极压焊区、第二源极压焊区、第一栅极压焊区和第二栅极压焊区,第一MOS晶体管的源级与第一源极压焊区电性相连,第二MOS晶体管的源级与第二源极压焊区电性相连,第一MOS晶体管的栅级与第一栅极压焊区电性相连,第二MOS晶体管的栅级与第一栅极压焊区电性相连。
所述引脚部可包括第一源极引脚部、第二源极引脚部、第一栅极引脚部和第二栅极引脚部,
所述第一半导体晶片的第一源极压焊区和第二半导体晶片的第一源极压焊区分别通过封装线与所述第一源极引脚部相连,所述第一半导体晶片的第二源极压焊区和第二半导体晶片的第二源极压焊区通过封装线与所述第二源极引脚部相连,所述第一半导体晶片的第一栅极压焊区和第二半导体晶片的第一栅极压焊区分别通过封装线与所述第一栅极引脚部相连,所述第一半导体晶片的第二栅极压焊区和第二半导体晶片的第二栅极压焊区分别通过封装线与所述第二栅极引脚部相连。
所述第一半导体晶片的第一极性表面可通过导电胶贴合在所述金属托架的第一表面,所述第二半导体晶片的第一极性表面可通过导电胶贴合在所述金属托架的第二表面。
所述第二半导体晶片可位于金属托架定义的平面和引脚部定义的平面之间。
还可包括包覆所述封装单元和封装线的塑封体。
所述封装单元的数量可为一个。
所述封装单元的数量为两个或两个以上,且各封装单元层叠布置。
本实用新型通过将每个封装单元中的第一半导体晶片和第二半导体晶片的第一极性表面都电性连接于所述金属托架上,将第一半导体晶片和第二半导体晶片的第二极性表面上的压焊区都通过封装线电性连接于所述引脚部,使得每个封装单元中的两个半导体晶片实现并联效果,因此在不改变芯片整体封装面积的前提下,降低了整体的导通电阻。
附图说明
图1为现有半导体晶片的封装结构示意图;
图2为由两个MOS晶体管构成的充放电电路的原理图;
图3为本实用新型优选实施例的封装结构示意图;
图4为本实用新型优选实施例中封装单元的物理结构示意图;
图5为本实用新型优选实施例中的电路原理图;
图6为本实用新型优选实施例在大规模生产中,金属框架的结构示意图;
图7为所述封装单元在图6中A-A向的剖视图。
具体实施方式
下面结合具体实施例对本实用新型内容加以详细描述。本实施例中也以锂电池保护电路中的充放电电路为例,为便于说明,本实施例中仅具有一个封装单元。
如图3中所示,为本实用新型优选实施例的封装结构示意图,本优选实施例包括一个封装单元,封装线221、222,塑封体23、引脚部251、252,所述封装单元包括一个金属托架24和两个完全相同的半导体晶片211、212,所述金属托架24具有相对的第一表面和第二表面,对应为图3中金属托架24的上表面和下表面,各半导体晶片也具有不同极性且相对的第一极性表面和第二极性表面,其中第一半导体晶片211的第一极性表面通过导电胶(图中未标示)粘合在所述金属托架24的上表面,第二半导体晶片212的第一极性表面通过导电胶粘合在所述金属托架24的下表面,所述第一半导体晶片211的第二极性表面上的压焊区的和第二半导体晶片212的第二极性表面上的压焊区,分别通过所述封装线221和封装线222对应的共同连接在相应极性的同一个引脚部251上,所述塑封体23包覆所述第一半导体晶片211、第二半导体晶片212、金属托架24和封装线221、222。从图3中可以看出,所述金属托架24与所述引脚部251、252处于不同的平面上,即高于所述引脚部251、252所在平面,且所述第二半导体晶片212位于金属托架24定义的平面和引脚部251、252定义的平面之间,使得所述金属托架24下方具有一个容纳第二半导体晶片212和封装线222的空间,且能够使所述第二半导体晶片212被所述塑封体23完全包覆。
如图4中所示,为本优选实施例中封装单元的物理结构示意图,即第一半导体晶片、第二半导体晶片和金属托架的物理结构示意图,其中,每个半导体晶片包括两个MOS晶体管,即第一半导体晶片211包括第一MOS晶体管MA1和第二MOS晶体管MA2,第二半导体晶片212包括第一MOS晶体管MB1和第二MOS晶体管MB2,第一半导体晶片211的第一MOS晶体管MA1的漏极和第二MOS晶体管MA2的漏极形成于所述半导体晶片211的第一极性表面构成共同的漏极DA,第二半导体晶片212的第一MOS晶体管MB1的漏极和第二MOS晶体管MB2的漏极形成于所述半导体晶片212的第一极性表面,构成共同的漏极DB。
每个半导体晶片的第二极性表面具有第一源极压焊区、第二源极压焊区、第一栅极压焊区和第二栅极压焊区,第一半导体晶片211的第一MOS晶体管MA1的源极SA1与第一源极压焊区电性相连,第二MOS晶体管MA2的源极SA2与第二源极压焊区电性相连,第一MOS晶体管MA1的栅级GA1与第一栅极压焊区电性相连,第二MOS晶体管MA2的栅级GA2与第一栅极压焊区电性相连。同理,第二半导体晶片212的第一MOS晶体管MB1的源极SB1与第一源极压焊区电性相连,第二MOS晶体管MB2的源极SB2与第二源极压焊区电性相连,第一MOS晶体管MB1的栅级GB1与第一栅极压焊区电性相连,第二MOS晶体管MB2的栅级GB2与第一栅极压焊区电性相连。
同时,结合图3,所述引脚部包括第一源极引脚部、第二源极引脚部、第一栅极引脚部和第二栅极引脚部,所述第一半导体晶片211的第一源极压焊区和第二半导体晶片212的第一源极压焊区分别通过封装线221、222与所述第一源极引脚部251相连,所述第一半导体晶片211的第二源极压焊区和第二半导体晶片212的第二源极压焊区通过封装线223、224与所述第二源极引脚部252相连,所述第一半导体晶片211的第一栅极压焊区和第二半导体晶片的第一栅极压焊区分别通过封装线与所述第一栅极引脚部(图中未标示)相连,所述第一半导体晶片的第二栅极压焊区和第二半导体晶片的第二栅极压焊区分别通过封装线与所述第二栅极引脚部(图中未标示)相连。
如图5中所示,为本优选实施例的电路原理图,根据上述描述可知,第一半导体晶片211的共同漏极DA和第二半导体晶片212的共同漏极DB,都电性连接于所述金属托架24上,而所述金属托架24相当于两半导体晶片的共同漏极被封装起来,将第一半导体晶片211的第一MOS晶体管MA1的源极SA1和第二MOS晶体管MB1的源极SB1分别通过封装线221、222电性连接于所述引脚部251上,相当于第一MOS晶体管MA1的源极SA1和第二MOS晶体管MB1的源极SB1直接电性连接,将第一半导体晶片211的第一MOS晶体管MA1的栅极GA1和第二MOS晶体管MB1的栅极GB1分别通过封装线电性连接于所述引脚部261上,相当于第一MOS晶体管MA1的栅极GA1和第二MOS晶体管MB1的栅极GB1直接电性连接,使得MOS晶体管MA1和MB1实现并联效果,同理,MOS晶体管MA2和MB2也实现并联效果,再将两个半导体晶片211、212封入一个封装内,使得两个半导体晶片实现并联效果,在不改变整体封装面积的前提下,有效降低了整体的导通电阻。
在锂电池保护电路中,也同样通过一个具有充电控制端和放电控制端的控制电路来控制充放电电路,所述充放电电路即为本优选实施例中的MOS晶体管MA1、MB1、MA2、MB2构成的电路,所述控制电路控制各MOS晶体管的导通和截止来实现允许充电、禁止充电、允许放电、禁止放电的动作,其中,MOS晶体管MA1、MB1并联后相当于图2中的MN1,MOS晶体管MA2、MB2并联后相当于图2中的MN2。在充电发生异常时,所述充电控制端输出充电保护信号,控制MOS晶体管MA1、MB1截止,从而切断了电池的充电回路,实现禁止充电的操作;在放电发生异常时,所述放电控制端输出放电保护信号,控制MOS晶体管MA2、MB2截止,从而切断了放电回路,实现禁止放电的操作。因此,采用本实用新型可以通过两并联MOS晶体管的共同工作,减低整体的导通电阻,从而提高电池充电和放电时的效率,并延长充满电池后电池的续航时间。
所述在半导体器件的大规模生产中,通常采用多个芯片同时封装,即采用多个金属框架连接在一起进行加工,所述金属托架24和引脚部25可以处于同一金属框架上,在经过浇注成型后切割而成。如图6中所示,为本优选实施例在大规模生产中的金属框架的结构示意图,其中在金属框架31上具有第一源极引脚部251、第二源极引脚部252、第一栅极引脚部261和第二栅极引脚部262以及金属托架24。图7为所述金属托架24在图6中A-A向的剖视图。由于所述金属托架24与各个引脚部处于不同的平面上,同时为便于外部电路布线,所述第二半导体晶片212位于金属托架24定义的平面和各引脚部定义的平面之间,由于所述金属框架31在切割前为整体成型,因此在A-A向的剖面中,所述金属托架24形成如图7中所示的桥型结构,第一半导体晶片211位于所述金属托架24的上方,第二半导体晶片212位于所述金属托架24下方的空间内,从而在浇注工艺后,能够使所述第二半导体晶片212被所述塑封体23完全包覆。
下面结合图3、6、7对本优选实施例的一般生产步骤加以简要描述:
1、制作金属框架31,所述金属框架31中具有向上突起的金属托架24;
2、将第二半导体晶片212的漏极面通过导电胶(图中未标示)粘连到金属框架的下方;
3、将第一半导体晶片211的漏极面通过导电胶粘连到金属框架的上方;
4、将液态塑封料注入模具中进行注塑,并冷却形成塑封体23;
5、按照图6中虚线位置,沿线进行切割,除去多余的框架部分,成为几个最终的半导体芯片。
此外,第一半导体晶片211和第二半导体晶片212可以采用两个完全相同的半导体晶片,实现较理想的并联效果,也可以采用结构形式相同,但具体参数略有差异的相似,即相同类型的半导体晶片。本优选实施例中所述的MOS晶体管可以采用如图4中所示的NMOS晶体管,也可以采用DMOS晶体管等其他形式的晶体管,并通过上述描述中的,将同一极性的压焊区通过封装线和引脚部的电性连接,实现并联封装方式,也能达到较为理想的效果,所述封装线可以为金线、铜线、银线、铝线等。
上述优选实施例仅阐述了具有一个封装单元的情形,而根据实际需要,可以层叠两个或更多个封装单元;除此以外,本实用新型也可以应用于二极管晶片、双极晶体管晶片等多种半导体器件中。本实用新型中的所述引脚部是用于连接封装线,可根据被封装的半导体晶片的极性、数量和其他封装要求,相应的增加引脚部的数量,并将被封装的多个半导体晶片的同一极性的压焊区通过封装线电连接到同一极性的引脚部。
以上对本实用新型所提供的一种半导体晶片封装结构进行了详细介绍,本文中应用了具体个例对本实用新型的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本实用新型的方法及其核心思想;同时,对于本领域的一般技术人员,依据本实用新型的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本实用新型的限制。
Claims (8)
1.一种半导体晶片封装结构,包括封装线和引脚部,其特征在于:还包括至少一个封装单元,每个封装单元包括:
金属托架,其具有相对的第一表面和第二表面,且与所述引脚部处于不同的平面上;
第一半导体晶片,其具有不同极性且相对的第一极性表面和第二极性表面,所述第一极性表面电性连接于所述金属托架的第一表面,第二极性表面上设置有压焊区,所述压焊区通过所述封装线与相应极性的引脚部电性连接;
第二半导体晶片,其具有不同极性且相对的第一极性表面和第二极性表面,所述第一极性表面电性连接于所述金属托架的第二表面,第二极性表面上设置有压焊区,所述压焊区通过所述封装线与相应极性的引脚部电性连接。
2.根据权利要求1所述的半导体晶片封装结构,其特征在于:每个半导体晶片包括第一MOS晶体管和第二MOS晶体管,
所述第一MOS晶体管的漏极和第二MOS晶体管的漏极形成于所述半导体晶片的第一极性表面,
每个半导体晶片的第二极性表面具有第一源极压焊区、第二源极压焊区、第一栅极压焊区和第二栅极压焊区,第一MOS晶体管的源级与第一源极压焊区电性相连,第二MOS晶体管的源级与第二源极压焊区电性相连,第一MOS晶体管的栅级与第一栅极压焊区电性相连,第二MOS晶体管的栅级与第一栅极压焊区电性相连。
3.根据权利要求2所述的半导体晶片封装结构,其特征在于:所述引脚部包括第一源极引脚部、第二源极引脚部、第一栅极引脚部和第二栅极引脚部,
所述第一半导体晶片的第一源极压焊区和第二半导体晶片的第一源极压焊区分别通过封装线与所述第一源极引脚部相连,所述第一半导体晶片的第二源极压焊区和第二半导体晶片的第二源极压焊区通过封装线与所述第二源极引脚部相连,所述第一半导体晶片的第一栅极压焊区和第二半导体晶片的第一栅极压焊区分别通过封装线与所述第一栅极引脚部相连,所述第一半导体晶片的第二栅极压焊区和第二半导体晶片的第二栅极压焊区分别通过封装线与所述第二栅极引脚部相连。
4.根据权利要求1~3中任一项所述的半导体晶片封装结构,其特征在于:所述第一半导体晶片的第一极性表面通过导电胶贴合在所述金属托架的第一表面,所述第二半导体晶片的第一极性表面通过导电胶贴合在所述金属托架的第二表面。
5.根据权利要求1~3中任一项所述的半导体晶片封装结构,其特征在于:所述第二半导体晶片位于金属托架定义的平面和引脚部定义的平面之间。
6.根据权利要求1~3中任一项所述的半导体晶片封装结构,其特征在于:还包括包覆所述封装单元和封装线的塑封体。
7.根据权利要求1~3中任一项所述的半导体晶片封装结构,其特征在于:所述封装单元的数量为一个。
8.根据权利要求1~3中任一项所述的半导体晶片封装结构,其特征在于:所述封装单元的数量为两个或两个以上,且各封装单元层叠布置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420765637.5U CN204315553U (zh) | 2014-12-08 | 2014-12-08 | 一种半导体晶片封装结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420765637.5U CN204315553U (zh) | 2014-12-08 | 2014-12-08 | 一种半导体晶片封装结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204315553U true CN204315553U (zh) | 2015-05-06 |
Family
ID=53137854
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420765637.5U Withdrawn - After Issue CN204315553U (zh) | 2014-12-08 | 2014-12-08 | 一种半导体晶片封装结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204315553U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104465546A (zh) * | 2014-12-08 | 2015-03-25 | 无锡中星微电子有限公司 | 一种半导体晶片封装结构 |
CN110337194A (zh) * | 2019-07-25 | 2019-10-15 | 苏州华之杰电讯股份有限公司 | 并联双mos管与pcba板的连接方法以及连接结构 |
-
2014
- 2014-12-08 CN CN201420765637.5U patent/CN204315553U/zh not_active Withdrawn - After Issue
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104465546A (zh) * | 2014-12-08 | 2015-03-25 | 无锡中星微电子有限公司 | 一种半导体晶片封装结构 |
CN104465546B (zh) * | 2014-12-08 | 2017-06-06 | 无锡中感微电子股份有限公司 | 一种半导体晶片封装结构 |
CN110337194A (zh) * | 2019-07-25 | 2019-10-15 | 苏州华之杰电讯股份有限公司 | 并联双mos管与pcba板的连接方法以及连接结构 |
CN110337194B (zh) * | 2019-07-25 | 2024-02-13 | 苏州华之杰电讯股份有限公司 | 并联双mos管与pcba板的连接结构 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10193250B2 (en) | Substrate and terminals for power module and power module including the same | |
EP3660899A1 (en) | Semiconductor module | |
CN202042483U (zh) | 一种功率半导体器件的封装结构 | |
JPWO2013133134A1 (ja) | 半導体装置及びその製造方法 | |
WO2015033197A3 (en) | Semiconductor device with a groove collectively surrounding solder bonds to prevent solder spreading | |
CN102739069B (zh) | 一种功率半导体模块以及应用其的电力电子设备 | |
CN204315553U (zh) | 一种半导体晶片封装结构 | |
JP2015099843A (ja) | 半導体装置 | |
CN105048794A (zh) | 一种带上电延时功能的igbt驱动互锁电路 | |
US9893641B2 (en) | Three-phase inverter module | |
CN105575941A (zh) | 一种双芯片封装实现的大功率谐振电源控制芯片 | |
US9553575B2 (en) | Semiconductor device | |
CN104465546A (zh) | 一种半导体晶片封装结构 | |
CN103779341B (zh) | 一种大功率半桥模块 | |
CN110444524A (zh) | 用于级联增强型GaN HEMT器件的低寄生参数封装结构及其封装方法 | |
CN110504242A (zh) | 大电流级联增强型GaN全桥功率模块封装结构及封装方法 | |
CN204315565U (zh) | 引线框架 | |
CN112151521B (zh) | 一种功率模块及电子设备 | |
CN205376521U (zh) | 一种非绝缘型frd模块的封装结构 | |
CN203277372U (zh) | 一种igbt模块封装件 | |
CN203721723U (zh) | 一种超结功率器件版图结构 | |
CN215601208U (zh) | 一种基于氮化镓器件的三相桥式逆变器 | |
CN104332465A (zh) | 一种3d封装结构及其工艺方法 | |
CN204597932U (zh) | 一种半桥驱动电路的隔离封装架构 | |
CN203800034U (zh) | 一种半导体器件封装引线框架 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C56 | Change in the name or address of the patentee | ||
CP01 | Change in the name or title of a patent holder |
Address after: A 530 Taihu international science and Technology Park building 214135 Qingyuan Road in Jiangsu province Wuxi City District 10 layer Patentee after: WUXI ZHONGGAN MICROELECTRONIC CO., LTD. Address before: A 530 Taihu international science and Technology Park building 214135 Qingyuan Road in Jiangsu province Wuxi City District 10 layer Patentee before: Wuxi Vimicro Co., Ltd. |
|
AV01 | Patent right actively abandoned |
Granted publication date: 20150506 Effective date of abandoning: 20170606 |
|
AV01 | Patent right actively abandoned |