CN203690325U - 基于标准cmos工艺的新型光互连结构 - Google Patents

基于标准cmos工艺的新型光互连结构 Download PDF

Info

Publication number
CN203690325U
CN203690325U CN201320896369.6U CN201320896369U CN203690325U CN 203690325 U CN203690325 U CN 203690325U CN 201320896369 U CN201320896369 U CN 201320896369U CN 203690325 U CN203690325 U CN 203690325U
Authority
CN
China
Prior art keywords
detector
monocrystalline silicon
polysilicon
layer
led
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201320896369.6U
Other languages
English (en)
Inventor
谢荣
张兴杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin University
Original Assignee
Tianjin University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin University filed Critical Tianjin University
Priority to CN201320896369.6U priority Critical patent/CN203690325U/zh
Application granted granted Critical
Publication of CN203690325U publication Critical patent/CN203690325U/zh
Anticipated expiration legal-status Critical
Withdrawn - After Issue legal-status Critical Current

Links

Images

Landscapes

  • Light Receiving Elements (AREA)

Abstract

本实用新型公开了一种基于标准CMOS工艺的新型光互连结构,包括单晶硅LED、栅极氧化SiO2层(2)、多晶硅PIN探测器(3)以及P型衬底(12),所述单晶硅LED包括单晶硅LED阳极及其接触区(5)、单晶硅LED阴极及其接触区(6);设置在P型衬底(12)中的N阱(1)中;所述栅极氧化SiO2层(2)采用两层CMOSFET的SiO2层结构,作为该互连结构的光波导,其厚度为以及所述多晶硅PIN探测器设置于所述栅极氧化SiO2层(2)之上,分成了三个区域。本实用新型可为基于标准CMOS工艺的光互连系统提供一些新的、有益的参考。

Description

基于标准CMOS工艺的新型光互连结构
技术领域
本实用新型涉及硅基发光及接收领域,涉及一种基于标准CMOS工艺的单晶硅LED及多晶硅PIN探测器组成的新型光互连结构。
背景技术
21世纪信息科学技术迅猛发展,集成电路的特征尺寸正在变得越来越小,芯片的集成度也在摩尔定律的引导下变得越来越高,微电子产品正在向着小而精的方向发展。由于大量信息需要快速处理,因此人们对集成电路的工作速度也提出了更高的要求。然而在现在的工艺条件下,微电子技术信息的载体、电子已经成为除了电路的结构、器件的尺寸之外制约微电子电路工作速度提高的重要瓶颈。如果将微电子技术与光电子技术相结合,用标准CMOS工艺在硅基衬底上制备全硅光电集成电路(OEIC),则在维持制作工艺成本基本不变的前提下,将会使电路处理信息的速度有很大的提高。
高效的硅基发光器件(Si-LED)及光探测器是实现OEIC的基础和核心。为此近些年研究人员对Si-LED及相应的探测器进行了大量的研究,设计了各种类型的Si-LED及探测器。虽然在OEIC的研究中不断有新的理论被提出,单个器件的某些性能也有相当的提高,然而用标准CMOS工艺制作OEIC的技术依然还不成熟,还有待于进一步的研究。根据目前已知的报道,多晶硅的探测器还没有被研究探索,如果利用MOSFET多晶硅层制备光探测器,则可以将其直接制备在单晶硅LED之上,减小了光传输路程,从而降低光传输损耗。
实用新型内容
为了克服现有技术存在的问题,本实用新型提出了一种基于标准CMOS工艺的新型光互连结构,实现了基于标准CMOS工艺的单晶硅LED及多晶硅PIN探测器组成的新型光互连结构及制备方法,以获得一种新型的光互连结构;本实用新型提供的光互连结构,能够将输入的电信号通过高效的单晶硅LED发光转化成光信号,然后光信号被多晶硅PIN探测器转换成电信号输出。
本实用新型通过如下技术方案予以实现。
本实用新型提出的基于标准CMOS工艺的新型光互连结构包括单晶硅LED、栅极氧化SiO2层2、多晶硅PIN探测器以及P型衬底12,其中:
所述单晶硅LED包括单晶硅LED阳极及其接触区5、单晶硅LED阴极及其接触区6;设置在P型衬底12中的N阱1中;
所述栅极氧化SiO2层2采用两层CMOSFET的SiO2层结构,作为该互连结构的光波导,其厚度为
Figure BDA0000451027290000021
(或);
所述多晶硅PIN探测器设置于所述栅极氧化SiO2层2之上,分成了三个区域,包括多晶硅探测器的阳极及其接触区7;多晶硅探测器的阴极及其接触区8、多晶硅探测器的i区9以及设置于多晶硅探测器的阳极及其接触区7和多晶硅探测器的阴极及其接触区8上的多晶硅探测器的电极通孔10;
与现有技术相比,本实用新型具有如下积极效果:
硅基单片光电集成电路是一种电输入、光传输、电输出的光互连结构,本实用新型通过设计由高效率的单晶硅LED和新型的多晶硅PIN探测器组成的光互连系统,是解决目前传统的硅集成电路芯片在速度和集成度方面继续发展出现不可避免的“瓶颈”的有效方案之一,该实用新型可为基于标准CMOS工艺的光互连系统提供一些新的、有益的参考。
附图说明
图1是本实用新型的单晶硅LED与多晶硅PIN探测器组成的光互连结构的剖面结构示意图;
图2是本实用新型的单晶硅LED与多晶硅PIN探测器组成的光互连结构的平面图。
图3是多晶硅探测器的多晶硅层的平面视图。
图4是需要进行有源区掺杂的区域。
附图标记如下:
1、N阱;2、栅极氧化SiO2层;3、多晶硅层;4、单晶LED电极通孔;5、单晶硅LED阳极及其接触区;6、单晶硅LED阴极及其接触区(P区);7、多晶硅探测器的阳极及其接触区(N区);8、多晶硅探测器的阴极及其接触区(P区);9、多晶硅探测器的i区;10、多晶硅探测器的电极通孔;11、电极及金属屏蔽层;12、衬底;13、需要进行P掺杂的区域;14、需要进行N掺杂的区域
具体实施方式
下面结合附图和实施例,进一步详细说明本实用新型的具体实施方式。
(1)采用轻掺杂的P型硅片,晶向为<100>,进行热氧化形成缓冲层。从而减少下一步淀积SiN4在硅表面造成的应力,随后低压化学汽相淀积(LPVCD)SiN4,用来作为离子注入的mask及后续工艺中定义N阱的区域,即图2中的1区。
(2)将光刻胶涂在晶圆上之后,利用光刻技术将所要形成的N阱区的图形定义出来。并用干法刻蚀的方法将上述定义的区域的SiN4去掉,形成N阱注入窗口,即图2中的1区。
(3)利用离子注入的技术,将P注入(3)步中所定义的窗口中,接着利用无机溶液,如硫酸或干式臭氧(O3)烧除法将光刻胶去除;并采用热磷酸湿式刻蚀方法将SiN4去除掉。
(4)离子注入之后会严重的破坏晶格的周期性,所以离子注入后必须经过退火处理,以恢复晶格的完整性。
(5)利用热氧化方法在晶圆上形成高品质的二氧化硅,作为为电极氧化层-单晶硅LED,即图1中层2。这是工艺中最关键的一步,要求非常洁净、厚度精确
Figure BDA0000451027290000041
单晶硅LED的结构特征:在5区做P+(掺杂浓度约为1×1019cm-3)注入作为LED的阳极,与金属作欧姆接触后引出,作为电极使用;在6区做N+(掺杂浓度约为5×1019cm-3)注入作为LED的阴极,与金属做欧姆接触后引出,作为电极使用。
(6)利用低压化学气相沉积(LPCVD)技术在晶圆表面沉积多晶硅层,来作为多晶硅PD层,即图1中层3。
(7)将光刻胶涂布在晶圆上,再利用光刻技术将所需要的多晶硅探测器的区域定义出来。然后利用活性离子刻蚀技术刻蚀出多晶硅PD层的结构,即图3,再将表面的光刻胶去除。
(8)利用氧化技术,在晶圆表面形成一层氧化层,保护器件表面,免于受后续工艺的影响。涂布光刻胶后,利用光刻技术刻蚀出单晶硅LED与多晶硅PD的P+区即图4中的5区,与此同时形成单晶硅LED与多晶硅PD的N+区域即图4中的6区的屏蔽,再利用离子注入技术将硼元素注入该区域。
(9)利用光刻技术刻蚀出单晶硅LED与多晶硅PD的N+区,即图4中的6区,与此同时形成单晶硅LED与多晶硅PD的P+区域即图4中的5区的屏蔽,再利用离子注入技术将砷元素注入该区域,然后除去晶圆表面的光刻胶。
(10)去除(8)步中生成的表面氧化物。之后利用退火技术,将经离子注入过的N+区即图4中的6区,及P+区即图4中的5区进行电性活化及扩散处理。
(12)利用溅射工艺在整个晶圆表面进行Ti淀积,然后利用自对准硅化物工艺形成TiSi2,接着进行湿法刻蚀除去多余的Ti并保留TiSi2,形成Si和金属之间的欧姆接触。利用溅射工艺在整个晶圆表面进行硼磷硅玻璃(BPSG)淀积并对晶圆表面进行化学机械平坦化。然后进行利用光刻技术定义接触孔,再利用活性离子刻蚀技术刻蚀出接触孔,即图1中的层4、层10。接着利用溅射工艺,在接触孔表面溅射一层TiN,并用W填充接触孔。利用光刻技术定义出第一层金属的屏蔽层。再将铝金属利用活性离子刻蚀技术刻蚀出金属导线的结构及金属屏蔽层。
(13)然后再进行电镀压焊点、划片、引线键合,最后封装在管壳上,制成单晶硅LED及多晶硅PIN探测器互连结构。

Claims (1)

1.一种基于标准CMOS工艺的新型光互连结构,其特征在于,该结构包括单晶硅LED、栅极氧化SiO2层(2)、多晶硅PIN探测器(3)以及P型衬底(12),其中:
所述单晶硅LED包括单晶硅LED阳极及其接触区(5)、单晶硅LED阴极及其接触区(6);设置在P型衬底(12)中的N阱(1)中;
所述栅极氧化SiO2层(2)采用两层CMOSFET的SiO2层结构,作为该互连结构的光波导,其厚度为
Figure FDA0000451027280000011
Figure FDA0000451027280000012
所述多晶硅PIN探测器设置于所述栅极氧化SiO2层(2)之上,分成了三个区域,包括多晶硅探测器的阳极及其接触区(7);多晶硅探测器的阴极及其接触区(8)、多晶硅探测器的i区(9)以及设置于多晶硅探测器的阳极及其接触区(7)和多晶硅探测器的阴极及其接触区(8)上的多晶硅探测器的电极通孔(10)。
CN201320896369.6U 2013-12-31 2013-12-31 基于标准cmos工艺的新型光互连结构 Withdrawn - After Issue CN203690325U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201320896369.6U CN203690325U (zh) 2013-12-31 2013-12-31 基于标准cmos工艺的新型光互连结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201320896369.6U CN203690325U (zh) 2013-12-31 2013-12-31 基于标准cmos工艺的新型光互连结构

Publications (1)

Publication Number Publication Date
CN203690325U true CN203690325U (zh) 2014-07-02

Family

ID=51012194

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201320896369.6U Withdrawn - After Issue CN203690325U (zh) 2013-12-31 2013-12-31 基于标准cmos工艺的新型光互连结构

Country Status (1)

Country Link
CN (1) CN203690325U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103762265A (zh) * 2013-12-31 2014-04-30 天津大学 基于标准cmos工艺的新型光互连结构及其制备方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103762265A (zh) * 2013-12-31 2014-04-30 天津大学 基于标准cmos工艺的新型光互连结构及其制备方法

Similar Documents

Publication Publication Date Title
US8384179B2 (en) Black silicon based metal-semiconductor-metal photodetector
WO2017148098A1 (zh) 光波导探测器与光模块
CN106170870A (zh) 太阳能电池的金属化
JP6091273B2 (ja) 半導体装置とその製造方法
CN103762265A (zh) 基于标准cmos工艺的新型光互连结构及其制备方法
CN104009104B (zh) 一种台面铟镓砷探测器及其制作方法
WO2015133539A1 (ja) 太陽電池の製造方法および太陽電池
CN104009103A (zh) 一种高速铟镓砷探测器及其制作方法
CN104157720A (zh) 一种混合结构的石墨烯硅基雪崩光电探测器及制备方法
CN103811572A (zh) 光电装置及其制造方法
CN103681971A (zh) 一种n型背结太阳能电池的制备方法
CN106653934A (zh) 一种基于标准cmos工艺的混合光互连系统
CN203690325U (zh) 基于标准cmos工艺的新型光互连结构
CN108922920A (zh) 一种大浪涌单向tvs器件及其制造方法
CN103137786A (zh) 光伏装置及其制造方法
CN110808312A (zh) 一种提高光电探测器芯片产出量的制备工艺方法
CN107895749B (zh) 基于标准cmos工艺的多晶硅led/单晶硅pd纵向光互连系统
CN112379479B (zh) 一种硅基光收发器件及其制备方法
CN201904351U (zh) 具高光电转换效率的太阳能电池结构
CN111313237B (zh) 大规模单片集成的硅基iii-v族电泵激光器及其制备方法
TWI492400B (zh) 太陽能電池及其製造方法與太陽能電池模組
CN105489497A (zh) 一种利用辅助结构制备多晶SiGe栅的PMOS控制电路方法
CN107994080A (zh) 一种光电转换组合体、太阳能电池及供电设备
CN114566557B (zh) 雪崩光电探测器及其制备方法
CN107275416A (zh) 一种光探测器及其制备方法

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140702

Termination date: 20141231

EXPY Termination of patent right or utility model
AV01 Patent right actively abandoned

Granted publication date: 20140702

Effective date of abandoning: 20160817

C25 Abandonment of patent right or utility model to avoid double patenting