CN203480805U - 一种像素电路、显示面板及显示装置 - Google Patents
一种像素电路、显示面板及显示装置 Download PDFInfo
- Publication number
- CN203480805U CN203480805U CN201320390702.6U CN201320390702U CN203480805U CN 203480805 U CN203480805 U CN 203480805U CN 201320390702 U CN201320390702 U CN 201320390702U CN 203480805 U CN203480805 U CN 203480805U
- Authority
- CN
- China
- Prior art keywords
- signal source
- switching transistor
- luminescent device
- source
- circuits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本实用新型公开了一种像素电路、显示面板及显示装置,用以提高显示装置中发光器件的寿命。所述像素电路包括:充电子电路、第一驱动子电路和第二驱动子电路,第一电容和第二电容;所述第一电容的第一端与第一驱动子电路和第二驱动子电路的第一端相连,所述第一电容的第二端与所述充电子电路和第二电容的第一端相连;所述第一驱动子电路的第二端与第一发光器件相连,所述第二驱动子电路的第二端与第二发光器件相连,其中,第一驱动子电路流入第一发光器件的驱动电流和第二驱动子电路流入第二发光器件的驱动电流方向相反。
Description
技术领域
本实用新型涉及有机发光显示技术领域,尤其涉及一种像素电路、显示面板及显示装置。
背景技术
有机发光显示器件因其具有低功耗、高亮度、低成本、广视角,以及响应速度快等优点备受关注,在有机发光技术领域已经得到广泛应用。
有机电致发光二极管(Organic Light Emitting Diode,OLED)是目前有机发光领域应用较多的一种发光器件。目前,OLED按照驱动方式可以分为无源驱动和有源驱动两大类,即直接寻址和薄膜晶体管(Thin Film Transistor,TFT)矩阵寻址两类。其中,有源驱动OLED也称为有源矩阵OLED(AMOLED),每一个子像素单元中的发光器件通过像素电路和加载直流电源电压信号(VDD或VSS)的电源线对其进行驱动发光。
参见图1,为现有驱动发光器件发光的像素电路结构示意图,以n型驱动晶体管为例,像素电路包括:驱动晶体管T1、电容C1、开关晶体管T2;
电容C1的第一端与驱动晶体管T1的栅极相连,第二端与低电平参考电压源VSS相连;开关晶体管T2的漏极与驱动晶体管T1的栅极相连,栅极与门信号源VScan相连,源极与数据信号源VData相连;驱动晶体管T1的源极与高电平参考电压源VDD相连,漏极与发光器件D1的正极相连,发光器件D1的负极与低电平参考电压源VSS相连。
在一帧图像显示阶段,驱动发光器件D1发光之前,门信号源输出电压信号VScan使开关晶体管T2开启,数据信号源与电容C1所在支路导通,数据信号源输出数据信号VData加载到电容C1的第二端,为电容C1充电;驱动发光器件D1发光阶段,电容C1放电,驱动发光器件D1发光。
图1所示的像素电路,仅能驱动一个发光器件发光,每一发光器件对应一个像素单元的发光区域,在每帧图像扫描时,信号均要写入该像素电路,每帧图像扫描时,像素单元对应的发光区域均要发光显示。AMOLED显示器驱动OLED发光属于直流驱动,长时间直流驱动电压对应的电场造成OLED内部离子极性化,使得OLED形成内建电场,从而使OLED阈值电压增大,大大降低了OLED的发光效率,缩短了OLED寿命。寿命是制约有机发光显示装置,尤其是大尺寸,高亮度的有机发光显示装置广泛应用的重要因素。
实用新型内容
本实用新型实施例提供的一种像素电路、显示面板及显示装置,用以提高显示装置中发光器件的寿命。
本实用新型实施例提供的一种像素电路包括:充电子电路、第一驱动子电路和第二驱动子电路,第一电容和第二电容;
所述第一电容的第一端与第一驱动子电路和第二驱动子电路的第一端相连,所述第一电容的第二端与所述充电子电路和第二电容的第一端相连;
所述第一驱动子电路的第二端与第一发光器件相连,所述第二驱动子电路的第二端与第二发光器件相连,其中,第一驱动子电路流入第一发光器件的驱动电流和第二驱动子电路流入第二发光器件的驱动电流方向相反;
所述充电子电路用于为所述第一电容充电,所述第二电容用于维持所述第一电容第二端的电压;所述第一电容放电时使得第一驱动子电路驱动第一发光器件发光,或使得第二驱动子电路驱动第二发光器件发光。
较佳地,所述第一驱动子电路包括n型驱动晶体管,所述第二驱动子电路包括p型驱动晶体管;
其中,所述n型驱动晶体管的栅极与所述第一电容的第一端相连,源极与可提供交流信号的第一参考电压源相连,漏极与第一发光器件的负极相连,第一发光器件的正极与可提供交流信号的第二参考电压源相连;所述第二电容的第二端与所述第一参考电压源相连;
所述p型驱动晶体管的栅极与所述第一电容的第一端相连;源极与所述第一参考电压源相连,漏极与第二发光器件的正极相连,第二发光器件的负极与所述第二参考电压源相连。
较佳地,所述充电子电路包括:
数据信号源、第一门信号源,以及与数据信号源和第一门信号源相连的第一开关晶体管;
第一开关晶体管的漏极与数据信号源相连,源极与第一电容的第二端相连,栅极与第一门信号源相连;
所述第一门信号源用于控制所述第一开关晶体管开启,使得所述数据信号源与所述第一电容所在支路导通,数据信号源向所述第一电容充电。
较佳地,还包括复位子电路,复位子电路包括:第二门信号源、第二开管晶体管和待复位到参考复位电压的第三参考电压源;第二开关晶体管的源极与第一电容的第二端相连,漏极与待复位到参考复位电压的第三参考电压源相连,栅极与第二门信号源相连。
所述复位子电路用于在充电子电路为第一电容充电之前,将第一电容中存储的信号复位至参考复位电压。
较佳地,还包括与所述第一驱动子电路相连的第一补偿子电路,和与所述第二驱动子电路相连的第二补偿子电路;
所述第一补偿子电路包括第三开关晶体管;
所述第二补偿子电路包括第四开关晶体管;
其中,所述第三开关晶体管的源极与所述n型驱动晶体管的栅极相连,漏极与n型驱动晶体管的漏极相连,栅极与第三门信号源相连;
所述第四开关晶体管的源极与p型驱动晶体管的栅极相连,漏极与p型驱动晶体管的漏极相连,栅极与所述第三门信号源相连。
较佳地,还包括控制所述第一发光器件和第二发光器件与第二参考电压源之间的导通的第五开关晶体管,所述第五开关晶体管的栅极与充电控制信号源相连,源极与所述第一发光器件的正极以及第二发光器件的负极相连,漏极与所述第二参考电压源相连,所述充电控制信号源用于控制所述第五开关晶体管的开启与关闭。
较佳地,所述第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管为n型晶体管,或者
所述第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管为p型晶体管;
所述第二门信号源和第三门信号源为同一门信号源。
本实用新型实施例提供一种显示面板,包括由栅线和数据线围设而成的多个呈矩阵排列的像素单元,每一像素单元中包括一个像素电路和与该像素电路相连的发光器件;
其中,所述像素电路为上述像素电路;
位于同一行的像素电路中的充电子电路与同一条栅线相连,位于同一列的像素电路中的充电子电路与同一条数据线相连;在一帧图像显示阶段,所述第一驱动子电路和第二驱动子电路先后分别驱动第一发光器件发光和第二发光器件发光之前,所述充电子电路通过数据线和栅线为所述第一电容充电。
较佳地,所述像素电路为上述像素电路;
所述第一开关晶体管的漏极通过数据线与所述数据信号源相连,栅极通过所述栅线与所述第一门信号源相连;
所述门信号源和数据信号源分别通过栅线和数据线为所述第一电容充电。
本实用新型实施例提供一种显示装置,包括上述显示面板。
本实用新型通过在每一个像素区域设置两个相并联的第一发光器件和第二发光器件,第一发光器件和第二发光器件的工作电流方向相反,且分别通过n型驱动晶体管和p型驱动晶体管驱动发光。第一发光器件和第二发光器件交替轮流发光,可以提高每一发光器件的寿命。
附图说明
图1为现有像素电路结构示意图;
图2为本实用新型实施例提供的像素电路结构示意图之一;
图3为本实用新型实施例提供的像素电路结构示意图之二;
图4为本实用新型实施例提供的像素电路结构示意图之三;
图5为本实用新型实施例提供的像素电路结构示意图之四;
图6为本实用新型实施例提供的像素电路结构示意图之五;
图7为本实用新型实施例提供的像素电路结构示意图之六;
图8为图6所示的像素电路工作的时序图;
图9为本实用新型实施例提供的与第一驱动子电路对应的具有复位功能的像素电路结构示意图;
图10为本实用新型实施例提供的与第一驱动子电路对应的具有充电功能的像素电路结构示意图;
图11为本实用新型实施例提供的与第一驱动子电路对应的具有驱动发光器件发光功能的像素电路结构示意图;
图12为本实用新型实施例提供的与第二驱动子电路对应的具有复位功能的像素电路结构示意图;
图13为本实用新型实施例提供的与第二驱动子电路对应的具有充电功能的像素电路结构示意图;
图14为本实用新型实施例提供的与第二驱动子电路对应的具有驱动发光器件发光功能的像素电路结构示意图;
图15为本实用新型实施例提供的有机发光显示面板结构示意图。
具体实施方式
本实用新型实施例提供的一种像素电路、显示面板及显示装置,用以提高显示装置中发光器件的寿命,以及改善发光器件发光显示不均匀的问题。
需要说明的是,对于显示领域的晶体管来说,漏极和源极没有明确的区别,因此本实用新型实施例中所提到的晶体管的源极可以为晶体管的漏极,晶体管的漏极也可以为晶体管的源极。
在AMOLED显示面板中,包括由栅线和数据线围设而成的多个呈矩阵分布的像素单元,每一个像素单元包括一个像素电路。本实用新型通过在每一个像素单元设置两个并联连接的第一驱动子电路和第二驱动子电路,第一驱动子电路和第二驱动子电路在不同时间段分别驱动与各自相连的第一发光器件和第二发光器件轮流发光;例如,在一帧图像显示时间t内,前(1/2)t时间内第一驱动子电路驱动第一发光器件发光,后(1/2)t时间内第二驱动子电路驱动第二发光器件发光。相比较在一个像素单元设置一个发光器件的像素电路,本实用新型提供的发光器件的寿命至少提高一倍。
一般地,像素电路驱动发光器件发光的过程至少包括两个阶段,即数据信号的写入阶段和发光阶段。在第一驱动子电路和第二驱动子电路分别驱动第一发光器件和第二发光器件发光之前,充电子电路用于为驱动子电路中的电容充电,电容充电后在发光阶段放电,驱动第一驱动子电路或第二驱动子电路中的发光器件发光。
以下将结合附图具体说明本实用新型提供的像素电路、显示面板及显示装置。
参见图2,本实用新型实施例提供的像素电路,包括:
充电子电路1、第一电容C1、第二电容C2、第一驱动子电路2和第二驱动子电路3;
第一电容C1的第一端与第一驱动子电路2和第二驱动子电路3的第一端相连,第一电容C1的第二端与充电子电路1和第二电容C2的第一端相连;
第一驱动子电路2的第二端与第一发光器件D1相连,第二驱动子电路3的第二端与第二发光器件D2相连,其中,第一驱动子电路2流入第一发光器件D1的驱动电流和第二驱动子电路3流入第二发光器件D2的驱动电流方向相反;图2中带箭头的线段表示驱动电流的方向。
充电子电路1用于为第一电容C1充电,第二电容C2用于维持第一电容C1第二端的电压;第一电容C1放电时使得第一驱动子电路2驱动第一发光器件D1发光,或使得第二驱动子电路3驱动第二发光器件D2发光。
较佳地,本实用新型实施例提供的发光器件(如所述第一发光器件和第二发光器件)可以为OLED或其他有机电致发光元件等,本实用新型不作具体限定。
需要说明的是,如图2所示的第一驱动子电路和第二驱动子电路共用第一电容C1。本实用新型提供的第一驱动子电路和第二驱动子电路也可以分别连接一个电容,两个电容并联连接。
以下具体说明图2提供的像素电路。
参见图3,本实用新型实施例提供的像素电路,包括:
充电子电路1、第一电容C1、第二电容C2,第一驱动子电路2和第二驱动子电路3;第一驱动子电路2与第一发光器件D1相连;第二驱动子电路3与第二发光器件D2相连;
第一驱动子电路2包括:n型驱动晶体管Tn;
其中,n型驱动晶体管Tn的栅极与第一电容C1的第一端(A端)相连,源极与可提供交流电压信号的第一参考电压源11的输出端相连;漏极与第一发光器件D1的负极相连;第一电容C1的第二端(B端)与第二电容C2的第一端(C端)相连,第二电容C2的第二端(D端)与第一参考电压源11的输出端相连(即第一电容C1和第二电容C2串联连接);第一发光器件D1的正极与可提供交流电压信号的第二参考电压源12的输出端相连;
第二驱动子电路3包括:p型驱动晶体管Tp;
p型驱动晶体管Tp的栅极与第一电容C1的第一端(A端)相连,源极与第一参考电压源11的输出端相连;漏极与第二发光器件D2的正极相连;第一电容C1的第二端(B端)与第二电容C2的第一端(C端)相连,第二电容C2的第二端(D端)与第一参考电压源11的输出端相连;第二发光器件D2的负极与第二参考电压源12的输出端相连;
充电子电路1与第一电容C1的第二端(B端)相连;
充电子电路1用于在驱动第一发光器件D1或第二发光器件D2发光之前向第一电容C1输入数据信号,第二电容C2用于维持第一电容C1第二端(B端)的电位。
第一驱动子电路2和第二驱动子电路3用于在时序的控制下分别驱动第一发光器件D1和第二发光器件D2发光。
本实用新型提供的像素电路,第一发光器件和第二发光器件交替发光,各自的寿命至少提高一倍。
此外,本实用新型提供的像素电路,第一驱动子电路和第二驱动子电路共用第一电容和第二电容,且共用第一参考电压源和第二参考电压源;由于第一驱动子电路和第二驱动子电路在不同时间段工作,第一电容、第二电容、第一参考电压源和第二参考电压源分时间工作,可以简化电路的结构。
在具体实施时,本实用新型提供的像素电路只需要切换第一参考电压源和第二参考电压源输出电压的高低电平状态,即可实现第一驱动子电路和第二驱动子电路交替工作。具体地,当第一参考电压源和第二参考电压源分别输出高电平和低电平电压时,第二驱动子电路驱动第二发光器件发光;当第一参考电压源和第二参考电压源分别输出低电平和高电平电压时,第一驱动子电路驱动第一发光器件发光。
需要说明的是,本实用新型提供的像素电路,与第一驱动子电路相连的发光器件不限于为一个,与第二驱动子电路相连的发光器件也不限于为一个。第一驱动子电路和第二驱动子电路分别可以与多个相互串联的发光器件相连,这里不作具体限定。
设第一参考电压源输出的电压VSD的高电平电压为VDD,低电平电压为VSS,第二参考电压源输出的参考电压VDS的高电平电压为VDD,低电平电压为VSS。VDD为大于零的正值,VSS的值可以为零或者为小于零的负值。
以下将具体说明图3所示的像素电路结构。
参见图4,图3所示的充电子电路1包括:
数据信号源13、第一门信号源14,以及与数据信号源13和第一门信号源14相连的第一开关晶体管T1;
具体地,第一开关晶体管T1的漏极与数据信号源13的输出端相连,源极与第一电容C1的第二端(B端)相连,栅极与第一门信号源14的输出端相连;第一门信号源14用于在时序的控制下控制第一开关晶体管T1的开启与关闭,数据信号源13用于在第一开关晶体管T1开启时向第一电容C1写入数据信号。
需要说明的是,第一开关晶体管T1起开关作用,其可以为n型晶体管或p型晶体管。图4中所示的第一开关晶体管T1为p型晶体管。
为了保证上一帧信号对下一帧信号的影响程度最小,参见图5,本实用新型提供的像素电路还包括复位子电路4,用于在充电子电路1充电之前将第一电容C1第二端(B端)的电压复位至参考复位电压VINI。
复位子电路4包括:
第二门信号源41、第二开管晶体管T2和待复位到参考复位电压VINI的第三参考电压源42;
第二开关晶体管T2的源极与第一电容C1的第二端B相连,漏极与待复位到参考复位电压的第三参考电压源42相连,栅极与第二门信号源41的输出端相连;
所述第三参考电压源输出的电压可以为具有一定值的恒定电压,输出的电压为VINI,也可以为接地电压GND。
本实用新型为了实现所述驱动电流与n型驱动晶体管Tn的阈值电压Vth1或p型驱动晶体管Tp的阈值电压Vth2无关,避免不同驱动晶体管阈值电压差异导致的各像素发光不均匀的问题,该像素电路还包括解决上述问题的补偿子电路。
参见图6,本实用新型提供的像素电路还包括:与第一驱动子电路2相连的第一补偿子电路5,以及与第二驱动子电路3相连的第二补偿子电路6;
第一补偿子电路5包括第三开关晶体管T3;第三开关晶体管T3的源极与n型驱动晶体管Tn的栅极相连,漏极与n型驱动晶体管Tn的漏极相连,栅极与第三门信号源15的输出端相连;
第二补偿子电路6包括第四开关晶体管T4;第四开关晶体管T4的源极与p型驱动晶体管Tp的栅极相连,漏极与p型驱动晶体管Tp的漏极相连,栅极与第三门信号源15的输出端相连。
较佳地,本实用新型实施例提供的第一发光器件和第二发光器件可以为OLED或其他有机电致发光元件等,本实用新型不作具体限定。
为了避免像素电路在写入阶段第二参考电压源12对充电子电路1的影响,参见图7,像素电路还包括:第五开关晶体管T5;
第五开关晶体管T5的栅极与充电控制信号源16的输出端相连,源极同时与第一发光器件D1的正极以及第二发光器件D2的负极相连,漏极与第二参考电压源12的输出端相连。充电控制信号源16在时序的控制下控制第五开关晶体管T5开启或关闭。
较佳地,所述第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管的类型可以完全相同或者部分相同。例如,所述第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管均为n型晶体管或者均为p型晶体管。
当第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管的类型相同时,所述第二门信号源和第三门信号源为同一门信号源(即共用门信号源),这样可以达到简化电路结构的目的。
在具体实施过程中,第一门信号源、第二门信号源、第三门信号源通过栅线与相应的开关晶体管相连。数据信号源通过数据线与第一开关晶体管相连。
如图7所示,第一门信号源通过栅线G_n与第一开关晶体管T1相连,第一门信号源为第一开关晶体管T1提供栅极电压(图7中未体现第一门信号源);
第二门信号源通过栅线G_(n-1)与第二开关晶体管T2相连,第三门信号源通过栅线G_(n-1)分别与第三开关晶体管T3和第四开关晶体管T4相连(图7中未体现第二门信号源和第三门信号源)。
以下将具体说明本实用新型实施例提供的像素电路的工作原理:
在一帧图像显示的前1/2时间内控制所述第一驱动子电路驱动第一发光器件发光;
在后1/2时间内控制像素电路的第二驱动子电路驱动第二发光器件发光。
所述控制第一驱动子电路驱动第一发光器件发光,具体包括:
复位阶段,所述第二门信号源控制第二开关晶体管开启,第三门信号源控制第三开关晶体管和第四开关晶体管开启;充电控制信号源控制第五开关晶体管开启;第一门信号源控制第一开关晶体管关闭;第一参考电压源输出低电平、第二参考电压源输出高电平,使得n型驱动晶体管、第一电容和第二电容所在支路导通,第三参考电压源输出的电压VINI加载到第一电容的第二端,第二电容的第二端复位至VINI。
写入阶段,第一门信号源控制第一开关晶体管开启,所述第二门信号源控制第二开关晶体管关闭,第三门信号源控制第三开关晶体管和第四开关晶体管关闭;充电控制信号源控制第五开关晶体管关闭;第一参考电压源输出低电平、第二参考电压源输出高电平,使得n型驱动晶体管、第一电容、第二电容和数据信号源所在支路导通,数据信号源输出的电压加载到第一电容的第二端,第一电容存储数据信号。
发光阶段,第一门信号源控制第一开关晶体管关闭,所述第二门信号源控制第二开关晶体管关闭,第三门信号源控制第三开关晶体管和第四开关晶体管关闭;充电控制信号源控制第五开关晶体管开启;第一参考电压源输出低电平、第二参考电压源输出高电平,使得n型驱动晶体管、第一电容、第二电容和第一发光器件所造支路导通,第一电容放电,第一驱动子电路驱动第一发光器件发光。
所述控制第二驱动子电路驱动第二发光器件发光,具体包括:
复位阶段,所述第二门信号源控制第二开关晶体管开启,第三门信号源控制第三开关晶体管和第四开关晶体管开启;充电控制信号源控制第五开关晶体管开启;第一门信号源控制第一开关晶体管关闭;第一参考电压源输出高电平、第二参考电压源输出低电平,使得n型驱动晶体管、第一电容和第二电容所在支路导通,第三参考电压源输出的电压VINI加载到第一电容的第二端,第二电容的第二端复位至VINI。
写入阶段,第一门信号源控制第一开关晶体管开启,所述第二门信号源控制第二开关晶体管关闭,第三门信号源控制第三开关晶体管和第四开关晶体管关闭;充电控制信号源控制第五开关晶体管关闭;第一参考电压源输出高电平、第二参考电压源输出低电平,使得n型驱动晶体管、第一电容、第二电容和数据信号源所在支路导通,数据信号源输出的电压加载到第一电容的第二端,第一电容存储数据信号;
发光阶段,第一门信号源控制第一开关晶体管关闭,所述第二门信号源控制第二开关晶体管关闭,第三门信号源控制第三开关晶体管和第四开关晶体管关闭;充电控制信号源控制第五开关晶体管开启;第一参考电压源输出高电平、第二参考电压源输出低电平,使得n型驱动晶体管、第一电容、第二电容和第一发光器件所造支路导通,第一电容放电,第一驱动子电路驱动第一发光器件发光。
以下将结合图6所示的像素电路和图8所示的像素电路工作的时序图,具体说明本实用新型实施例提供的像素电路工作原理。
设第一门信号源14输出电压信号为VScan1,设第二门信号源41输出电压信号为VScan2,第三门信号源15输出电压信号为VScan3;
第二门信号源41和第三门信号源15对应的时序图相同;较佳地,第二门信号源41和第三门信号源15为同一门信号源;设充电控制信号源16输出电压信号为VEM。设VDD为高于GND的正值,VSS为低于GND的负值。
以第一开关晶体管T1、第二开关晶体管T2、第三开关晶体管T3、第四开关晶体管T4和第五开关晶体管T5为p型晶体管为例说明。
n型晶体管在栅极输入高电平电压时开启,输入低电平电压时关闭;p型晶体管在栅极输入低电平电压时开启,输入高电平电压时关闭。
图6中,驱动第一发光器件D1发光对应图8中的复位阶段(a阶段)、写入阶段(b阶段),以及发光阶段(c阶段);驱动第二发光器件D2发光对应图8中的复位阶段(d阶段)、写入阶段(e阶段),以及发光阶段(f阶段)。
a阶段:复位阶段。
如图8所示,图6中的第一门信号源14输出电压VScan1为高电平,与第一门信号源14相连的第一开关晶体管T1关闭;
第二门信号源41和第三门信号源15输出电压VScan2和VScan3为低电平,分别与第二门信号源41和第三门信号源15相连的第二开关晶体管T2、第三开关晶体管T3和第四开关晶体管T4开启;第三开关晶体管T3开启,与第三开关晶体管T3相连的n型驱动晶体管Tn的源极和漏极接通,此时,n型驱动晶体管Tn等效为二极管的连接方式。
充电控制信号源16输出的电压VEM为低电平,与充电控制信号源16相连的第五开关晶体管T5开启;
第一参考电压源11输出低电平电压VSS,第二参考电压源12输出高电平电压VDD。p型驱动晶体管Tp截止,p型驱动晶体管所在支路断路。n型驱动晶体管Tn导通,n型驱动晶体管Tn所在支路导通。
第三参考电压源42输出参考复位电压VINI。
此时,图6所示的像素电路等效为图9所示的电路结构。
n型驱动晶体管Tn、第一电容C1、第三参考电压源42、第一参考电压源1和第二参考电压源12所在支路导通。
第三参考电压源42输出的参考复位电压VINI加载到第一电容C1的第二端(B端)和第二电容C2的第一端(C端),VB=VC=VINI。
n型驱动晶体管Tn的栅极被放电至Vth1,栅极电压Vg=Vth1,Vth1为n型驱动晶体管Tn的阈值电压,n型驱动晶体管Tn的栅极与第一电容C1的第一端A端相连,因此,第一电容C1的第一端A端电压VA等于n型驱动晶体管Tn的栅极电压,即VA=Vg。
此时,第一电容C1两端的电压为VA-VB=Vg-VB=Vth1-VINI。
其中,VA为A点电压,VB为B点电压,VC为C点电压。
b阶段:写入阶段。
如图8所示,图6中的第一门信号源14输出电压VScan1为低电平,与第一门信号源14相连的第一开关晶体管T1开启;
第二门信号源41和第三门信号源15输出电压VScan2和VScan3为高电平,分别与第二门信号源41和第三门信号源15相连的第二开关晶体管T2、第三开关晶体管T3和第四开关晶体管T4关闭;
充电控制信号源16输出的电压VEM为高电平,与充电控制信号源16相连的第五开关晶体管T5关闭;
第一参考电压源11输出低电平电压VSS,第二参考电压源12的输出高电平电压VDD。p型驱动晶体管Tp截止,p型驱动晶体管所在支路断路。n型驱动晶体管Tn导通,n型驱动晶体管Tn所在支路导通。
此时,图6所示的像素电路等效为图10所示的电路结构。
第一电容C1、第二电容C2、数据信号源13、n型驱动晶体管Tn和第一参考电压源11所在支路导通;
数据信号源13输出数据信号VData,数据信号VData加载到第一电容C1的第二端(B端),根据电荷守恒原理,第一电容C1的第一端(A端)也加载电压VData,第一电容C1的第一端(A端)的电压为存储电压Vth1-VINI与数据信号VData之和,即VA=VData+Vth1-VINI。
此时,数据信号写入第一电容C1中。
c阶段:发光阶段。
如图8所示,图6所示的第一门信号源14输出电压VScan1为高电平,与第一门信号源14相连的第一开关晶体管T1关闭;
第二门信号源41输出电压VScan2为高电平,与第二门信号源42相连的第二开关晶体管T2关闭;
第三门信号源15输出电压VScan3为高电平,与第三门信号源15相连的第三开关晶体管T3、第四开关晶体管T4关闭,n型驱动晶体管Tn的连接方式为三极管的连接方式。
充电控制信号源16输出的电压VEM为低电平,与充电控制信号源16相连的第五开关晶体管T5开启;
第一参考电压源11的输出电压VSD为低电平电压VSS,第二参考电压源12的输出电压VDS为高电平电压VDD。第一电容C1、第二电容C2、n型驱动晶体管、第一参考电压源11、第二参考电压源12和第一发光器件D1所在支路导通。
此时,图6所示的像素电路等效为图11所示的电路结构。
如图11所示,第一电容C1的第一端(A端)的电压为VA=Vg=VData+Vth1-VINI。第一电容C1放电,n型驱动晶体管Tn的栅极电压Vg=VData+Vth1-VINI。n型驱动晶体管Tn的源极连接至VSS,源极电压Vs=VSS。因此,n型驱动晶体管Tn的栅极和源极之间的电压Vgs=Vg-Vs-VSS=VData+Vth1-VINI-VSS。
由于n型驱动晶体管Tn工作于饱和状态,根据饱和状态电流特性可知n型驱动晶体管Tn的漏电流满足如下公式:其中idn为n型驱动晶体管Tn的漏电流,K为结构参数,相同结构中此数值相对稳定,将Vgs=VData+Vth1-VINI-VSS带入公式 得到 第一发光器件D1在漏电流idn的驱动下发光显示。
由此可知,流经n型驱动晶体管Tn的漏电极idn仅与数据信号源13提供的电压信号与Vth1无关。即该像素电路具有补偿Vth1的功能。该漏电流idn驱动第一发光器件D1发光,流经D1的电流不因背板制造工艺原因而造成的n型驱动晶体管Tn的阈值电压Vth1不均匀所导致的电流不同。
以下将介绍像素电路驱动第二发光器件发光的工作原理。
驱动第二发光器件发光时,像素电路中的各信号源的时序与驱动第一发光器件发光的时序相同,不同之处在于,第一参考电压源11的输出电压VSD由低电平电压VSS切换为高电平电压VDD,第二参考电压源12的输出电压VDS由高电平电压VDD切换为低电平电压VSS。
d阶段:复位阶段。
如图8所示,图6中的第一门信号源14输出电压VScan1为高电平,与第一门信号源14相连的第一开关晶体管T1关闭;第二门信号源41和第三门信号源15输出电压VScan2为低电平,分别与第二门信号源41和第三门信号源15相连的第二开关晶体管T2、第三开关晶体管T3和第四开关晶体管T4开启;
充电控制信号源16输出的电压VEM为低电平,与充电控制信号源16相连的第五开关晶体管T5开启;
第一参考电压源11的输出高电平电压VDD,第二参考电压源12的输出低电平电压VSS,p型驱动晶体管Tp导通,p型驱动晶体管所在支路导通。n型驱动晶体管Tn截止,n型驱动晶体管Tn所在支路断路。
第三参考电压源42输出参考复位电压VINI。
此时,图6所示的像素电路等效为图12所示的电路结构。
p型驱动晶体管Tp、第一电容C1、第三参考电压源42、第一参考电压源11和第二参考电压源12所在支路导通。第三参考电压源42输出的参考复位电压VINI和第一参考电压源输出的高电平电压VDD加载到第二电容C2的两端,第二电容C端的电压Vc=VINI。第一电容C1的第二端(B端),即第二电容C2的第一端(C端),第一电容C1的B端电压VB=Vc=VINI。
由于第四开关晶体管T4开启,p型驱动晶体管Tp的连接方式为二极管的连接方式。p型驱动晶体管Tp的栅极被放电至Vth2,Vth2为p型驱动晶体管Tp的阈值电压。此时,第一电容C1两端的电压为Vth2-VB=Vth2-VINI。
e阶段:写入阶段。
如图8所示,图6中的第一门信号源14输出电压VScan1为低电平,与第一门信号源14相连的第一开关晶体管T1开启;
第二门信号源41和第三门信号源15输出电压VScan2为高电平,分别与第二门信号源41和第三门信号源15相连的第二开关晶体管T2、第三开关晶体管T3、第四开关晶体管T4关闭;
充电控制信号源16输出的电压VEM为高电平,与充电控制信号源16相连的第五开关晶体管T5关闭;
第一参考电压源11的输出高电平电压VDD,第二参考电压源12的输出低电平电压VSS。
此时,图6所示的像素电路等效为图13所示的电路结构。
第一电容C1、第二电容C2、数据信号源13、p型驱动晶体管Tp和第一参考电压源11所在支路导通;
数据信号源13输出数据信号VData,数据信号VData加载到第一电容C1的第二端(B端),根据电荷守恒原理,第一电容C1的第一端(A端)的电压为VA=VData+Vth2-VINI。此时,数据信号写入第一电容C1中。
f阶段:发光阶段。
如图8所示,图6所示的第一门信号源14输出电压VScan1为高电平,与第一门信号源14相连的第一开关晶体管T1关闭;
第二门信号源41输出电压VScan2为高电平,与第二门信号源41相连的第二开关晶体管T2关闭;
第三门信号源15输出电压VScan2为高电平,与第三门信号源15相连的第三开关晶体管T3和第四开关晶体管T4关闭,由于第四开关晶体管T4关闭,此时,p型驱动晶体管Tp为三极管的连接方式。
充电控制信号源16输出的电压VEM为低电平,与充电控制信号源16相连的第四开关晶体管T4开启;
第一参考电压源11的输出电压VSD为高电平电压VDD,第二参考电压源12的输出电压VDS为低电平电压VSS。第一电容C1、第二电容C2、p型驱动晶体管Tp、第一参考电压源11、第二参考电压源12和第二发光器件D2所在支路导通。
此时,图6所示的像素电路等效为图14所示的电路结构。
如图14所示,第一电容C1的第一端(A端)的电压为VA=VData+Vth2+VDD-VINI,第一电容C1放电,p型驱动晶体管Tp的栅极电压Vg=VData+Vth2-VINI。p型驱动晶体管Tp为三极管的连接方式,p型驱动晶体管Tp的源极与第一参考电压源11相连,源极电压Vs=VDD。栅极和源极之间的电压Vgs=Vg-Vs=VData+Vth2-VINI-VDD。
由于p型驱动晶体管Tp工作于饱和状态,根据饱和状态电流特性可知p型驱动晶体管Tp的漏电流满足如下公式:其中idp为p型驱动晶体管Tp的漏电流,K为结构参数,相同结构中此数值相对稳定,将Vgs=VData+Vth2-VINI-VDD带入公式 得到
第二发光器件D2在漏电流idp的驱动下发光显示。
由此可知,流经p型驱动晶体管Tp的漏电极idp仅与数据信号源13提供的电压信号有关,与p型驱动晶体管Tp的阈值电压Vth2无关。即该像素电路具有补偿Vth2的功能。该漏电流idp驱动第二发光器件D2发光,流经D2的电流不因背板制造工艺原因而造成的p型驱动晶体管Tp的阈值电压Vth2不均匀所导致的电流不同。
本实用新型实施例还提供一种显示面板,参见图15,显示面板包括:
多条沿行方向分布的栅线,如图15中所示的G1、G2、……、Gn;
多条沿列方向分布的数据线,如图15中所示的D1、D2、……、Dm;
相邻的两条栅线和数据线围设成的多个像素单元;
每一像素单元包括一个本实用新型实施例提供的像素电路20和与该像素电路20相连的第一发光器件D1和第二发光器件D2;
位于同一行的像素电路20与同一条栅线相连,位于同一列的像素电路20与同一条数据线相连;
多个像素电路连接至同一个第一参考电压源(图15中未示出)和第二参考电压源。所述充电子电路中的第一开关晶体管的漏极通过数据线与所述数据信号源相连,栅极通过所述栅线与所述第一门信号源相连;所述门信号源和数据信号源分别通过栅线和数据线为第一电容充电。
本实用新型实施例还提供一种显示装置,包括上述显示面板。该显示装置可以为有机电致发光显示OLED面板、OLED显示器、OLED电视或电子纸等显示装置。
本实用新型第一参考电压源和第二参考电压源、第一门信号源、数据信号源,以及充电控制信号源为交流信号,按照时序的变化而变化。
综上所述,本实用新型通过在每一个像素区域设置第一发光器件和第二发光器件,第一发光器件和第二发光器件的工作电流方向相反,且分别通过n型驱动晶体管和p型驱动晶体管驱动发光。第一发光器件和第二发光器件交替轮流发光、发光器件的寿命至少提高一倍。
显然,本领域的技术人员可以对本实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型也意图包含这些改动和变型在内。
Claims (10)
1.一种像素电路,其特征在于,包括:充电子电路、第一驱动子电路和第二驱动子电路,第一电容和第二电容;
所述第一电容的第一端与第一驱动子电路和第二驱动子电路的第一端相连,所述第一电容的第二端与所述充电子电路和第二电容的第一端相连;
所述第一驱动子电路的第二端与第一发光器件相连,所述第二驱动子电路的第二端与第二发光器件相连,其中,第一驱动子电路流入第一发光器件的驱动电流和第二驱动子电路流入第二发光器件的驱动电流方向相反;
所述充电子电路用于为所述第一电容充电,所述第二电容用于维持所述第一电容第二端的电压;所述第一电容放电时使得第一驱动子电路驱动第一发光器件发光,或使得第二驱动子电路驱动第二发光器件发光。
2.根据权利要求1所述的像素电路,其特征在于,所述第一驱动子电路包括n型驱动晶体管,所述第二驱动子电路包括p型驱动晶体管;
其中,所述n型驱动晶体管的栅极与所述第一电容的第一端相连,源极与可提供交流信号的第一参考电压源相连,漏极与第一发光器件的负极相连,第一发光器件的正极与可提供交流信号的第二参考电压源相连;所述第二电容的第二端与所述第一参考电压源相连;
所述p型驱动晶体管的栅极与所述第一电容的第一端相连;源极与所述第一参考电压源相连,漏极与第二发光器件的正极相连,第二发光器件的负极与所述第二参考电压源相连。
3.根据权利要求2所述的像素电路,其特征在于,所述充电子电路包括:
数据信号源、第一门信号源,以及与数据信号源和第一门信号源相连的第一开关晶体管;
第一开关晶体管的漏极与数据信号源相连,源极与第一电容的第二端相连,栅极与第一门信号源相连;
所述第一门信号源用于控制所述第一开关晶体管开启,使得所述数据信号 源与所述第一电容所在支路导通,数据信号源向所述第一电容充电。
4.根据权利要求3所述的像素电路,其特征在于,还包括复位子电路,复位子电路包括:第二门信号源、第二开管晶体管和待复位到参考复位电压的第三参考电压源;第二开关晶体管的源极与第一电容的第二端相连,漏极与待复位到参考复位电压的第三参考电压源相连,栅极与第二门信号源相连;
所述复位子电路用于在充电子电路为第一电容充电之前,将第一电容中存储的信号复位至参考复位电压。
5.根据权利要求4所述的像素电路,其特征在于,还包括与所述第一驱动子电路相连的第一补偿子电路,和与所述第二驱动子电路相连的第二补偿子电路;
所述第一补偿子电路包括第三开关晶体管;
所述第二补偿子电路包括第四开关晶体管;
其中,所述第三开关晶体管的源极与所述n型驱动晶体管的栅极相连,漏极与n型驱动晶体管的漏极相连,栅极与第三门信号源相连;
所述第四开关晶体管的源极与p型驱动晶体管的栅极相连,漏极与p型驱动晶体管的漏极相连,栅极与所述第三门信号源相连。
6.根据权利要求5所述的像素电路,其特征在于,还包括控制所述第一发光器件和第二发光器件与第二参考电压源之间的导通的第五开关晶体管,所述第五开关晶体管的栅极与充电控制信号源相连,源极与所述第一发光器件的正极以及第二发光器件的负极相连,漏极与所述第二参考电压源相连,所述充电控制信号源用于控制所述第五开关晶体管的开启与关闭。
7.根据权利要求6所述的像素电路,其特征在于,所述第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管为n型晶体管,或者
所述第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管为p型晶体管;
所述第二门信号源和第三门信号源为同一门信号源。
8.一种显示面板,其特征在于,包括由栅线和数据线围设而成的多个呈矩阵排列的像素单元,每一像素单元中包括一个像素电路和与该像素电路相连的发光器件;
其中,所述像素电路为权利要求1所述的像素电路;
位于同一行的像素电路中的充电子电路与同一条栅线相连,位于同一列的像素电路中的充电子电路与同一条数据线相连;在一帧图像显示阶段,所述第一驱动子电路和第二驱动子电路先后分别驱动第一发光器件发光和第二发光器件发光之前,所述充电子电路通过数据线和栅线为所述第一电容充电。
9.根据权利要求8所述的显示面板,其特征在于,所述像素电路为权利要求3-7任一权项所述的像素电路;
所述第一开关晶体管的漏极通过数据线与所述数据信号源相连,栅极通过所述栅线与所述第一门信号源相连;
所述门信号源和数据信号源分别通过栅线和数据线为所述第一电容充电。
10.一种显示装置,其特征在于,包括权利要求8或9所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201320390702.6U CN203480805U (zh) | 2013-07-02 | 2013-07-02 | 一种像素电路、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201320390702.6U CN203480805U (zh) | 2013-07-02 | 2013-07-02 | 一种像素电路、显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203480805U true CN203480805U (zh) | 2014-03-12 |
Family
ID=50229093
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201320390702.6U Withdrawn - After Issue CN203480805U (zh) | 2013-07-02 | 2013-07-02 | 一种像素电路、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203480805U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103383834A (zh) * | 2013-07-02 | 2013-11-06 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板及显示装置 |
CN111261102A (zh) * | 2020-03-02 | 2020-06-09 | 北京京东方显示技术有限公司 | 一种像素电路、其驱动方法、显示面板及显示装置 |
-
2013
- 2013-07-02 CN CN201320390702.6U patent/CN203480805U/zh not_active Withdrawn - After Issue
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103383834A (zh) * | 2013-07-02 | 2013-11-06 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板及显示装置 |
CN103383834B (zh) * | 2013-07-02 | 2015-08-05 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板及显示装置 |
CN111261102A (zh) * | 2020-03-02 | 2020-06-09 | 北京京东方显示技术有限公司 | 一种像素电路、其驱动方法、显示面板及显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103383834B (zh) | 一种像素电路、显示面板及显示装置 | |
CN103383836B (zh) | 一种像素电路及其驱动方法、显示面板及显示装置 | |
CN203480803U (zh) | 一种像素电路、显示面板及显示装置 | |
CN104157236B (zh) | 一种移位寄存器及栅极驱动电路 | |
CN103198794B (zh) | 像素电路及其驱动方法、有机发光显示面板及显示装置 | |
CN103117042B (zh) | 一种像素单元驱动电路、驱动方法、像素单元及显示装置 | |
CN103400548B (zh) | 像素驱动电路及其驱动方法、显示装置 | |
WO2016155183A1 (zh) | 像素电路、显示装置及其驱动方法 | |
CN104157239A (zh) | 像素电路、像素电路的驱动方法和显示装置 | |
CN105096826A (zh) | 一种像素电路及其驱动方法、阵列基板、显示装置 | |
CN102956185B (zh) | 一种像素电路及显示装置 | |
CN104157238A (zh) | 像素电路、像素电路的驱动方法和显示装置 | |
CN103839520A (zh) | 像素电路及其驱动方法、显示面板和显示装置 | |
CN104036724A (zh) | 像素电路、像素电路的驱动方法和显示装置 | |
CN108376534B (zh) | 像素电路及其驱动方法、显示面板 | |
CN104036725A (zh) | 像素电路及其驱动方法、有机发光显示面板及显示装置 | |
CN105609048A (zh) | 一种像素补偿电路及其驱动方法、显示装置 | |
CN203733448U (zh) | 像素电路、显示面板和显示装置 | |
CN103325338B (zh) | 一种amoled驱动电路、驱动方法和显示装置 | |
CN105427807A (zh) | 像素电路及其驱动方法、显示面板以及显示器 | |
CN104157241A (zh) | 一种像素驱动电路及其驱动方法和显示装置 | |
CN106097976A (zh) | 像素驱动电路及显示装置 | |
CN104167167A (zh) | 像素电路及其驱动方法、显示装置 | |
CN103000131A (zh) | 一种像素电路及其驱动方法、显示面板及显示装置 | |
CN203858845U (zh) | 像素电路、有机发光显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20140312 Effective date of abandoning: 20150805 |
|
AV01 | Patent right actively abandoned |
Granted publication date: 20140312 Effective date of abandoning: 20150805 |
|
RGAV | Abandon patent right to avoid regrant |