CN203423666U - 一种fpga片上dll电源 - Google Patents

一种fpga片上dll电源 Download PDF

Info

Publication number
CN203423666U
CN203423666U CN201320372176.0U CN201320372176U CN203423666U CN 203423666 U CN203423666 U CN 203423666U CN 201320372176 U CN201320372176 U CN 201320372176U CN 203423666 U CN203423666 U CN 203423666U
Authority
CN
China
Prior art keywords
connects
pipe
drain electrode
nmos
grid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201320372176.0U
Other languages
English (en)
Inventor
何弢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BEIJING XINYI CENTURY TECHNOLOGY CO., LTD.
Original Assignee
CHENGDU GRAND CORE EPOCH TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CHENGDU GRAND CORE EPOCH TECHNOLOGY Co Ltd filed Critical CHENGDU GRAND CORE EPOCH TECHNOLOGY Co Ltd
Priority to CN201320372176.0U priority Critical patent/CN203423666U/zh
Application granted granted Critical
Publication of CN203423666U publication Critical patent/CN203423666U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Logic Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本实用新型公开一种FPGA片上DLL电源,包括依次连接的参考电压电路、单位增益缓冲器、低通滤波器和稳压器;参考电压电路用于提供1.2V和1.8V的双基准电压,单级增益缓冲器用于提高基准电压的输出反馈驱动和交流电压增益,低通滤波器用于去除基准电压的高频分量,稳定电源电压,稳压器为DLL的延迟反向器提供2V的电源,并提供反馈补偿。本实用新型能够降低FPGA芯片内DLL在运行过程中的动态开关功耗,从而提高FPGA芯片工作的稳定性和可靠性。

Description

一种FPGA片上DLL电源
技术领域
本实用新型涉及微电子领域,尤其涉及一种FPGA片上DLL电源。 
背景技术
集成电路的功耗问题是一个热量问题。所以一切和热量有关的问题,都可能导致芯片功耗的变化。但是在自然环境中,热问题又是一个最为普遍的现象。对于半导体集成电路,这些问题也是同样存在的。自然界的能量总是在不停的转化,芯片通电之后,很多电能要转化为热能。对于规模比较小的芯片,这种转化过来的能量不会对芯片造成致命的伤害。但是对于规模庞大的芯片,比如CPU、GPU、FPGA,出现功耗过大的问题是不可避免的,并且巨大的热量会对芯片造成严重的,不可恢复的破坏。而且,半导体工艺技术的不断进步,芯片特征尺寸的不断减小,不断的提高芯片的速度不再是一个好的选择,人们需要一些能效比较高的电路和工艺技术,来保持半导体行业的快速发展。 
功耗问题在FPGA中是一个可靠性的设计,电源的消耗量依赖于内部逻辑的转变数量和适当的工作时钟频率。芯片规模增加,电源的消耗量也增加。一个普通的大规模高速的FPGA芯片设计要求有几个安培的电源电流。没有一个精确的热量分析,热量的增加容易超过允许的最大结温,给芯片造成不可恢复的破坏。功耗问题的考虑是为了成功的设计完整性。芯片内部电源耗散是芯片热量的重要来源,主要包括以下几种方式: 
Dynamic Switching Power(动态开关功耗):是芯片内部节点电压跃迁时对寄生电容充放电所引起的动态开关功耗。 
Short-Circuit Power(短路功率)是CMOS晶体管栅极的上拉和下拉网络同时打开时输入信号跃迁产生的瞬态功耗。 
实用新型内容
本实用新型旨在提供一种FPGA片上DLL电源,由于降低FPGA芯片运行过程中的动态开关功耗和瞬态功耗。 
为达到上述目的,本实用新型是采用以下技术方案实现的: 
本实用新型公开的FPGA片上DLL电源,包括依次连接的参考电压电路、单位增益缓冲器、低通滤波器和稳压器;所述参考电压电路用于提供1.2V和1.8V的双基准电压,所述单位增益缓冲器用于提高基准电压的输出反馈驱动和交流电压增益,所述低通滤波器用于去除基准电压的高频分量,稳定电源电压,所述稳压器为DLL的延迟反向器提供2V的电源,并提供反馈补偿。 
进一步的,还包括外部输入信号CTL1、CTL3、GHIGH_B、SRAM2;所述CTL1、CTL3来自FPGA芯片的配置电路的CTL寄存器,GHIGH_B信号是全局置高信号,低电平有效,可以被配置电路CMD寄存器控制,在正常情况下保持高电平,SRAM2来自FPGA芯片的配置点。 
进一步的,所述参考电压电路以带隙基准源为核心组成,利用芯片的全局电源中输入的2.5V电压和PNP晶体管的带隙特性产生稳定的1.2V基准电压。 
进一步的所述稳压器为带有反馈和补偿功能的直流电源。 
优选的,所述参考电压电路包括八个PMOS管P1、P2、P3、P4、P5、P6、P7、P8,五个NMOS管N1、N2、N3、N4、N5,三个PNP管PNP1、PNP2、PNP3, 二个电阻R1、R2,电容C1,三个反相器INV1、INV2、INV3;外部输入信号CTL1与PMOS管P1、P3、NMOS管N1的栅极、反相器INV3的输入端连接,PMOS管P1的漏极连接与PMOS管P2、P4、P6、P7、P8、NMOS管N2的栅极、PMOS管P2、P7的漏极、NMOS管N5的源极连接,PMOS管P3的漏极与PMOS管P4的漏极、NMOS管N1的源极、反相器INV1的输入端连接,NMOS管N1的漏极连接NMOS管N2的源极,反相器INV1的输出端连接反相器INV2的输入端,反相器INV2的输出端连接PMOS管P5的栅极,反相器INV3的输出端连接NMOS管N3的栅极,PMOS管P5的漏极与NMOS管N3、N4的源极、NMOS管N5的栅极、PMOS管P6的漏极连接,NMOS管N4的漏极连接PNP管PNP1的发射极,NMOS管N5的漏极连接电阻R1的一端,电阻R1的另一端连接PNP管PNP2的发射极,PMOS管P8的漏极输出基准电压Vref并连接电阻R2的一端,电阻R2的另一端连接PNP管PNP3的发射极,PMOS管P1、P2、P3、P4、P5、P6、P7、P8的源极均连接电源VDD,NMOS管N2、N3的漏极、PNP管PNP1、PNP2、PNP3的基极和集电极均连接电源地,电容C1连接在基准电压Vref与电源地之间。 
优选的,所述电阻R1为1.6KΩ至2.4KΩ,所述电阻R2为1.6KΩ至2.4KΩ,所述电容C1为NMOS管电容,其栅极连接基准电压Vref、源极和漏极接电源地。 
优选的,所述单位增益缓冲器包括二个PMOS管P11、P12,三个NMOS管N11、N12、N13,一个反相器INV11;所述PMOS管P11、P12的栅极、P11的漏极、NMOS管N11的源极连接在一起,NMOS管N11、N12的漏极、N13的源极连接在一起,来自参考电压电路的基准电压Vref通过NMOS管N11的栅极输入,PMOS管P12的漏极输出电压Vref_a,PMOS管P12的漏极还连接NMOS 管N12的栅极和源极,外部使能信号EN1连接反相器INV11的输入端,反相器INV11的输出端连接NMOS管N13的栅极,NMOS管N13的漏极接电源地,PMOS管P11、P12的源极均连接电源VDD。 
优选的,所述低通滤波器包括由九个PMOS管P31、P32、P33、P34、P35、P36、P37、P38、P39串联构成的电阻R31,所述电阻R31的一端连接来自单位增益缓冲器输出的电压Vref_a和NMOS管N31的源极,另一端连接NMOS管N31的漏极和电容C31的一极并输出电源Vref_f,来自配置电路的CTL寄存器的控制信号GHIGH_B连接到反相器INV31的输入端,反相器INV31的输出端连接NMOS管N31的栅极;所述电容C31为NMOS电容,其栅极连接输出电源Vref_f,其源极和漏极接电源地,所述九个PMOS管P31、P32、P33、P34、P35、P36、P37、P38、P39的衬底采用浮空设计。 
优选的,所述稳压器包括,输入信号SRAM2输入到反相器INV21,反相器INV21的输出端连接或非门NOR21的一个输入端,或非门NOR21的另一个输入端连接输入信号CTL3,或非门NOR21的输出端与反相器INV22的输入端、PMOS管P25的栅极、NMOS管N29的栅极连接,反相器INV22的输出端与PMOS管P21、NMOS管N22、N28的栅极连接,PMOS管P21的漏极与NMOS管N21的源极和栅极、NMOS管N22、N25N27的源极连接,来自低通滤波器的输出电源Vref_f连接NMOS管N23的栅极,NMOS管N23的源极与PMOS管P22的漏极和栅极、PMOS管P23的栅极连接,NMOS管N23的漏极与NMOS管N24的漏极、N25的源极连接,PMOS管P23的漏极与PMOS管P24的源极、P25的漏极、P26的栅极、NMOS管N26的源极连接,PMOS管P26的漏极连接NMOS管N27的源极,PMOS管P24的漏极与NMOS管N26的漏极、PMOS管P27的栅极连接,PMOS管P27的源极和漏极并联在一起并与PMOS管P28的栅极、NMOS 管N28的源极连接,PMOS管P28的漏极输出DLL电压DLLVDD并连接电阻R21的一端,电阻R21的另一端连接NMOS管N24的栅极和电阻R22的一端,电阻R22的另一端连接NMOS管N29的源极,PMOS管P21、P22、P23、P25、P26、P28的源极、NMOS管N26的栅极均连接电源VDD,NMOS管N21、N22、N25、N27、N28、N29的漏极、PMOS管P24的栅极均连接电源地。 
本实用新型公开的FPGA片上DLL电源,能够降低FPGA芯片内DLL在运行过程中的动态开关功耗,从而降低FPGA芯片在工作过程中的功耗,减少热量的产生,提高FPGA芯片工作的稳定性和可靠性。 
附图说明
图1为本实用新型的原理框图; 
图2为参考电压电路的电路原理图; 
图3为参考单位增益缓冲器的电路原理图; 
图4为低通滤波器的电路原理图; 
图5为稳压器的电路原理图。 
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图,对本实用新型进行进一步详细说明。 
如图1所示,本实用新型公开的FPGA片上DLL电源,包括依次连接的参考电压电路、单位增益缓冲器、低通滤波器和稳压器;参考电压电路用于提供1.2V和1.8V的双基准电压,单位增益缓冲器用于提高基准电压的输出反馈驱动和交流电压增益,低通滤波器用于去除基准电压的高频分量,稳定电源电压,稳压器为DLL的延迟反向器提供2V的电源,并提供反馈补偿。 
如图2所示,参考电压电路包括八个PMOS管P1、P2、P3、P4、P5、P6、 P7、P8,五个NMOS管N1、N2、N3、N4、N5,三个PNP管PNP1、PNP2、PNP3,二个电阻R1、R2,电容C1,三个反相器INV1、INV2、INV3;外部输入信号CTL1与PMOS管P1、P3、NMOS管N1的栅极、反相器INV3的输入端连接,PMOS管P1的漏极连接与PMOS管P2、P4、P6、P7、P8、NMOS管N2的栅极、PMOS管P2、P7的漏极、NMOS管N5的源极连接,PMOS管P3的漏极与PMOS管P4的漏极、NMOS管N1的源极、反相器INV1的输入端连接,NMOS管N1的漏极连接NMOS管N2的源极,反相器INV1的输出端连接反相器INV2的输入端,反相器INV2的输出端连接PMOS管P5的栅极,反相器INV3的输出端连接NMOS管N3的栅极,PMOS管P5的漏极与NMOS管N3、N4的源极、NMOS管N5的栅极、PMOS管P6的漏极连接,NMOS管N4的漏极连接PNP管PNP1的发射极,NMOS管N5的漏极连接电阻R1的一端,电阻R1的另一端连接PNP管PNP2的发射极,PMOS管P8的漏极输出基准电压Vref并连接电阻R2的一端,电阻R2的另一端连接PNP管PNP3的发射极,PMOS管P1、P2、P3、P4、P5、P6、P7、P8的源极均连接电源VDD,NMOS管N2、N3的漏极、PNP管PNP1、PNP2、PNP3的基极和集电极均连接电源地,电容C1连接在基准电压Vref与电源地之间。电阻R1为1.6KΩ至2.4KΩ,电阻R2为1.6KΩ至2.4KΩ,电容C1为NMOS管电容,其栅极连接基准电压Vref、源极和漏极接电源地。 
从图2可以清楚的看出,输出的基准电压由下面的公式给出。 
V REF = V BE 3 + R 2 R 1 V T ln n
其中:VBE3表示PNP管PNP3的开启电压,这里VT ln n是两个工作在不同电流密度下的双极晶体管的基极-发射极的电压差值,PNP管PNP1、PNP2在不同的温度下,能带差值不同,由电路结构可以发现,随着温度的变化PNP管PNP1、PNP2的开启电压也发生变化,相应的电阻R1上的电流通过镜像关 系可以得到电阻R2上的电流也发生相同的变化。VBE3随温度升高的变化趋势与PNP管PNP1、PNP2的集电极电流的比值的变化趋势相反,所以通过调整电阻R1和R2的比值可以得到一个电压恒定的等式。也就是得到一个不随温度变化的电压VREF。只要保证公式中两项和是零温度系数,VBE3的值以及因此对PNP管PNP3的尺寸的选择。因为这个和工艺的影响很大,所以要根据工艺的实际情况加以调整。实际上,PMOS器件的失配会给输出电压VOUT带来误差。 
如图3所示,单位增益缓冲器包括二个PMOS管P11、P12,三个NMOS管N11、N12、N13,一个反相器INV11;所述PMOS管P11、P12的栅极、P11的漏极、NMOS管N11的源极连接在一起,NMOS管N11、N12的漏极、N13的源极连接在一起,来自参考电压电路的基准电压Vref通过NMOS管N11的栅极输入,PMOS管P12的漏极输出电压Vref_a,PMOS管P12的漏极还连接NMOS管N12的栅极和源极,外部使能信号EN1连接反相器INV11的输入端,反相器INV11的输出端连接NMOS管N13的栅极,NMOS管N13的漏极接电源地,PMOS管P11、P12的源极均连接电源VDD。 
单位增益缓冲器有使能端口,单位增益缓冲器的本质是一个使用了输出电压反馈的运算放大器,提高了基准电压的输出阻抗,有利于输出信号的版图上的长距离传播。 
如图4所示,低通滤波器包括由九个PMOS管P31、P32、P33、P34、P35、P36、P37、P38、P39串联构成的电阻R31,电阻R31的一端连接来自单位增益缓冲器输出的电压Vref_a和NMOS管N31的源极,另一端连接NMOS管N31的漏极和电容C31的一极并输出电源Vref_f,来自配置电路的CTL寄存器的控制信号GHIGH_B连接到反相器INV31的输入端,反相器INV31的输出端连接NMOS管N31的栅极;电容C31为NMOS电容,其栅极连接输出电源 Vref_f,其源极和漏极接电源地,九个PMOS管P31、P32、P33、P34、P35、P36、P37、P38、P39的衬底采用浮空设计。 
低通滤波器应用NMOS晶体管作电容,PMOS晶体管串连作电阻,构成一个RC低通滤波器。特别的,对于PMOS晶体管的衬底采用了浮空的设计,这样就完全消除了MOS场效应管作电阻时的衬底电容效应,形成了一个纯粹的电阻,使低通滤波器的性能更加出色,使用了9PMOS晶体管个串连来设计,这样在版图设计中提高了灵活性,NMOS晶体管的源端和漏端都接地,形成了一个CMOS电容。另外,这里还有一个使能信号来控制滤波的状态。 
如图5所示,稳压器包括:输入信号SRAM2输入到反相器INV21,反相器INV21的输出端连接或非门NOR21的一个输入端,或非门NOR21的另一个输入端连接输入信号CTL3,或非门NOR21的输出端与反相器INV22的输入端、PMOS管P25的栅极、NMOS管N29的栅极连接,反相器INV22的输出端与PMOS管P21、NMOS管N22、N28的栅极连接,PMOS管P21的漏极与NMOS管N21的源极和栅极、NMOS管N22、N25N27的源极连接,来自低通滤波器的输出电源Vref_f连接NMOS管N23的栅极,NMOS管N23的源极与PMOS管P22的漏极和栅极、PMOS管P23的栅极连接,NMOS管N23的漏极与NMOS管N24的漏极、N25的源极连接,PMOS管P23的漏极与PMOS管P24的源极、P25的漏极、P26的栅极、NMOS管N26的源极连接,PMOS管P26的漏极连接NMOS管N27的源极,PMOS管P24的漏极与NMOS管N26的漏极、PMOS管P27的栅极连接,PMOS管P27的源极和漏极并联在一起并与PMOS管P28的栅极、NMOS管N28的源极连接,PMOS管P28的漏极输出DLL电压DLLVDD并连接电阻R21的一端,电阻R21的另一端连接NMOS管N24的栅极和电阻R22的一端,电阻R22的另一端连接NMOS管N29的源极,PMOS管P21、P22、P23、P25、P26、 P28的源极、NMOS管N26的栅极均连接电源VDD,NMOS管N21、N22、N25、N27、N28、N29的漏极、PMOS管P24的栅极均连接电源地。 
稳压器包括两个主要的部分:比较和补偿,比较部分利用差分电流镜对基准电压和反馈的电压进行比较,如果有一定的偏差,再利用电容充电进行补偿,是一个动态的正反馈过程,根据电阻的比例情况,使得输出的电压DLLVDD恒定在2V。 
当然,本实用新型还可有其它多种实施例,在不背离本实用新型精神及其实质的情况下,熟悉本领域的技术人员可根据本实用新型作出各种相应的改变和变形,但这些相应的改变和变形都应属于本实用新型所附的权利要求的保护范围。 

Claims (9)

1.一种FPGA片上DLL电源,其特征在于:包括依次连接的参考电压电路、单位增益缓冲器、低通滤波器和稳压器;所述参考电压电路用于提供1.2V和1.8V的双基准电压,所述单位增益缓冲器用于提高基准电压的输出反馈驱动和交流电压增益,所述低通滤波器用于去除基准电压的高频分量,稳定电源电压,所述稳压器为DLL的延迟反向器提供2V的电源,并提供反馈补偿。 
2.根据权利要求1所述的FPGA片上DLL电源,其特征在于:还包括外部输入信号CTL1、CTL3、GHIGH_B、SRAM2;所述CTL1、CTL3来自FPGA芯片的配置电路的CTL寄存器,GHIGH_B信号是全局置高信号,低电平有效,可以被配置电路CMD寄存器控制,在正常情况下保持高电平,SRAM2来自FPGA芯片的配置点。 
3.根据权利要求2所述的FPGA片上DLL电源,其特征在于:所述参考电压电路以带隙基准源为核心组成,利用芯片的全局电源中输入的2.5V电压和PNP晶体管的带隙特性产生稳定的1.2V基准电压。 
4.根据权利要求2所述的FPGA片上DLL电源,其特征在于:所述稳压器为带有反馈和补偿功能的直流电源。 
5.根据权利要求3所述的FPGA片上DLL电源,其特征在于:所述参考电压电路包括八个PMOS管P1、P2、P3、P4、P5、P6、P7、P8,五个NMOS管N1、N2、N3、N4、N5,三个PNP管PNP1、PNP2、PNP3,二个电阻R1、R2,电容C1,三个反相器INV1、INV2、INV3;外部输入信号CTL1与PMOS管P1、P3、NMOS管N1的栅极、反相器INV3的输入端连接,PMOS管P1的漏极连接与PMOS管P2、P4、P6、P7、P8、NMOS管N2的栅极、PMOS管P2、P7的漏极、NMOS管N5的源极连接,PMOS管P3的漏极与PMOS管P4的漏极、NMOS管N1的源 极、反相器INV1的输入端连接,NMOS管N1的漏极连接NMOS管N2的源极,反相器INV1的输出端连接反相器INV2的输入端,反相器INV2的输出端连接PMOS管P5的栅极,反相器INV3的输出端连接NMOS管N3的栅极,PMOS管P5的漏极与NMOS管N3、N4的源极、NMOS管N5的栅极、PMOS管P6的漏极连接,NMOS管N4的漏极连接PNP管PNP1的发射极,NMOS管N5的漏极连接电阻R1的一端,电阻R1的另一端连接PNP管PNP2的发射极,PMOS管P8的漏极输出基准电压Vref并连接电阻R2的一端,电阻R2的另一端连接PNP管PNP3的发射极,PMOS管P1、P2、P3、P4、P5、P6、P7、P8的源极均连接电源VDD,NMOS管N2、N3的漏极、PNP管PNP1、PNP2、PNP3的基极和集电极均连接电源地,电容C1连接在基准电压Vref与电源地之间。 
6.根据权利要求5所述的FPGA片上DLL电源,其特征在于:所述电阻R1为1.6KΩ至2.4KΩ,所述电阻R2为1.6KΩ至2.4KΩ,所述电容C1为NMOS管电容,其栅极连接基准电压Vref、源极和漏极接电源地。 
7.根据权利要求2所述的FPGA片上DLL电源,其特征在于:所述单位增益缓冲器包括二个PMOS管P11、P12,三个NMOS管N11、N12、N13,一个反相器INV11;所述PMOS管P11、P12的栅极、P11的漏极、NMOS管N11的源极连接在一起,NMOS管N11、N12的漏极、N13的源极连接在一起,来自参考电压电路的基准电压Vref通过NMOS管N11的栅极输入,PMOS管P12的漏极输出电压Vref_a,PMOS管P12的漏极还连接NMOS管N12的栅极和源极,外部使能信号EN1连接反相器INV11的输入端,反相器INV11的输出端连接NMOS管N13的栅极,NMOS管N13的漏极接电源地,PMOS管P11、P12的源极均连接电源VDD。 
8.根据权利要求2所述的FPGA片上DLL电源,其特征在于:所述低通 滤波器包括由九个PMOS管P31、P32、P33、P34、P35、P36、P37、P38、P39串联构成的电阻R31,所述电阻R31的一端连接来自单位增益缓冲器输出的电压Vref_a和NMOS管N31的源极,另一端连接NMOS管N31的漏极和电容C31的一极并输出电源Vref_f,来自配置电路的CTL寄存器的控制信号GHIGH_B连接到反相器INV31的输入端,反相器INV31的输出端连接NMOS管N31的栅极;所述电容C31为NMOS电容,其栅极连接输出电源Vref_f,其源极和漏极接电源地,所述九个PMOS管P31、P32、P33、P34、P35、P36、P37、P38、P39的衬底采用浮空设计。 
9.根据权利要求2所述的FPGA片上DLL电源,其特征在于:所述稳压器包括,输入信号SRAM2输入到反相器INV21,反相器INV21的输出端连接或非门NOR21的一个输入端,或非门NOR21的另一个输入端连接输入信号CTL3,或非门NOR21的输出端与反相器INV22的输入端、PMOS管P25的栅极、NMOS管N29的栅极连接,反相器INV22的输出端与PMOS管P21、NMOS管N22、N28的栅极连接,PMOS管P21的漏极与NMOS管N21的源极和栅极、NMOS管N22、N25N27的源极连接,来自低通滤波器的输出电源Vref_f连接NMOS管N23的栅极,NMOS管N23的源极与PMOS管P22的漏极和栅极、PMOS管P23的栅极连接,NMOS管N23的漏极与NMOS管N24的漏极、N25的源极连接,PMOS管P23的漏极与PMOS管P24的源极、P25的漏极、P26的栅极、NMOS管N26的源极连接,PMOS管P26的漏极连接NMOS管N27的源极,PMOS管P24的漏极与NMOS管N26的漏极、PMOS管P27的栅极连接,PMOS管P27的源极和漏极并联在一起并与PMOS管P28的栅极、NMOS管N28的源极连接,PMOS管P28的漏极输出DLL电压DLLVDD并连接电阻R21的一端,电阻R21的另一端连接NMOS管N24的栅极和电阻R22的一端,电阻R22的另一端连接NMOS管N29 的源极,PMOS管P21、P22、P23、P25、P26、P28的源极、NMOS管N26的栅极均连接电源VDD,NMOS管N21、N22、N25、N27、N28、N29的漏极、PMOS管P24的栅极均连接电源地。 
CN201320372176.0U 2013-06-26 2013-06-26 一种fpga片上dll电源 Expired - Fee Related CN203423666U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201320372176.0U CN203423666U (zh) 2013-06-26 2013-06-26 一种fpga片上dll电源

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201320372176.0U CN203423666U (zh) 2013-06-26 2013-06-26 一种fpga片上dll电源

Publications (1)

Publication Number Publication Date
CN203423666U true CN203423666U (zh) 2014-02-05

Family

ID=50022755

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201320372176.0U Expired - Fee Related CN203423666U (zh) 2013-06-26 2013-06-26 一种fpga片上dll电源

Country Status (1)

Country Link
CN (1) CN203423666U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103297022A (zh) * 2013-06-26 2013-09-11 成都鸿芯纪元科技有限公司 一种fpga片上dll电源

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103297022A (zh) * 2013-06-26 2013-09-11 成都鸿芯纪元科技有限公司 一种fpga片上dll电源
CN103297022B (zh) * 2013-06-26 2016-01-06 成都鸿芯纪元科技有限公司 一种fpga片上dll电源

Similar Documents

Publication Publication Date Title
Man et al. A high slew-rate push–pull output amplifier for low-quiescent current low-dropout regulators with transient-response improvement
Qu et al. An ultralow-power fast-transient capacitor-free low-dropout regulator with assistant push–pull output stage
Kim et al. A capacitorless LDO regulator with fast feedback technique and low-quiescent current error amplifier
CN103838286B (zh) 一种快速瞬态响应、高稳定性的低压差线性稳压器
CN105242734B (zh) 一种无外置电容的大功率ldo电路
CN107092295B (zh) 一种高摆率快速瞬态响应ldo电路
Tseng et al. An integrated linear regulator with fast output voltage transition for dual-supply SRAMs in DVFS systems
CN104216455B (zh) 用于4g通信芯片的低功耗基准电压源电路
WO2023005806A1 (zh) 一种具有电源抑制功能的ldo电路、芯片及通信终端
CN104143929A (zh) 用于rf能量获取的超低压自供电整流器电路
CN110475190A (zh) 一种mems传感器及启动电路
CN113835463B (zh) 一种小面积快速瞬态响应全片上集成ldo电路
CN104881071A (zh) 低功耗基准电压源
CN203423666U (zh) 一种fpga片上dll电源
CN102645950A (zh) 一种应用于低压差调整器的缓冲器
CN103297022B (zh) 一种fpga片上dll电源
CN107800411A (zh) 一种延时电路
Yu et al. An Ultra-Low Power Fast-Transient Response Capacitor-Less Low-Dropout Regulator (LDO)
CN105425008A (zh) 物联网高灵敏度磁性传感器采样电路
CN106505995B (zh) 一种基于FinFET器件的单轨电流模一位全加器
CN102522106B (zh) 高速低功耗wta灵敏放大器
CN103135642B (zh) 一种环路补偿电路
CN204536968U (zh) 一种无外置电容的大功率ldo电路
Moghaddam et al. A low-voltage level shifter based on double-gate MOSFET
CN109144158B (zh) 集成电路芯片的静态电流供给电路

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: BEIJING XINYI CENTURY TECHNOLOGY CO., LTD.

Free format text: FORMER OWNER: CHENGDU HONGXIN JIYUAN TECHNOLOGY CO., LTD.

Effective date: 20140310

C41 Transfer of patent application or patent right or utility model
C53 Correction of patent for invention or patent application
CB03 Change of inventor or designer information

Inventor after: He Tao

Inventor after: Li Shisheng

Inventor after: Zhang Haixia

Inventor before: He Tao

COR Change of bibliographic data

Free format text: CORRECT: INVENTOR; FROM: HE TAO TO: HE TAO LI SHISHENG ZHANG HAIXIA

Free format text: CORRECT: ADDRESS; FROM: 610041 CHENGDU, SICHUAN PROVINCE TO: 100086 HAIDIAN, BEIJING

TR01 Transfer of patent right

Effective date of registration: 20140310

Address after: 100086 room 23, No. 208, Haidian District, Beijing, Zhichun Road

Patentee after: BEIJING XINYI CENTURY TECHNOLOGY CO., LTD.

Address before: 610041 Sichuan Province, Chengdu Tianfu Avenue North No. 1480 building 6 Room 102

Patentee before: Chengdu Grand Core Epoch Technology Co., Ltd.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140205

Termination date: 20200626