CN203150546U - 一种存储阵列及存储器 - Google Patents
一种存储阵列及存储器 Download PDFInfo
- Publication number
- CN203150546U CN203150546U CN 201320126248 CN201320126248U CN203150546U CN 203150546 U CN203150546 U CN 203150546U CN 201320126248 CN201320126248 CN 201320126248 CN 201320126248 U CN201320126248 U CN 201320126248U CN 203150546 U CN203150546 U CN 203150546U
- Authority
- CN
- China
- Prior art keywords
- storage array
- bit line
- memory
- folding
- special
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Dram (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
本实用新型涉及一种存储阵列,以及含有该存储阵列的存储器,包括正常存储阵列和特殊存储阵列,所述特殊存储阵列设置在正常存储阵列的两侧,其特征在于:所述特殊存储阵列包括位线,所述位线为折叠的位线,所述折叠的位线的两端分别接有存储单元。本实用新型提供了一种可以省去相应的控制电路和熔丝结构,节省测试时间和芯片面积的存储阵列及存储器。
Description
技术领域
本实用新型涉及一种存储阵列,以及含有该存储阵列的存储器。
背景技术
参见图1,随着工艺尺寸的缩小,为减小单元尺寸的芯片面积,一般采用开路位线结构。1,3,5是存储阵列,由一根或多根字线wl和位线(BL_0、BL_e)组成,2,4是灵敏放大器阵列,由一个或多个灵敏放大器组成。当对存储阵列3进行操作时,3中的字线WL被激活,其它的字线处于未激活状态,与该字线相连的存储单元的信息通过与存储单元相连的位线,即偶数位线BL_e和奇数位线BL_o,传递到2,4中的灵敏放大器,通过该灵敏放大器可以对存储单元进行读写操作。输入到2,4的位线有两种,一种来自于要进行操作的存储阵列,用于传递存储单元中的信息,另一种来自于未被激活的存储阵列,作为灵敏放大器的比较基准,因此需要2和4两个灵敏放大器阵列来处理一根字线上的存储单元的数据。而且对于任何一个存储阵列的读写操作都需要另两块相邻的存储阵列提供基准位线。
由于开路位线结构的特点,即需要相邻的存储阵列提供基准位线,为了读写边界的存储阵列,需要加入额外的存储阵列提供基准位线。
参见图2,其中0,1,2,3,4,5,6,7为正常的存储阵列,0‘和7’为额外的存储阵列。正常的存储阵列和额外的存储阵列具有相同的芯片面积和相同数目的存储单元。由于加入的两个额外的存储阵列中的存储单元不能读写,为了提高利用率采用了图3中所示结构,其中1,2,3,4,5,6,7为正常存储阵列,0‘和0“为特殊存储阵列。正常存储阵列和特殊存储阵列具有相同的芯片面积和相同数目的存储单元。在特殊存储阵列0’和0“中,分别只有一半存储单元可以被读写,即0‘和0”组成一个正常存储阵列。相对于图2中的结构,整个存储器使用的芯片面积减少,提高了利用率。但是由于0’和0“中的字线在逻辑上是相同的字线地址,因此需要为两个特殊单元配备相同的控制电路,浪费了芯片芯片面积。
在存储器制造时,由于制造工艺的限制和稳定性的退化,某些存储单元可能无法工作,为了提高产品良率,引入了冗余存储单元的修复方式。这些冗余存储单元可以用来修复失效的存储单元。为了使用这些冗余单元,必须将被其替换的存储单元的地址永久记录在电路中,但是由于这些失效的存储单元是在生产之后才出现的,因此引入激光熔丝技术记录这些被替换的存储单元的地址。这些熔丝采用了特殊工艺和特殊的布局占用了大量的芯片面积,同时由于进行激光熔丝的操作需要大量的时间,也使得产品成本提升。在图3的结构中,由于特殊存储阵列0‘和0“中字线具有相同的逻辑地址但在物理上又是不同位置,因此需要为0’和0“都配置熔丝,造成芯片面积和时间的浪费使产品成本提高。
实用新型内容
本实用新型为解决背景技术中存在的技术问题,而提供一种新的存储阵列以及含有该存储阵列的存储器。
本实用新型的技术解决方案是:本实用新型为一种存储阵列,包括位线,其特殊之处在于:所述位线为折叠的位线,折叠的位线的两端分别接有存储单元。
上述位线从中部折叠,折叠后的两段等长。
上述折叠位线为多条,成对称排列。
一种含有上述存储阵列的存储器,包括正常存储阵列和特殊存储阵列,特殊存储阵列设置在正常存储阵列的两侧,其特殊之处在于:所述特殊存储阵列包括位线,位线为折叠的位线,折叠的位线的两端分别接有存储单元。
上述位线从中部折叠,折叠后的两段等长。
上述折叠位线为多条,成对称排列。
本实用新型提出了一种折叠式位线结构,折叠式的位线长度与传统的位线长度相同,且其所相连的存储单元的个数也与传统的位线相同。而含有折叠式的位线的特殊存储阵列的芯片面积和存储单元都是正常存储阵列中的一半,因此其节省了芯片的面积;同时由于特殊存储阵列中和折叠式的位线连接的存储单元不需要进行读写操作,因而可以省去相应的控制电路和熔丝结构,节省了测试时间和芯片面积。
附图说明
图1是现有技术中采用开路位线结构的芯片结构示意图;
图2是现有技术中的一种存储器的阵列结构示意图;
图3是现有技术中的另一种存储器的阵列结构示意图;
图4是本实用新型的存储阵列和现有技术中的存储阵列对比图;
图5是本实用新型的存储器的阵列结构示意图。
具体实施方式
参见图4,本实用新型采用了一种新的结构以减少芯片面积和缩短测试时间,其中1为背景技术存储器结构中的位线的结构,2为本实用新型所提出的位线的结构,位线为折叠的位线结构。2中的位线长度与1中相同,且所相连的存储单元的个数也相同。位线从中部折叠,折叠后的两段等长;折叠位线为多条,成对称排列。
参见图5,本实用新型提出的运用折叠的位线的存储器结构,其中0,1,2,3,4,5,6,7为正常存储阵列,I和II为特殊存储阵列。特殊存储阵列I和II的芯片面积和存储单元都是正常存储阵列中的一半。特殊存储阵列I和II用于为正常存储阵列0和7提供基准位线,其中的存储单元不能被读写。作为基准位线,为保证其电阻和电容与正常位线的电阻和电容相同,它需要和正常的位线具有相同的尺寸以及和相同个数的存储单元相连,以保证不会引入多余的噪声致使放大器的不能正常工作,因此特殊存储阵列I和II的位线均采用折叠的位线。
Claims (6)
1.一种存储阵列,包括位线,其特征在于:所述位线为折叠的位线,所述折叠的位线的两端分别接有存储单元。
2.根据权利要求1所述的存储阵列,其特征在于:所述位线从中部折叠,折叠后的两段等长。
3.根据权利要求1或2所述的存储阵列,其特征在于:所述折叠位线为多条,成对称排列。
4.一种含有上述存储阵列的存储器,包括正常存储阵列和特殊存储阵列,所述特殊存储阵列设置在正常存储阵列的两侧,其特征在于:所述特殊存储阵列包括位线,所述位线为折叠的位线,所述折叠的位线的两端分别接有存储单元。
5.根据权利要求4所述的存储器,其特征在于:所述位线从中部折叠,折叠后的两段等长。
6.根据权利要求4或5所述的存储器,其特征在于:所述折叠位线为多条,成对称排列。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201320126248 CN203150546U (zh) | 2013-03-19 | 2013-03-19 | 一种存储阵列及存储器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201320126248 CN203150546U (zh) | 2013-03-19 | 2013-03-19 | 一种存储阵列及存储器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203150546U true CN203150546U (zh) | 2013-08-21 |
Family
ID=48978054
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201320126248 Expired - Lifetime CN203150546U (zh) | 2013-03-19 | 2013-03-19 | 一种存储阵列及存储器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203150546U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103187090A (zh) * | 2013-03-19 | 2013-07-03 | 西安华芯半导体有限公司 | 一种存储阵列及存储器 |
CN108877864A (zh) * | 2017-05-16 | 2018-11-23 | 爱思开海力士有限公司 | 半导体存储装置及其操作方法 |
-
2013
- 2013-03-19 CN CN 201320126248 patent/CN203150546U/zh not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103187090A (zh) * | 2013-03-19 | 2013-07-03 | 西安华芯半导体有限公司 | 一种存储阵列及存储器 |
CN108877864A (zh) * | 2017-05-16 | 2018-11-23 | 爱思开海力士有限公司 | 半导体存储装置及其操作方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101236791B (zh) | 用于多段静态随机存取存储器的装置、电路和方法 | |
CN101231880B (zh) | 使用多路复用器替换存储设备的存储器模组和方法 | |
CN103310831B (zh) | 存储单元的写入操作中的信号跟踪 | |
CN101399088A (zh) | 用于快闪存储器中的动态位替换的列冗余ram | |
CN102664041A (zh) | 一种基于bist控制的可编程sram时序控制系统 | |
CN103310841B (zh) | 非易失fpga编程点电路 | |
CN104425007B (zh) | 三维交叉存取双端口位单元设计 | |
CN107657981A (zh) | 基于互补极化磁隧道结的非易失sram存储单元及其应用方法 | |
CN104299644A (zh) | 一种同时提高读噪声容限和写裕度的新型12管sram单元电路 | |
CN102760486A (zh) | Sram存储单元及存储阵列 | |
CN109308933A (zh) | 存储器修复方案 | |
CN102157195B (zh) | 低电压静态随机存储器单元、存储器和写操作方法 | |
US8743637B2 (en) | Memory device including redundant memory cell block | |
CN202076002U (zh) | 储存器阵列结构及其局部字线驱动模块 | |
CN203150546U (zh) | 一种存储阵列及存储器 | |
CN101727973B (zh) | 半导体存储器装置 | |
CN204102573U (zh) | 一种同时提高读噪声容限和写裕度的新型12管sram单元电路 | |
CN103177751B (zh) | 一种存储器阵列结构 | |
CN102237132A (zh) | 一种存储器 | |
CN102194511B (zh) | 储存器阵列结构及其局部字线驱动模块和驱动方法 | |
CN105336361B (zh) | 一种sram自跟踪复制位线电路 | |
US7433259B2 (en) | Semiconductor memory device having layered bit line structure | |
CN103187090A (zh) | 一种存储阵列及存储器 | |
CN203150140U (zh) | 一种存储器阵列结构 | |
CN110070904B (zh) | 一种存储器、芯片及电路控制方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: 710055 4, A block 38, hi tech six road, hi tech Zone, Xi'an, Shaanxi. Patentee after: XI'AN UNIIC SEMICONDUCTORS Co.,Ltd. Address before: 710055, A, building 4, Tengfei innovation center, 38 hi tech 6 road, Shaanxi, Xi'an Patentee before: XI'AN SINOCHIP SEMICONDUCTORS Co.,Ltd. |
|
CP03 | Change of name, title or address | ||
CX01 | Expiry of patent term |
Granted publication date: 20130821 |
|
CX01 | Expiry of patent term |