CN203057093U - 多通道时差脉冲信号产生系统 - Google Patents
多通道时差脉冲信号产生系统 Download PDFInfo
- Publication number
- CN203057093U CN203057093U CN 201220730293 CN201220730293U CN203057093U CN 203057093 U CN203057093 U CN 203057093U CN 201220730293 CN201220730293 CN 201220730293 CN 201220730293 U CN201220730293 U CN 201220730293U CN 203057093 U CN203057093 U CN 203057093U
- Authority
- CN
- China
- Prior art keywords
- pulse signal
- time difference
- control computer
- pulse
- multichannel time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Radar Systems Or Details Thereof (AREA)
Abstract
本实用新型实施例公开了一种多通道时差脉冲信号的产生系统,包括内置硬盘的主控计算机和内置主脉冲产生单元的SRAM存储器的模拟器;所述多通道时差脉冲信号的产生系统还包括同步信号触发模块,设于所述主控计算机的输入端,用于发出至少两路同步信号触发所述主控计算机采用边读取边下载的乒乓模式将所述硬盘内存储的数据分段导入所述SRAM存储器中,从而使得所述SRAM存储器同样采用边下载边读取的乒乓模式自动将存储的数据按顺序读取脉冲描述字,并且译码后输出脉冲信号和并行数据。采用本实用新型所述的多通道时差脉冲信号的产生系统,可以真实的产生仿真试验中的雷达脉冲信号。
Description
技术领域
本实用新型涉及一种脉冲信号的实现,尤其涉及一种可以真实产生多通道时差脉冲信号的系统。
背景技术
在多目标、多批次动态电磁环境模拟器中,一般采用时差定时体制实现多通道的时差脉冲信号的产生,在具体实现中一般采用单个脉冲信号的产生,然后对该脉冲信号进行多路距离延迟来实现多通道的时差定时。具体的脉冲信号的实现方法是主控计算机事先根据情况设置解算出需产生的雷达脉冲串的全部时域、频域和幅度特征,并以编码脉冲描述字的方式存储在计算机硬盘中;仿真试验开始时,主控计算机将硬盘数据导入模拟器的主脉冲产生单元的SRAM中,然后自动从SRAM中顺序读取脉冲描述字,并不停循环播放。该种方法不具有实时性,也不能存储超大容量的数据,因此不能真实的产生雷达脉冲信号。
发明内容
本实用新型所要解决的技术问题在于,不具有实时性,存储容量小,不能产生真实的雷达脉冲信号,因此提供一种多通道时差脉冲信号的产生系统,可以真实的产生仿真试验中的雷达脉冲信号。
为了解决上述技术问题,本实用新型实施例提供了一种多通道时差脉冲信号的产生系统,包括内置硬盘的主控计算机和内置主脉冲产生单元的SRAM存储器的模拟器,所述主控计算机与所述模拟器电连接;
所述多通道时差脉冲信号的产生系统还包括同步信号触发模块,设于所述主控计算机的输入端,用于发出至少两路同步信号来触发所述主控计算机采用边读取边下载的乒乓模式将所述硬盘内存储的数据分段导入所述SRAM存储器中,从而使得所述SRAM存储器同样采用边下载边读取的乒乓模式自动将存储的数据按顺序读取脉冲描述字,并且译码后输出脉冲信号和并行数据。
对上述技术方案的改进,所述同步信号触发模块为四通道触发模块
综上所述,主控计算机可事先根据情况设置结算出全部时域、频域和幅度特征的雷达脉冲串,并以脉冲描述字的方式存储在硬盘内。仿真试验开始时,所述主控计算机在同步信号触发模块发出的触发信号的作用下,开始采用边读取边下载的乒乓模式将预先存储在硬盘内雷达脉冲串数据分段导入模拟器内的主脉冲产生单元的SRAM存储器内,所述模拟器同样采用边读取边下载得乒乓模式按顺序读取脉冲描述字,并且译码后输出脉冲信号和并行数据。其中从所述同步信号触发模块发出的同步脉冲的周期设定为1ms,即所有同步信号均以1ms为周期分隔进行传输。
实施本实用新型实施例,具有如下有益效果:
(1)具有实时性;
(2)可以真实产生仿真试验中的雷达脉冲信号。
附图说明
图1是本实用新型所述的多通道时差脉冲信号的产生系统在实施例中的结构原理框图。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型作进一步地详细描述。
如图1所示,本实用新型所述的多通道时差脉冲信号产生系统,包括主控计算机1、位于所述主控计算机1内部的硬盘2、模拟器3、位于所述模拟器3内部的主脉冲产生单元的SRAM存储器4和设于所述主控计算机1的输入端的同步信号触发模块5,所述主控计算机1与所述模拟器3电连接。所述主控计算机1可以根据实际情况预先设置解算出全部时域、频域和幅度特征的雷达脉冲串,并且以编码脉冲描述字的方式存储于所述硬盘2内。当仿真试验开始时,所述主控计算机1在所述同步信号触发模块5的触发作用下,采用边下载边读取的乒乓模式将所述硬盘2内的数据分段导入所述模拟器3内的SRAM存储器4内,所述模拟器3同样也采用边读取边下载得乒乓模式自动从所述SRAM存储器4内按顺序读取脉冲描述字,并且译码后输出脉冲信号和并行数据即可。
由于所述主控计算机1采用边下载边读取的乒乓模式,即下载和读取的操作同时进行,从而对所述硬盘2的存储容量要求并不是很高,但是可以做到同等容量硬盘的更大存储使用空间;同样,对于所述模拟器3一样,也是采用此种乒乓模式,也是的所述SRAM存储器4的存储容量相对于同等容量的存储器来说具有更大的存储使用空间,因为数据是流动式的读取和下载的,即在下载得同时留出了空间,正好供读取时需占用的空间。
此过程中,如果所述同步信号触发模块5设置的是四通道触发模块,即发出的则是四路脉冲信号,以其中一路信号作为所述主控计算机1的中断信号,同时也是其他三路的同步信号。此四路信号均以1ms周期分隔,由于软件在分隔时会出现分隔脉宽或重频周期的情况,则需要单独处理数据周期中第一组和最后一组数据,以保证整个脉冲串的连续。
以上所揭露的仅为本实用新型一种较佳实施例而已,当然不能以此来限定本实用新型之权利范围,因此依本实用新型权利要求所作的等同变化,仍属本实用新型所涵盖的范围。
Claims (2)
1.一种多通道时差脉冲信号产生系统,包括内置硬盘(2)的主控计算机(1)和内置主脉冲产生单元的SRAM存储器(4)的模拟器(3),所述主控计算机(1)与所述模拟器(3)电连接,其特征在于,所述多通道时差脉冲信号的产生系统还包括:
同步信号触发模块(5),所述同步信号触发模块(5)设于所述主控计算机(1)的输入端,用于发出至少两路同步信号来触发所述主控计算机(1)采用边读取边下载的乒乓模式将所述硬盘(2)内存储的数据分段导入所述SRAM存储器(4)中,从而使得所述SRAM存储器(4)同样采用边下载边读取的乒乓模式自动将存储的数据按顺序读取脉冲描述字,并且译码后输出脉冲信号和并行数据。
2.根据权利要求1所述的多通道时差脉冲信号产生系统,其特征在于:
所述同步信号触发模块(5)为四通道触发模块。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201220730293 CN203057093U (zh) | 2012-12-26 | 2012-12-26 | 多通道时差脉冲信号产生系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201220730293 CN203057093U (zh) | 2012-12-26 | 2012-12-26 | 多通道时差脉冲信号产生系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203057093U true CN203057093U (zh) | 2013-07-10 |
Family
ID=48740009
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201220730293 Expired - Fee Related CN203057093U (zh) | 2012-12-26 | 2012-12-26 | 多通道时差脉冲信号产生系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203057093U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106842137A (zh) * | 2016-12-30 | 2017-06-13 | 北京华力创通科技股份有限公司 | 一种雷达信号生成方法及装置 |
CN112769417A (zh) * | 2019-11-01 | 2021-05-07 | 雅特力科技(重庆)有限公司 | 时钟故障检测器 |
-
2012
- 2012-12-26 CN CN 201220730293 patent/CN203057093U/zh not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106842137A (zh) * | 2016-12-30 | 2017-06-13 | 北京华力创通科技股份有限公司 | 一种雷达信号生成方法及装置 |
CN112769417A (zh) * | 2019-11-01 | 2021-05-07 | 雅特力科技(重庆)有限公司 | 时钟故障检测器 |
CN112769417B (zh) * | 2019-11-01 | 2022-05-20 | 雅特力科技(重庆)有限公司 | 时钟故障检测器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104698445B (zh) | 一种雷达回波模拟方法及雷达回波信号模拟器 | |
CN203057093U (zh) | 多通道时差脉冲信号产生系统 | |
TW200634848A (en) | Method for generating latch clock and memory subsystem | |
CN106646408B (zh) | 集回波信号采集与回放为一体的雷达回波模拟系统及方法 | |
CN105162437A (zh) | 一种波形发生装置及方法 | |
CN103760535A (zh) | 一种高分辨雷达目标回波信号产生方法 | |
CN202870294U (zh) | 电磁环境模拟密集脉冲流产生系统 | |
CN102880442B (zh) | 用于时钟树转换处的先入先出(fifo)装置与方法 | |
CN103782267A (zh) | 用于电压域交叉的数据存储装置 | |
CN104702860A (zh) | 基于fpga的视频图像切换系统 | |
CN108959656B (zh) | 一种多fpga多通道采集系统的三维映射同步方法 | |
CN103760528B (zh) | 一种连续脉冲雷达基带信号产生装置 | |
CN104113304A (zh) | 两相互不交叠时钟电路及其方法 | |
CN103970708A (zh) | 一种fpga与通用处理器之间的通信方法及系统 | |
CN103294411B (zh) | 具有大容量存储的低速载荷数据加载模块 | |
CN106533593B (zh) | 一种基于同步随机存储器的动态多径时延模拟装置及方法 | |
CN203658772U (zh) | 激光打标卡数据采集及标刻图像验证装置 | |
CN102280129A (zh) | 闪速存储器及其读取电路 | |
CN102496389B (zh) | 一种读取时序控制电路 | |
CN204679631U (zh) | 一种成像雷达回波模拟器 | |
CN201291002Y (zh) | 一种频率相位控制器 | |
CN104239246A (zh) | 提供多端口功能的存储装置与方法 | |
CN207301712U (zh) | 一种挂飞训练弹的电子组件 | |
CN203423672U (zh) | 配料仪信号模拟器 | |
CN203133271U (zh) | 一种高频地波雷达多通道相干频率合成器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130710 Termination date: 20171226 |