CN203013782U - 一种led芯片 - Google Patents
一种led芯片 Download PDFInfo
- Publication number
- CN203013782U CN203013782U CN201220472539.3U CN201220472539U CN203013782U CN 203013782 U CN203013782 U CN 203013782U CN 201220472539 U CN201220472539 U CN 201220472539U CN 203013782 U CN203013782 U CN 203013782U
- Authority
- CN
- China
- Prior art keywords
- layer
- nitride layer
- type
- led chip
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Led Devices (AREA)
Abstract
本实用新型提供了一种LED芯片,所述芯片包括衬底,衬底之上依次形成的缓冲层、n型氮化物层、发光层、p型氮化物层和导电层,所述衬底为图形化的衬底,所述p型氮化物层与导电层相接触的表面上分布有坑状结构,所述坑状结构位于p型氮化物层上,所述坑状结构内覆盖具有绝缘特性的阻挡层。本实用新型通过在p型氮化物层表面上形成坑状结构,每一个坑状结构都是一个潜在的漏电通道,然后通过在坑状结构内形成绝缘的阻挡层,可有效阻挡漏电中心对电子的输送作用,迫使电子和空穴以正常的方式进入发光层,从而提高LED芯片的ESD性能和发光效率。
Description
技术领域
本实用新型属于半导体领域,尤其涉及一种LED芯片。
背景技术
发光二极管(LED)是一种能将电信号转换成光信号的结型电致发光半导体器件,氮化镓(GaN)基发光二极管作为固态光源一经出现便以其高效率、长寿命、节能环保、体积小等优点成为国际半导体和照明领域研发与产业关注的焦点。
目前蓝宝石(Al2O3)衬底是氮化镓进行异质外延生长最为常用的衬底之一。由于蓝宝石衬底和氮化镓外延层间存在很大的晶格常数失配和热膨胀系数差异,因此氮化镓外延层中存在很大的应力和较高密度的缺陷,这些缺陷包括刃位错、螺位错和混合位错,即便采用图形化的蓝宝石衬底,氮化镓外延层中的缺陷密度仍高达108/cm2数量级,而缺陷往往成为非辐射复合中心和漏电通道,以热的形式消耗了电子和空穴,却对发光没有贡献,反而降低了LED性能,并且漏电中心的存在使芯片的ESD(静电释放)性能也大大降低。虽然目前有多种方法以提高LED芯片的抗ESD性能,包括采用新的生长技术以降低缺陷密度,从而减少漏电中心;或在生长MQW(多量子阱)前加入低掺杂的n型GaN的结构,通过n型GaN的高阻特性来提高电流分布的均匀性,从而提高ESD性能;或在生长MQW前和生长MQW过程中增加Si掺杂量,以增大LED芯片电容的方式,来提高芯片的ESD性能但这些方法多数集中于减小漏电中心,或减小电子从漏电中心通过的可能性来实现,并且工艺较复杂,成本较高。
发明内容
本实用新型为改善LED芯片的ESD性能,提供一种LED芯片,可显著提高LED芯片的ESD性能,并且工艺简单,可操作性强,成本较低。
本实用新型提供一种LED芯片,所述芯片包括衬底,衬底之上依次形成的缓冲层、n型氮化物层、发光层、p型氮化物层和导电层,所述衬底为图形化的衬底,所述p型氮化物层与导电层相接触的表面上分布有坑状结构,所述坑状结构位于p型氮化物层上,所述坑状结构内覆盖具有绝缘特性的阻挡层。
进一步,所述阻挡层为SiNx层或SiO2层。
进一步,所述坑状结构垂直方向的截面为“V”型。
进一步,所述坑状结构的深度为5~50nm。
进一步,还包括:形成在发光层和p型氮化物层之间的AlGaN阻挡层。
进一步,所述缓冲层包括:第一本征氮化镓层和形成在第一本征氮化镓层之上的第二本征氮化镓层。
进一步,所述第一本征氮化镓层的厚度为20~30μm,所述第二本征氮化镓层的厚度为2~4μm。
进一步,所述p型氮化物层包括:镁掺杂p型氮化镓和重掺杂p型氮化铟镓。
进一步,所述衬底的形状包括条状、柱状、尖锥状或球冠形状。
本实用新型的有益效果:本实用新型通过在p型氮化物层表面上形成坑状结构,每一个坑状结构都是一个潜在的漏电通道,然后通过在坑状结构内形成绝缘的阻挡层,可有效阻挡漏电中心对电子的输送作用,迫使电子和空穴以正常的方式进入发光层,从而提高LED芯片的ESD性能和发光效率。
本实用新型还具有工艺简单,可操作性强,成本较低的优点。
附图说明
图1为本实用新型实施例LED芯片的结构示意图;
图2为本实用新型另一实施例LED芯片的结构示意图;
图3为本实用新型实施例LED芯片具有坑状结构的p型氮化物层的结构示意图;
图4为本实用新型实施例LED芯片阻挡层的结构示意图;
图5为本实用新型实施例LED芯片经蚀刻后的阻挡层的结构示意图。
具体实施方式
为了使本实用新型所解决的技术问题、技术方案及有益效果更加清楚明白,以下结合实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
如图1所示,本实用新型提供一种LED芯片,包括衬底1,衬底之上依次形成的缓冲层2、n型氮化物层3、发光层4、p型氮化物层5和导电层6,所述衬底1为图形化的衬底,所述p型氮化物层5与导电层6相接触的表面上分布有坑状结构53,所述坑状结构53位于p型氮化物层5上,所述坑状结构53内设有具有绝缘特性的阻挡层7。
本实用新型通过在p型氮化物层5表面上形成坑状结构,每一个坑状结构都是一个潜在的漏电通道,然后通过在坑状结构53内形成绝缘的阻挡层,可有效阻挡漏电中心对电子的输送作用,迫使电子和空穴以正常的方式进入发光层4,从而提高LED芯片的ESD性能和发光效率。
本实用新型还具有工艺简单,可操作性强,成本较低的优点。
所述阻挡层7采用透明的绝缘材料,在本实用新型实施例中,阻挡层7的材料为SiNx或SiO2。由于阻挡层7采用的是透明材料,而且坑状结构53在p型氮化物层5的表面上所占的面积比例很小,所以几乎不会对LED芯片的出光及导电性能造成影响。
所述坑状结构53的形状不规则,在具体实施过程中,优选地,所述坑状结构53垂直方向的截面为“V”型,每个坑状结构53之间是具有间隔,当然也可以是连接的。坑状结构的深度为5~50nm。
在本实用新型的实施例中,所述衬底1为图形化衬底,图形化衬底可减少生长的外延片缺陷,提高外延片晶体质量;所述图形化衬底的形状包括条状、柱状、尖锥状或球冠形状。
衬底1的材料可选用蓝宝石、SiC或Si,优选采用蓝宝石衬底。
所述n型氮化物层3为n型GaN层,p型氮化物层5为p型GaN层。
如图2所示,在本实用新型的另一实施例中, 所述衬底1为图形化衬底,所述缓冲层2包括:第一本征氮化镓层21和形成在第一本征氮化镓层21之上的第二本征氮化镓层22。如此,可获得晶体质量较好的氮化镓材料,为后续n型氮化物层的生长提供良好的基础,减少晶体缺陷的产生。
所述第一本征氮化镓层21为在500~600℃下生长的本征氮化镓层,其厚度为20~30μm;所述第二本征氮化镓层22为在1000~1100℃下生长的本征氮化镓层,其厚度为2~4μm。
所述n型氮化物层3为n型GaN层,所述p型氮化物层5包括:镁掺杂p型氮化镓52和重掺杂p型氮化铟镓53。重掺杂p型氮化铟镓53的生长可以获得空穴浓度更高的p型层,以便于与后续的导电层之间形成良好的欧姆接触。
所述镁掺杂p型氮化镓51的厚度为150~250nm,重掺杂p型氮化铟镓52的厚度为2~10nm。
所述LED芯片还包括形成在发光层4和p型氮化物层5之间的AlGaN阻挡层8,AlGaN阻挡层8能够有效的阻挡电子从有源区溢出,从而增加有源区电子的数量,提高发光层4中载流子复合效率,提升LED芯片发光效率。
本实用新型还提供上述LED芯片的制备方法,所述方法包括以下步骤:
S101、提供衬底1;
S102、在衬底1上形成缓冲层2;
S103、在缓冲层2上形成n型氮化物层3;
S104、在n型氮化物层3上形成发光层4;
S105、在发光层4上形成p型氮化物层5;
S106、对p型氮化物层5的表面进行化学腐蚀,形成坑状结构53;
S107、在所述坑状结构51内形成具有绝缘特性的阻挡层7;
S108、在p型氮化物层5上形成导电层6。
下面结合附图详细阐述本实用新型的LED芯片的制备方法,对本实用新型中LED芯片及其有益效果也会在制备方法中作详细说明,在具体实施过程中,本实用新型LED外延层的生长采用MOCVD(金属有机化合物化学气相沉积法)的方法。
步骤S101,提供衬底1。
在本实用新型的实施例中,所述衬底1为图形化衬底,图形化衬底可减少生长的外延片缺陷,提高外延片晶体质量;所述图形化衬底的形状包括条状、柱状、尖锥状或球冠形状。
衬底1的材料可选用蓝宝石、SiC或Si,优选采用蓝宝石衬底。
S102、在衬底1上形成缓冲层2。
在本实用新型的另一实施例中,所述缓冲层2包括第一本征氮化镓层21和第二本征氮化镓层22,具体包括以下步骤:
S201、在衬底1上形成第一本征氮化镓层21;
S202、在第一本征氮化镓层21之上形成第二本征氮化镓层22。
具体地,步骤S201中,可采用MOCVD(金属有机化合物化学气相沉积法)的方法在衬底1上生长第一本征氮化镓层21,生长温度为500~600℃,所述第一本征氮化镓层21的厚度为20~30微米,生长完成后可采用升温的方式进行退火。
具体地,步骤S201中,在第一本征氮化镓层21上生长第二本征氮化镓层22,生长温度为1000~1100℃;在生长过程中通过对温度、压强、III/V族化合物比例等工艺参数的控制来实现氮化镓的良好生长,所述第二本征氮化镓层22的厚度为2~4μm。
S103、在缓冲层2上形成n型氮化物层3。
具体地,在缓冲层2上生长n型氮化物层3,在本实用新型实施例中,所述n型氮化物层3为硅掺杂GaN层,其厚度为1~3μm。
S104、在n型氮化物层3上形成发光层44。
具体地,所述发光层4为多量子阱层,量子阱的结构为InxGa1-xN/GaN(0<x<1),也可以是InxGa1-xN/AlyGa1-yN(0<x<1、0<y<1)、AlxGayIn1-x-yN/GaN(0<x<1、0<y<1、x+y<1)或AlxGayIn1-x-yN/AlzGa1-zN((0<x<1、0<y<1、x+y<1、z<1)等量子阱结构。量子阱的阱层厚度为2~4nm,垒层厚度为8~15nm,量子阱的周期为1~20个周期,多量子阱层的生长温度为700~850℃。
S105、在发光层4上形成p型氮化物层5。
具体地,在发光层4上生长p型氮化物层5,在本实用新型实施例中,所述p型氮化物层5为p型GaN层。
在本实用新型的另一实施例中,所述p型GaN层5包括镁掺杂p型氮化镓51和重掺杂p型氮化铟镓52,具体包括以下步骤:
S301、在发光层4之上形成镁掺杂p型氮化镓51;
S302、在镁掺杂p型氮化镓51之上形成重掺杂p型氮化铟镓52。
具体地,所述镁掺杂p型氮化镓51的厚度为150~250nm,重掺杂p型氮化铟镓52的厚度为2~10nm。在具体实施中,对生长完成的p型氮化镓51和p型氮化铟镓52进行活化,活化的方式为在温度为600-800℃的真空或氮气环境下进行快速热退火,也可采用离子束进行轰击。
S106、对p型氮化物层5表面进行化学腐蚀,形成坑状结构53。
具体地,如图3所示,采用化学溶液对p型氮化物层5表面进行化学腐蚀以形成坑状结构,本实用新型采用熔融的KOH和NaOH混合液体对p型氮化物层5表面进行腐蚀,由于p型氮化物层5在有缺陷的地方腐蚀较快,从而在p型氮化物层5表面形成坑状结构53,形成的坑状结构53的形状不规则,多数坑状结构的垂直截面为“V”型。在具体实施过程中,可通过控制时间、温度等参数来控制形成坑状结构53的深度和大小,在本实用新型中,坑状结构53的深度为5~50nm。
S107、在所述坑状结构53内形成具有绝缘特性的阻挡层7。所述步骤S107包括以下步骤:
S301:采用蒸镀的方法在p型氮化物层5表面覆盖形成具有绝缘特性的阻挡层7;
S302:采用ICP蚀刻的方法刻蚀阻挡层7至暴露出p型氮化物层5,并保留所述坑状结构53内的阻挡层7。
具体地,在步骤S301中,如图4所示,所述阻挡层7采用透明的绝缘材料,在本实用新型实施例中,阻挡层7的材料为SiNx或SiO2。由于阻挡层7采用的是透明材料,所以几乎不会对LED芯片的出光造成影响。
在步骤S302中,如图5所示,采用ICP蚀刻的方法对p型氮化物层5上的阻挡层7进行蚀刻,蚀刻的深度至刚好裸露出p型氮化物层5表面,这样不仅可去除p型氮化物层5表面上的阻挡层,同时保留了坑状结构53内的阻挡层7,经ICP蚀刻后的阻挡层7表面与p型氮化物层5表面处于同一水平面。
p型氮化物层5表面上的每一个坑状结构53都示意存在一个缺陷,也就是说每一个坑状结构53都是一个潜在的漏电通道。本实用新型通过坑状结构53内形成绝缘的阻挡层7,可有效阻挡漏电中心对电子的输送作用,迫使电子和空穴以正常的方式进入发光层4,从而提高LED芯片的ESD性能和发光效率。
S108、在p型氮化物层5上形成导电层6。
具体地,在p型氮化物层5上用蒸镀的方法形成导电层6。所述导电层6的厚度为1~1000nm,透明导电层为ITO层,或者是CTO(Cd2SnO4)、ZnO:Al、Ni/Au、Ni/Pd/Au、Pt/Au等合金中的一种。
在本实用新型的另一实施例中,生长完发光层4之后,继续生长AlGaN阻挡层8,AlGaN阻挡层8能够有效的阻挡电子从有源区溢出,从而增加有源区电子的数量,提高多量子阱层的载流子复合效率,提升LED芯片发光效率。
完成AlGaN阻挡层8的生长后,在AlGaN阻挡层8上继续生长p型氮化物层5。
在本实用新型中,形成导电层6后,进行台阶蚀刻,制作p电极9和n电极10。所述p电极9为Ti/Au合金,也可以是Ni、Au、Al、Ti、Pd、Pt、Sn、Cr中任意两种或多种金属的合金,p电极9的厚度为0.2~1微米。所述n电极10为Ti/Al合金,也可以是Ti、Al、Au、Pt、Sn中两种或多种金属的合金, n电极10的厚度为0.2~1微米。
本实用新型也适用于采用剥离技术剥离掉衬底后制备的垂直电极结构氮化镓基发光二极管。
综上所述,本实用新型通过对LED芯片的p型氮化物层进行化学腐蚀,由于外延层有缺陷的地方腐蚀比较快,从而在p型氮化物层表面上形成坑状结构53,每一个坑状结构都是一个潜在的漏电通道。然后通过在坑状结构内形成绝缘的阻挡层,可有效阻挡漏电中心对电子的输送作用,迫使电子和空穴以正常的方式进入发光层,从而提高LED芯片的ESD性能和发光效率。
本实用新型还具有工艺简单,可操作性强,成本较低的优点。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
Claims (9)
1.一种LED芯片,其特征在于,所述芯片包括衬底,衬底之上依次形成的缓冲层、n型氮化物层、发光层、p型氮化物层和导电层,所述衬底为图形化的衬底,所述p型氮化物层与导电层相接触的表面上分布有坑状结构,所述坑状结构位于p型氮化物层上,所述坑状结构内覆盖具有绝缘特性的阻挡层。
2.如权利要求1所述的LED芯片,其特征在于,所述阻挡层为SiNx层或SiO2层。
3.如权利要求1所述的LED芯片,其特征在于,所述坑状结构垂直方向的截面为“V”型。
4.如权利要求1所述的LED芯片,其特征在于,所述坑状结构的深度为5~50nm。
5.如权利要求1所述的LED芯片,其特征在于,还包括:形成在发光层和p型氮化物层之间的AlGaN阻挡层。
6.如权利要求1所述的LED芯片,其特征在于,所述缓冲层包括:第一本征氮化镓层和形成在第一本征氮化镓层之上的第二本征氮化镓层。
7.如权利要求6所述的LED芯片,其特征在于,所述第一本征氮化镓层的厚度为20~30μm,所述第二本征氮化镓层的厚度为2~4μm。
8.如权利要求1所述的LED芯片,其特征在于,所述p型氮化物层包括:镁掺杂p型氮化镓和重掺杂p型氮化铟镓。
9.如权利要求1所述的LED芯片,其特征在于,所述衬底的形状包括条状、柱状、尖锥状或球冠形状。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201220472539.3U CN203013782U (zh) | 2012-09-17 | 2012-09-17 | 一种led芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201220472539.3U CN203013782U (zh) | 2012-09-17 | 2012-09-17 | 一种led芯片 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203013782U true CN203013782U (zh) | 2013-06-19 |
Family
ID=48605347
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201220472539.3U Expired - Lifetime CN203013782U (zh) | 2012-09-17 | 2012-09-17 | 一种led芯片 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203013782U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103887389A (zh) * | 2012-12-19 | 2014-06-25 | 比亚迪股份有限公司 | 一种外延片结构及其表面粗化的方法 |
CN104157761A (zh) * | 2014-08-30 | 2014-11-19 | 太原理工大学 | 一种提高光取出率的氮化镓基发光二极管结构及制备方法 |
CN104393127A (zh) * | 2014-11-18 | 2015-03-04 | 中国科学院半导体研究所 | 一种倒装结构发光二极管及其制作方法 |
-
2012
- 2012-09-17 CN CN201220472539.3U patent/CN203013782U/zh not_active Expired - Lifetime
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103887389A (zh) * | 2012-12-19 | 2014-06-25 | 比亚迪股份有限公司 | 一种外延片结构及其表面粗化的方法 |
CN104157761A (zh) * | 2014-08-30 | 2014-11-19 | 太原理工大学 | 一种提高光取出率的氮化镓基发光二极管结构及制备方法 |
CN104393127A (zh) * | 2014-11-18 | 2015-03-04 | 中国科学院半导体研究所 | 一种倒装结构发光二极管及其制作方法 |
CN104393127B (zh) * | 2014-11-18 | 2017-05-03 | 中国科学院半导体研究所 | 一种倒装结构发光二极管及其制作方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103682010A (zh) | 一种led芯片及制备方法 | |
EP1881535B1 (en) | Nitride based semiconductor element and method for fabricating the same | |
US7675077B2 (en) | Light-emitting diode and method for manufacturing the same | |
US8791480B2 (en) | Light emitting device and manufacturing method thereof | |
CN101969089B (zh) | 一种具有电流阻挡层氮化镓基发光二极管的制作方法 | |
US9543467B2 (en) | Light emitting device | |
CN102916099A (zh) | 发光二极管与其制造方法 | |
CN102067345A (zh) | 用于制备具有双面钝化的半导体发光器件的方法 | |
KR101782081B1 (ko) | 발광 소자 | |
CN102280547A (zh) | 一种有源区为p型的氮化镓系半导体发光管 | |
CN102916054A (zh) | 肖特基势垒二极管及其制造方法 | |
KR100344103B1 (ko) | 질화갈륨계 결정 보호막을 형성한 반도체 소자 및 그 제조방법 | |
CN203013782U (zh) | 一种led芯片 | |
KR101007078B1 (ko) | 발광소자 및 그 제조방법 | |
CN100463241C (zh) | 准垂直混合式N型高掺杂GaN LED倒装芯片的制备方法 | |
EP2482318B1 (en) | Light emitting device | |
CN102208506B (zh) | 掩埋式高亮度发光二极管结构 | |
CN103390709B (zh) | 一种具有双重作用电极的发光二极管及其制作方法 | |
CN111490453B (zh) | 含有分步掺杂下波导层的GaN基激光器及其制备方法 | |
CN103985799A (zh) | 发光二极管及其制作方法 | |
CN114141918A (zh) | 适用于大电流条件工作的发光二极管外延结构及制备方法 | |
CN102891232B (zh) | 半导体发光器件及其制造方法 | |
CN109473525A (zh) | 一种氮化镓基发光二极管外延片及其制作方法 | |
US20240162379A1 (en) | Semiconductor device and manufacturing method therefor | |
CN216389409U (zh) | 适用于大电流条件工作的发光二极管外延结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20210222 Address after: 518119 No.1 Yan'an Road, Kuiyong street, Dapeng New District, Shenzhen City, Guangdong Province Patentee after: BYD Semiconductor Co.,Ltd. Address before: 516083 Xiangshui River, Daya Bay, Huizhou City, Guangdong Province Patentee before: HUIZHOU BYD INDUSTRIAL Co.,Ltd. |
|
CX01 | Expiry of patent term | ||
CX01 | Expiry of patent term |
Granted publication date: 20130619 |