CN202818326U - 实现Chen型系统的分数阶四个系统自动切换模拟电路 - Google Patents
实现Chen型系统的分数阶四个系统自动切换模拟电路 Download PDFInfo
- Publication number
- CN202818326U CN202818326U CN 201220513555 CN201220513555U CN202818326U CN 202818326 U CN202818326 U CN 202818326U CN 201220513555 CN201220513555 CN 201220513555 CN 201220513555 U CN201220513555 U CN 201220513555U CN 202818326 U CN202818326 U CN 202818326U
- Authority
- CN
- China
- Prior art keywords
- pin
- connects
- resistance
- operational amplifier
- multiplier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Amplifiers (AREA)
Abstract
本实用新型提出了一种实现Chen型系统的分数阶四个系统自动切换模拟电路,所述实现Chen型系统的分数阶四个系统自动切换模拟电路由运算放大器U1、运算放大器U2、运算放大器U3、运算放大器U5、运算放大器U8与乘法器U4、乘法器U9、乘法器U10及电压比较器U7和模拟开关U6组成,所述运算放大器U1连接电压比较器U7,运算放大器U5、运算放大器U8,乘法器U4,运算放大器U2,所述运算放大器U2连接运算放大器U1、运算放大器U5、电压比较器U7、运算放大器U8,所述运算放大器U3连接运算放大器U2,乘法器U4,所述运算放大器U5连接模拟开关U6,所述电压比较器U7连接模拟开关U6,所述运算放大器U8连接运算放大器U5、乘法器U9、乘法器U10,所述乘法器U9连接模拟开关U6,所述乘法器U10连接模拟开关U6,本实用新型利用模拟电路实现了四个Chen型子系统自动切换的分数阶混沌系统,比2个子混沌系统组成的自动切换的混沌系统和不切换的分数阶混沌系统更复杂,随机性更强,可以成为保密通信的信号源一种新的选择,在保密通信中具有更好的应用前景。
Description
技术领域
本实用新型涉及分数阶四个系统自动切换混沌系统的方法,具体地讲,涉及实现Lorenz型系统的分数阶四个系统自动切换模拟电路。
背景技术
目前,己有多种方法用模拟电路实现整数阶和分数阶混沌系统及电路,但用模拟电路实现自动切换的混沌电路的方法比较少,且己公开的自动切换混沌系统及电路是整数阶2个子混沌系统切换,还没有多个子混沌系统自动切换的方法及电路的公开,本实用新型提供了实现Lorenz型系统的分数阶四个系统自动切换模拟电路,丰富了自动切换混沌系统的数量和类型,提高了混沌系统的随机性,在保密通信中有很好的应用前景。
实用新型内容
本实用新型要解决的技术问题是提供实现Lorenz型系统的分数阶四个系统自动切换模拟电路。本实用新型采用如下技术手段实现实用新型目的:
实现Chen型系统的分数阶四个系统自动切换模拟电路,其特征是在于,由运算放大器U1、运算放大器U2、运算放大器U3、运算放大器U5、运算放大器U8与乘法器U4、乘法器U9、乘法器U10及电压比较器U7和模拟开关U6组成,所述运算放大器U1连接电压比较器U7,运算放大器U5、运算放大器U8,乘法器U4,运算放大器U2,所述运算放大器U2连接运算放大器U1、运算放大器U5、电压比较器U7、运算放大器U8,所述运算放大器U3连接运算放大器U2,乘法器U4,所述运算放大器U5连接模拟开关U6,所述电压比较器U7连接模拟开关U6,所述运算放大器U8连接运算放大器U5、乘法器U9、乘法器U10,所述乘法器U9连接模拟开关U6,所述乘法器U10连接模拟开关U6;
所述运算放大器U1的第1引脚通过电阻Rx与第2引脚相接,通过电阻R1与第6引脚相接,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚先接电阻Rc11与电容C11的并联,再接电阻Rc12与电容C12的并联,又接电阻Rc13与电容C13的并联后接第7引脚,第7引脚通过电阻R13接第13引脚,接U4的第1引脚,通过电阻Ra1接U5的第2引脚,接U7的第5引脚,接U8的第2引脚,接U9的第1引脚,第8引脚通过电阻R25接第9引脚,第13引脚通过电阻R14接第14引脚,第14引脚通过电位器R11接第2引脚,通过电位器R22接U2的第2引脚;
所述运算放大器U2的第1引脚通过电阻Ry与第2引脚相接,通过电阻R2与第6引脚相接,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚先接电阻Rc21与电容C21的并联,再接Rc22与电容C22的并联,又接Rc23与电容C23的并联后接第7引脚,第7引脚通过电位器R23与第2引脚相连,通过电阻的R24接U1的第9引脚,通过电位器R12接U1的第2引脚,通过Ra6接U5的第11引脚,接U7的第11引脚,接U8的第13引脚,接U10的第1引脚,第8引脚通过电阻R33接第13引脚,先接Rc31与电容C31的并联,再接Rc32与电容C32的并联,又接电阻Rc33与电容C33的并联后接第9引脚,第13引脚通过电阻R34接第14引脚,第14引脚通过电位器R32接U3的第2引脚,接U4的第3引脚;
所述运算放大器U3第1引脚通过电阻Rz与第2引脚相接,通过电阻R3与U2的第9引脚相接,U3第2引脚通过R32接U2的14引脚,第3引脚接地,第4引脚接VCC,第5引脚、第6引脚、第7引脚、第8引脚、第9引脚、第10引脚、第12引脚、第13引脚、第14引脚悬空,第11引脚接VEE;
所述乘法器U4的第1引脚接U1的第7引脚,第3引脚接U2的第14引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚接通过电阻R21接U2的第2引脚,第8引脚接VCC;
所述运算放大器U5的第1引脚通过二极管D3接第2引脚,第2引脚通过电阻Ra1接U1的第7引脚,通过电阻Ra2和二极管D4的串联接第1引脚,通过电阻Ra1和电阻Ra5的串联接第6引脚,通过电阻Ra3接第6引脚,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚通过电阻Ra4接第7引脚,第7引脚接U6的第6引脚,第8引脚接U6的第4引脚,通过电阻Ra9接第9引脚,第9引脚通过电阻Ra8和二极管D6的串联接第14引脚,第13引脚通过电阻Ra7和二极管D6的串联接第14引脚,第14引脚通过二极管D5接第13引脚;
所述模拟开关U6的第1引脚U7的第2引脚,第2引脚、第14引脚接正14V电源,第3引脚接负14V电源,第4引脚接U10的第7引脚,第5引脚接U5的第8引脚,第6引脚接U9的第7引脚,第7引脚接U5的第7引脚,第8引脚通过电位器R31接U3的第2引脚,第9引脚,第10引脚,第11引脚,第12引脚,第13引脚悬空,第15引脚接地,第16引脚接U7的第13引脚;
所述电压比较器U7的第1引脚、第6引脚、第7引脚、第8引脚、第9引脚、第14引脚悬空,第2引脚通过电阻R01接正14V电源,通过二极管D1和电阻R02的串联接地,第13引脚通过电阻R03接正14V电源,通过二极管D2和电阻R03的串联接地;
所述运算放大器U8的第1引脚通过电阻Rs1接第6引脚,第2引脚接U1的第7引脚,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚通过电阻Rs2接第7引脚,第7引脚接U10的第3引脚,第8引脚接U9的第3引脚,第9引脚通过电阻Rs3接第14引脚,第13引脚接U2的第7引脚;
所述乘法器U9的第1引脚接U1的第7引脚,第3引脚接U8的第8引脚,第2引脚、第4引脚、第6引脚接地,第5引脚接VEE,第7引脚接U6的第6引脚,第8引脚接VCC;
所述乘法器U10的第1引脚接U2的第7引脚,第3引脚接U8的第7引脚,第2引脚、第4引脚、第6引脚接地,第5引脚接VEE,第7引脚接U6的第4引脚第8引脚接VCC。
附图说明
图1为本实用新型优选实施例的电路连接结构示意图。
图2为运算放大器U1外围电路结构示意图。
图3为运算放大器U2和乘法器U4外围电路结构示意图。
图4为运算放大器U5外围电路结构示意图。
图5为运算放大器U8、乘法器U9和乘法器U10外围电路结构示意图。
图6为运算放大器U3、电压比较器U7和模拟开关U6的外围电路结构示意图。
具体实施方式
下面结合附图和优选实施例对本实用新型作更进一步的详细描述。
参见图1-图6,首先构造Chen型分数阶四个系统自动切换混沌系统,本优选实施例选择的系统
(1)根据Chen型混沌系统I为:
(2)根据Chen型混沌系统II为:
(3)根据混沌系统构造符号函数III和IV为:
(4)根据Chen型混沌系统V为:
(5)根据Chen型混沌系统VI为:
(6)根据混沌系统构造选择函数VII为:
(7)根据系统I,II,V,VI和选择函数VII构造一个Chen型四个系统自动切换混沌系统IX
(8)根据系统IX构造一个Chen型分数阶四个系统自动切换混沌系统X
(9)按照混沌系统X构造模拟电路系统,利用电压比较器U7获得两个模拟的高低电平,x>=0或x<0及y>=0或y<0,作为模拟开关U6的控制输入,根据x>=0、y>=0,x>0、y<0,x<0、y>=0和x<0、y<0四种不同情况,实现f(xy)的不同输出,从而实现四个系统自动切换的混沌系统IX,再通过分数阶积分实现混沌系统X,运算放大器U1、运算放大器U2、运算放大器U3、运算放大器U5、运算放大器U8采用LF347,乘法器U4、乘法器U9、乘法器U10采用AD633JN,模拟开关U6采用ADG409,电压比较器U7采用LM139;
所述运算放大器U1的第1引脚通过电阻Rx与第2引脚相接,通过电阻R1与第6引脚相接,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚先接电阻Rc11与电容C11的并联,再接电阻Rc12与电容C12的并联,又接电阻Rc13与电容C13的并联后接第7引脚,第7引脚通过电阻R13接第13引脚,接U4的第1引脚,通过电阻Ra1接U5的第2引脚,接U7的第5引脚,接U8的第2引脚,接U9的第1引脚,第8引脚通过电阻R25接第9引脚,第13引脚通过电阻R14接第14引脚,第14引脚通过电位器R11接第2引脚,通过电位器R22接U2的第2引脚;
所述运算放大器U2的第1引脚通过电阻Ry与第2引脚相接,通过电阻R2与第6引脚相接,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚先接电阻Rc21与电容C21的并联,再接Rc22与电容C22的并联,又接Rc23与电容C23的并联后接第7引脚,第7引脚通过电位器R23与第2引脚相连,通过电阻的R24接U1的第9引脚,通过电位器R12接U1的第2引脚,通过Ra6接U5的第11引脚,接U7的第11引脚,接U8的第13引脚,接U10的第1引脚,第8引脚通过电阻R33接第13引脚,先接Rc31与电容C31的并联,再接Rc32与电容C32的并联,又接电阻Rc33与电容C33的并联后接第9引脚,第13引脚通过电阻R34接第14引脚,第14引脚通过电位器R32接U3的第2引脚,接U4的第3引脚;
所述运算放大器U3第1引脚通过电阻Rz与第2引脚相接,通过电阻R3与U2的第9引脚相接,U3第2引脚通过R32接U2的14引脚,第3引脚接地,第4引脚接VCC,第5引脚、第6引脚、第7引脚、第8引脚、第9引脚、第10引脚、第12引脚、第13引脚、第14引脚悬空,第11引脚接VEE;
所述乘法器U4的第1引脚接U1的第7引脚,第3引脚接U2的第14引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚接通过电阻R21接U2的第2引脚,第8引脚接VCC;
所述运算放大器U5的第1引脚通过二极管D3接第2引脚,第2引脚通过电阻Ra1接U1的第7引脚,通过电阻Ra2和二极管D4的串联接第1引脚,通过电阻Ra1和电阻Ra5的串联接第6引脚,通过电阻Ra3接第6引脚,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚通过电阻Ra4接第7引脚,第7引脚接U6的第6引脚,第8引脚接U6的第4引脚,通过电阻Ra9接第9引脚,第9引脚通过电阻Ra8和二极管D6的串联接第14引脚,第13引脚通过电阻Ra7和二极管D6的串联接第14引脚,第14引脚通过二极管D5接第13引脚;
所述模拟开关U6的第1引脚U7的第2引脚,第2引脚、第14引脚接正14V电源,第3引脚接负14V电源,第4引脚接U10的第7引脚,第5引脚接U5的第8引脚,第6引脚接U9的第7引脚,第7引脚接U5的第7引脚,第8引脚通过电位器R31接U3的第2引脚,第9引脚,第10引脚,第11引脚,第12引脚,第13引脚悬空,第15引脚接地,第16引脚接U7的第13引脚;
所述电压比较器U7的第1引脚、第6引脚、第7引脚、第8引脚、第9引脚、第14引脚悬空,第2引脚通过电阻R01接正14V电源,通过二极管D1和电阻R02的串联接地,第13引脚通过电阻R03接正14V电源,通过二极管D2和电阻R03的串联接地;
所述运算放大器U8的第1引脚通过电阻Rs1接第6引脚,第2引脚接U1的第7引脚,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚通过电阻Rs2接第7引脚,第7引脚接U10的第3引脚,第8引脚接U9的第3引脚,第9引脚通过电阻Rs3接第14引脚,第13引脚接U2的第7引脚;
所述乘法器U9的第1引脚接U1的第7引脚,第3引脚接U8的第8引脚,第2引脚、第4引脚、第6引脚接地,第5引脚接VEE,第7引脚接U6的第6引脚,第8引脚接VCC;
所述乘法器U10的第1引脚接U2的第7引脚,第3引脚接U8的第7引脚,第2引脚、第4引脚、第6引脚接地,第5引脚接VEE,第7引脚接U6的第4引脚第8引脚接VCC。
当然,上述说明并非对实用新型的限制,本实用新型也不仅限于上述举例,本技术领域的普通技术人员在本实用新型的实质范围内所做出的变化、改型、添加或替换,也属于本实用新型的保护范围。
Claims (1)
1.实现Chen型系统的分数阶四个系统自动切换模拟电路,其特征是在于,由运算放大器U1、运算放大器U2、运算放大器U3、运算放大器U5、运算放大器U8与乘法器U4、乘法器U9、乘法器U10及电压比较器U7和模拟开关U6组成,所述运算放大器U1连接电压比较器U7,运算放大器U5、运算放大器U8,乘法器U4,运算放大器U2,所述运算放大器U2连接运算放大器U1、运算放大器U5、电压比较器U7、运算放大器U8,所述运算放大器U3连接运算放大器U2,乘法器U4,所述运算放大器U5连接模拟开关U6,所述电压比较器U7连接模拟开关U6,所述运算放大器U8连接运算放大器U5、乘法器U9、乘法器U10,所述乘法器U9连接模拟开关U6,所述乘法器U10连接模拟开关U6;
所述运算放大器U1的第1引脚通过电阻Rx与第2引脚相接,通过电阻R1与第6引脚相接,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚先接电阻Rc11与电容C11的并联,再接电阻Rc12与电容C12的并联,又接电阻Rc13与电容C13的并联后接第7引脚,第7引脚通过电阻R13接第13引脚,接U4的第1引脚,通过电阻Ra1接U5的第2引脚,接U7的第5引脚,接U8的第2引脚,接U9的第1引脚,第8引脚通过电阻R25接第9引脚,第13引脚通过电阻R14接第14引脚,第14引脚通过电位器R11接第2引脚,通过电位器R22接U2的第2引脚;
所述运算放大器U2的第1引脚通过电阻Ry与第2引脚相接,通过电阻R2与第6引脚相接,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚先接电阻Rc21与电容C21的并联,再接Rc22与电容C22的并联,又接Rc23与电容C23的并联后接第7引脚,第7引脚通过电位器R23与第2引脚相连,通过电阻的R24接U1的第9引脚,通过电位器R12接U1的第2引脚,通过Ra6接U5的第11引脚,接U7的第11引脚,接U8的第13引脚,接U10的第1引脚,第8引脚通过电阻R33接第13引脚,先接Rc31与电容C31的并联,再接Rc32与电容C32的并联,又接电阻Rc33与电容C33的并联后接第9引脚,第13引脚通过电阻R34接第14引脚,第14引脚通过电位器R32接U3的第2引脚,接U4的第3引脚;
所述运算放大器U3第1引脚通过电阻Rz与第2引脚相接,通过电阻R3与U2的第9引脚相接,U3第2引脚通过R32接U2的14引脚,第3引脚接地,第4引脚接VCC,第5引脚、第6引脚、第7引脚、第8引脚、第9引脚、第10引脚、第12引脚、第13引脚、第14引脚悬空,第11引脚接VEE;
所述乘法器U4的第1引脚接U1的第7引脚,第3引脚接U2的第14引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚接通过电阻R21接U2的第2引脚,第8引脚接VCC;
所述运算放大器U5的第1引脚通过二极管D3接第2引脚,第2引脚通过电阻Ra1接U1的第7引脚,通过电阻Ra2和二极管D4的串联接第1引脚,通过电阻Ra1和电阻Ra5的串联接第6引脚,通过电阻Ra3接第6引脚,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚通过电阻Ra4接第7引脚,第7引脚接U6的第6引脚,第8引脚接U6的第4引脚,通过电阻Ra9接第9引脚,第9引脚通过电阻Ra8和二极管D6的串联接第14引脚,第13引脚通过电阻Ra7和二极管D6的串联接第14引脚,第14引脚通过二极管D5接第13引脚;
所述模拟开关U6的第1引脚U7的第2引脚,第2引脚、第14引脚接正14V电源,第3引脚接负14V电源,第4引脚接U10的第7引脚,第5引脚接U5的第8引脚,第6引脚接U9的第7引脚,第7引脚接U5的第7引脚,第8引脚通过电位器R31接U3的第2引脚,第9引脚,第10引脚,第11引脚,第12引脚,第13引脚悬空,第15引脚接地,第16引脚接U7的第13引脚;
所述电压比较器U7的第1引脚、第6引脚、第7引脚、第8引脚、第9引脚、第14引脚悬空,第2引脚通过电阻R01接正14V电源,通过二极管D1和电阻R02的串联接地,第13引脚通过电阻R03接正14V电源,通过二极管D2和电阻R03的串联接地;
所述运算放大器U8的第1引脚通过电阻Rs 1接第6引脚,第2引脚接U1的第7引脚,第3引脚、第5引脚、第10引脚、第12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚通过电阻Rs2接第7引脚,第7引脚接U10的第3引脚,第8引脚接U9的第3引脚,第9引脚通过电阻Rs3接第14引脚,第13引脚接U2的第7引脚;
所述乘法器U9的第1引脚接U1的第7引脚,第3引脚接U8的第8引脚,第2引脚、第4引脚、第6引脚接地,第5引脚接VEE,第7引脚接U6的第6引脚,第8引脚接VCC;
所述乘法器U10的第1引脚接U2的第7引脚,第3引脚接U8的第7引脚,第2引脚、第4引脚、第6引脚接地,第5引脚接VEE,第7引脚接U6的第4引脚第8引脚接VCC。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201220513555 CN202818326U (zh) | 2012-10-08 | 2012-10-08 | 实现Chen型系统的分数阶四个系统自动切换模拟电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201220513555 CN202818326U (zh) | 2012-10-08 | 2012-10-08 | 实现Chen型系统的分数阶四个系统自动切换模拟电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN202818326U true CN202818326U (zh) | 2013-03-20 |
Family
ID=47877130
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201220513555 Expired - Fee Related CN202818326U (zh) | 2012-10-08 | 2012-10-08 | 实现Chen型系统的分数阶四个系统自动切换模拟电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN202818326U (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103368723A (zh) * | 2013-07-03 | 2013-10-23 | 淄博职业学院 | 分数阶四个系统自动切换混沌系统方法及模拟电路 |
WO2014048053A1 (zh) * | 2012-09-27 | 2014-04-03 | Wang Zhonglin | 基于Lorenz型系统的分数阶四个系统自动切换混沌系统的方法及模拟电路 |
WO2014048051A1 (zh) * | 2012-09-27 | 2014-04-03 | Li Jianqing | 基于Chen型系统的分数阶四个系统自动切换混沌系统方法及模拟电路 |
CN103780373A (zh) * | 2014-02-22 | 2014-05-07 | 滨州学院 | 一种分数阶次不同的经典chen混沌切换系统方法及电路 |
CN104393983A (zh) * | 2014-11-11 | 2015-03-04 | 胡春华 | 基于混合型分数阶积分电路模块的0.2阶含x方Chen混沌系统电路 |
CN105429746A (zh) * | 2015-10-29 | 2016-03-23 | 山东农业大学 | 一种含分数阶次的混沌系统自动切换构造方法及模拟电路 |
-
2012
- 2012-10-08 CN CN 201220513555 patent/CN202818326U/zh not_active Expired - Fee Related
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014048053A1 (zh) * | 2012-09-27 | 2014-04-03 | Wang Zhonglin | 基于Lorenz型系统的分数阶四个系统自动切换混沌系统的方法及模拟电路 |
WO2014048051A1 (zh) * | 2012-09-27 | 2014-04-03 | Li Jianqing | 基于Chen型系统的分数阶四个系统自动切换混沌系统方法及模拟电路 |
CN103368723A (zh) * | 2013-07-03 | 2013-10-23 | 淄博职业学院 | 分数阶四个系统自动切换混沌系统方法及模拟电路 |
CN103368723B (zh) * | 2013-07-03 | 2017-02-15 | 淄博职业学院 | 分数阶四个系统自动切换混沌系统方法及模拟电路 |
CN103780373A (zh) * | 2014-02-22 | 2014-05-07 | 滨州学院 | 一种分数阶次不同的经典chen混沌切换系统方法及电路 |
CN104393983A (zh) * | 2014-11-11 | 2015-03-04 | 胡春华 | 基于混合型分数阶积分电路模块的0.2阶含x方Chen混沌系统电路 |
CN104393983B (zh) * | 2014-11-11 | 2016-01-20 | 国网山东省电力公司泰安供电公司 | 一种0.2阶混合型分数阶积分电路装置 |
CN105429746A (zh) * | 2015-10-29 | 2016-03-23 | 山东农业大学 | 一种含分数阶次的混沌系统自动切换构造方法及模拟电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102904708B (zh) | 基于Lü型系统的分数阶四个系统自动切换混沌系统的方法及模拟电路 | |
CN102916802A (zh) | 基于Lorenz型系统的分数阶四个系统自动切换混沌系统方法及模拟电路 | |
CN102904709A (zh) | 基于Chen型系统的分数阶四个系统自动切换混沌系统方法及模拟电路 | |
CN202818326U (zh) | 实现Chen型系统的分数阶四个系统自动切换模拟电路 | |
CN102385659B (zh) | 一种实现分数阶三个系统自动切换混沌系统的方法及模拟电路 | |
CN102932133A (zh) | 基于Liu型系统的分数阶四个系统自动切换混沌系统方法及模拟电路 | |
CN102957531B (zh) | 一种实现Lorenz型七个系统自动切换混沌系统的方法及模拟电路 | |
CN102497263B (zh) | 一种实现整数阶与分数阶自动切换混沌系统的方法及模拟电路 | |
CN202818324U (zh) | 实现Liu型系统的分数阶四个系统自动切换模拟电路 | |
CN103368723A (zh) | 分数阶四个系统自动切换混沌系统方法及模拟电路 | |
CN102970128B (zh) | 一种实现Chen型七个系统自动切换混沌系统的方法及模拟电路 | |
CN202475442U (zh) | 实现整数阶与分数阶自动切换混沌系统的电路 | |
CN202841154U (zh) | 实现Lü型系统的分数阶四个系统自动切换模拟电路 | |
CN202818325U (zh) | 实现Lorenz型系统的分数阶四个系统自动切换模拟电路 | |
CN103684746B (zh) | 一个无平衡点的四维超混沌系统的构造方法及模拟电路 | |
CN101931526B (zh) | 一种实现自动切换混沌系统的方法及模拟电路 | |
CN104202140A (zh) | 基于五项最简混沌系统的无平衡点四维超混沌系统及模拟电路 | |
CN105490801B (zh) | 含有忆阻器的四维分数阶混沌系统电路 | |
CN104836658B (zh) | 一种反馈不同的便于终极边界估计的Lorenz型超混沌系统构建方法 | |
CN104301090A (zh) | 含有时滞项的四维混沌系统电路 | |
CN104202146A (zh) | 基于Yang-Chen系统的自动切换超混沌系统构造方法及模拟电路 | |
FORTES et al. | Power quality analysis for dg in smart city búzios | |
CN103825701B (zh) | 一种实现分数阶次不同的经典Qi混沌切换系统的方法及电路 | |
CN203674740U (zh) | 电池管理系统以及多路复用器 | |
CN203480759U (zh) | 光伏发电系统集成实训装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130320 Termination date: 20131008 |